• 제목/요약/키워드: MMU

검색결과 76건 처리시간 0.034초

Inhibitory Effects of the Methanolic Extract of an Edible Brown Alga, Ecklonia stolonifera and Its Component, Phloroglucinol on Aflatoxin $B_1$ Mutagenicity In Vitro (Ames Test) and on Benzo(a)pyrene or N-Methyl N-nitrosourea Clastogenicity In Vivo (Mouse Micronucleus Test)

  • Lee, Ji-Hyeon;Kim, Nam-Deuk;Choi, Jae-Sue;Kim, Young-Jin;Heo, Moon-Young;Lim, Sun-Young;Park, Kun-Young
    • Natural Product Sciences
    • /
    • 제4권2호
    • /
    • pp.105-114
    • /
    • 1998
  • The antimutagenic activity of a methanol extract of Ecklonia stolonifera (Laminariaceae) against aflatoxin $B_1\;(AFB_1)$ was demonstrated with the Salmonella typhimurium assay. The numbers of revertants per plate decreased significantly when this extract was added to the assay system using S. Salmonella typhimurium TA100. The methanol extract also exhibited significant inhibitory effects on the micronuclei formation in mouse peripheral blood reticulocytes and the DNA damage in mouse spleen lymphocytes induced by N-methyl-N-nitrosourea (MMU) and benzo(a)pyrene (B(a)P). The MeOH extract was then sequentially partitioned with $CH_2Cl_2,\;CH_2Cl_2$ insoluble intermediate, EtOAc, n-BuOH, and $H_2O$. All fractions possessed antimutagenic activity but the $H_2O$ fraction was inactive. Among active fractions, the EtOAc and $CH_2Cl_2$ insoluble intermediate fractions showed the highest activity. Column chromatography using $SiO_2$ and Sephadex LH-20 yielded phloroglucinol from the EtOAc fraction. Phloroglucinol also demonstrated significant antimutagenic activity, and inhibitory effects on the micronuclei formation in mouse peripheral blood reticulocytes and DNA damage in mouse spleen lymphocytes induced by MMU and B(a)P.

  • PDF

과학기술위성 3호 X-대역 송신기 비행모델 설계, 제작 및 시험 (Design, Implementation and Test of Flight Model of X-Band Transmitter for STSAT-3)

  • 서규재;이정수;오치욱;오승한;채장수
    • 한국항공우주학회지
    • /
    • 제40권5호
    • /
    • pp.461-466
    • /
    • 2012
  • 본 논문에서는 현재 KAIST 인공위성 연구센터(SaTReC)에서 개발 진행 중인 과학기술위성3호(STSAT-3) 위성체의 탑재체 데이터 전송을 위한 X대역 송신기 비행모델 개발 및 시험에 관하여 기술한다. 과학기술위성3호의 통신시스템은 크게 상태정보, 명령 송수신을 위한 통신채널과 임무데이터 전송을 위한 통신채널로 구성되며 상태 정보 및 명령 송수신을 위하여 S대역을 사용하며 임무데이터 전송용으로 X대역 주파수를 사용하고 있다. 과학기술위성 3호에서는 대용량 메모리 유닛(MMU; Mass Memory Unit)에 저장된 탑재체 관측정보가 X대역 송신기의 QPSK 변조기에서 변조를 하고, 변조된 신호는 스위치를 거친 이후에 안테나를 통해 송신된다. 본 논문에서는 과학기술위성 3호 X대역 송신기 내부의 변조방식, 저역통과 여파기, power amp, 스위치 등에 대해서 제작된 특성을 기술한다. X-band 송신기의 비행모델은 성능시험, 환경시험(진동시험, 열진공시험)을 성공적으로 마치고 위성체 조립 단계(Assembly Integration and Test, AIT)에 납품되었다.

과학기술위성 3호 대용량 메모리에서의 SEU 극복 및 확률 해석 (SEU Mitigation Strategy and Analysis on the Mass Memory of the STSAT-3)

  • 곽성우
    • 전자공학회논문지SC
    • /
    • 제45권4호
    • /
    • pp.35-41
    • /
    • 2008
  • 메모리 소자가 우주 환경에 노출되면 우주 방사능에 의해 메모리의 값이 변하는 SEU 현상이 발생한다. 이러한 현상에 대처하기 위하여 위성체에 사용되는 메모리는 필연적으로 오류 탐지 및 극복 기법을 탑재하고 있다. 본 논문에서는 과학기술위성 3호 대용량 메모리 유닛에서 채택하게 될 오류 탐지 및 극복 방식을 알아본다. 오류 극복을 위해 대용량 메모리를 RS(10,8) Reed-solomon 코드로 인코딩/디코딩했을 때 SEU에 의해 메모리의 데이터가 손상 받을 확률을 계산한다. 이 확률식을 기반으로 과학기술위성 3호가 직면할 수 있는 다양한 SEU 발생율에 대하여 그 확률 변화를 분석한다. 이것으로부터 과학기술위성 3호 대용량 메모리 유닛 설계의 중요한 요소 중의 하나인 메모리 인코딩/디코딩 주기를 결정하는데 이용하고자 한다.

패치로딩을 받는 알루미늄 합금 플레이트 거더의 강도 예측에 대한 기초 연구 (Basic Research for Resistance Prediction of Aluminium Alloy Plate Girders Subjected to Patch Loading)

  • 오영철;배동균;고재용
    • 해양환경안전학회지
    • /
    • 제20권2호
    • /
    • pp.218-227
    • /
    • 2014
  • 본 연구에서는 실험 모형을 이용한 탄소성 대변형 시리즈 해석을 수행하여 플레이트 거더의 파손모드와 최종하중을 예측하였다. 수치해석 모형의 붕괴모드는 재하 시 플랜지에서 소성 힌지가 형성되었으며 실험모형의 붕괴모드와 일치하였다. 또한, 웹에서 항복선이 형성되어 크리플링 붕괴모드가 발생하는 것을 관찰할 수 있었으며 각각의 실험모형과 수치모형 최종하중의 평균값 1.07, 표준편차 0.04, 변동계수 0.04로 선형성을 유지하였으며 전체 최종하중 결과도 대략 8 % 오차를 나타내었다. 이는 수치모형 결과가 실험 및 적용 기준에 매우 만족하고 양호한 결과를 도출하였다고 생각한다. 따라서 알루미늄합금 플레이트 거더의 최종하중 예측 시 실험 및 적용 기준과 함께 병행하여 적용을 한다면 이에 대한 합리적 안전수준을 유지한다면 더 효율적이고 경제적 알루미늄 합금 플레이트 거더의 파손모드 및 최종하중에 대해 예측할 수 있을 거라고 생각한다.

2차원 흐름 중에 놓인 틈새를 갖는 수직벽 후류 특성에 관한 실험적 연구 (Experimental Study on the Wake Characteristics of a Perforated Vertical Wall with Gap in the 2-Dimensional Flow)

  • 조대환;오경근;이경우
    • 한국항해항만학회:학술대회논문집
    • /
    • 한국항해항만학회 2005년도 추계학술대회 논문집
    • /
    • pp.135-140
    • /
    • 2005
  • 항만과 해역에 설치되는 수직벽의 일례로 육상 및 유입되는 오염수의 오염 유출 방지를 위한 차수기능을 갖는 차수벽과 교량이나 댐, 갑문 둥의 하천 또는 해양구조물을 축조하는 동안 물이 들어오는 것을 방지하기 위하여 임시로 설치되는 가물막이(cofferdam)벽 등이 있다 이들 차단벽의 구조역학적인 설계 인자 중 유입수 유동 특성과 설치 지역의 지반 특성이 중요한 의미를 가진다고 판단된다. 본 연구에서는 이러한 수직 차단벽 주위의 유체역학적 특성 파악의 일례로 수직벽의 하단에 틈새를 갖는 파공(perforation)이 발생하였을 때 이들 파공의 개도율 변화에 따른 유동특성을 고찰하는 하나의 방안으로 입자영상유속계(Particle Image Velocimetry)를 이용하여 수직벽 후류 특성을 실험적으로 고찰하였다.

  • PDF

Resolving Memory Bottlenecks in Hardware Accelerators with Data Prefetch

  • Hyein Lee;Jinoo Joung
    • 한국컴퓨터정보학회논문지
    • /
    • 제29권6호
    • /
    • pp.1-12
    • /
    • 2024
  • 최근 다양한 분야에서 딥러닝이 사용되면서, 더 빠르고 정확한 결과를 내는 딥러닝이 더욱 중요해졌다. 이를 위해서는 많은 양의 저장 공간이 필요하고, 대용량 연산을 진행해야 한다. 이에 따라 여러 연구는 빠르고 정확하게 연산 처리가 가능한 하드웨어 가속기를 이용한다. 하지만 하드웨어 가속기는 CPU와 하드웨어 사이를 이동하면서 병목현상이 발생하게 된다. 따라서 본 논문에서는 하드웨어 가속기의 병목현상을 효율적으로 줄일 수 있는 데이터 프리패치 전략을 제안한다. 데이터 프리패치 전략의 핵심 아이디어는 Matrix Multiplication Unit(MMU)가 연산을 진행하는 동안 다음 연산에 필요한 데이터를 예측하여 로컬 메모리로 올려 병목현상을 줄인다. 또한, 이 전략은 듀얼 버퍼를 이용하여 읽고 쓰는 두 가지 동작을 동시에 진행하여 처리율을 높인다. 이를 통해 데이터 전송의 지연시간 및 실행 시간을 감소시킨다. 시뮬레이션을 통해 듀얼 버퍼를 이용한 병렬 프로세싱과 데이터 프리패치를 이용한 메모리 간 병목현상을 최대한 감소시켜 하드웨어 가속기의 성능이 24% 향상함을 알 수 있다.

멀티미디어 휴대 단말기용 32 비트 RISC 코어 구현 (Implementation of a 32-Bit RISC Core for Multimedia Portable Terminals)

  • 정갑천;기용철;박성모
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(2)
    • /
    • pp.226-229
    • /
    • 2000
  • In this paper, we describe implementation of 32-Bit RISC Core for portable communication/information equipment, such as cellular telephones and personal digital assistants, notebook, etc. The RISC core implements the ARM$\^$R/V4 instruction set on the basis of low power techniques in architecture level and logic level. It operates with 5-stage pipeline, and has harvard architecture to increase execution speed. The processor is modeled and simulated in RTL level using VHDL. Behavioral Cache and MMU are added to the VHDL model for instruction level verification of the processor. The core is implemented using Mentor P'||'&'||'R tools with IDEC C-631 Cell library of 0.6$\mu\textrm{m}$ CMOS 1-poly 3-metal CMOS technology.

  • PDF

A Low Power Multi-Function Digital Audio SoC

  • Lim, Chae-Duck;Lee, Kyo-Sik
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 하계종합학술대회 논문집(2)
    • /
    • pp.399-402
    • /
    • 2004
  • This paper presents a system-on-chip prototype implementing a full integration for a portable digital audio system. The chip is composed of a audio processor block to implements audio decoding and voice compression or decompression software, a system control block including 8-bit MCU core and Memory Management Unit (MMU) a low power 16-bit ${\Sigma}{\Delta}$ CODEC, two DC-to-BC converter, and a flash memory controller. In order to support other audio algorithms except Mask ROM type's fixed codes, a novel 16-bit fixed-point DSP core with the program-download architecture is proposed. Funker, an efficient power management technique such as task-based clock management is implemented to reduce power consumption for portable application. The proposed chip has been fabricated with a 4 metal 0.25um CMOS technology and the chip area is about 7.1 mm ${\times}$ 7.1mm with 100mW power dissipation at 2.5V power supply.

  • PDF

Real-Time OS의 CE 기기 적용시 Cache를 통한 Booting-Time 개선 (Improvement of Booting-time on Real-Time OS by cache for CE Devices)

  • 김경훈;하성호;박정형
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2004년도 학술대회 논문집 정보 및 제어부문
    • /
    • pp.394-396
    • /
    • 2004
  • CE 제품에 리얼타임 OS를 도입하면서, 제품의 조건을 만족시키기 위한 기술에 대해 많은 연구가 진행되고 있다. 특히, CE 제품에 있어서 중요한 이슈인 부팅 시간은 펌웨어수준과 비교했을 때 코드사이즈나 OS 초기화 과정 때문에 다소 느려지는 경향을 보이고 있다. 본 논문은 이러한 CE 제품의 부팅 시간에 초점을 맞추고 리얼타임 OS 적용시의 부팅 시간을 개선하였다. 구현에 사용된 ARM920T Core는 32-비트 RISC 구조이며, 각 16KB의 인스트럭션 Cache와 데이터 Cache, 그리고 MMU(Memory Management Unit)로 구성되어 있으며, 리얼타임 OS는 선점형 방식의 커널로 구성된 OS를 사용하였다.

  • PDF

Microwave Remote Sensing System Development in MACRES

  • Mahmood, K.A.;Ali, A.;Yusof, S.;Ahmad, Z.;Jamil, H.;Ibrahim, N.;Aziz, H.;Abu Bakar, S.B.
    • 대한원격탐사학회:학술대회논문집
    • /
    • 대한원격탐사학회 2003년도 Proceedings of ACRS 2003 ISRS
    • /
    • pp.1012-1014
    • /
    • 2003
  • Since it's establishment Malaysian Center for Remote Sensing (MACRES) has focused on the measurements from airborne and space borne remote sensors. In the year 1999 MACRES in collaboration with Multimedia University Malaysia (MMU) began developing it's own remote sensing sensors to meet Malaysian Remote Sensing needs. MACRES adopted a very systematic approached to the development of these microwave sensors. Starting from non-imaging ground base microwave remote sensing sensors MACRES is now well into developing it's first Airborne Synthetic Aperture Radar. With the capability of developing it's own sensors MACRES will profit more on the microwave remote sensing application research. This paper will demonstrate MACRES capability in developing Microwave Remote Sensing Sensors to meet Malaysian remote sensing society needs.

  • PDF