• Title/Summary/Keyword: Interrupt

Search Result 477, Processing Time 0.028 seconds

Vector Table Composition and Interrupt Control for Exception Handling Based on ARM Core System (ARM 코어 시스템 기반 예외 처리를 위한 벡터 테이블 구성 및 인터럽트 제어)

  • 정준영;정민수;권오형
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2000.04a
    • /
    • pp.457-459
    • /
    • 2000
  • 최근 이동단말기나 PDA, 스마트폰과 같은 정보기기나 디지털 가전기기의 사용이 증대됨에 따라, ARM코어 시스템을 기반으로 하는 프로세서와 이를 운영하기 위한 소프트웨어 수요도 증가하고 있다. 본 논문은 프로세서를 운영하기 위한 소프트웨어 중에서 예외처리를 위한 일반적인 인터럽트 제어를 다룬다. ARM 시스템 상에서 임의의 주변 장치(타이머/카운터)에 의해 발생하는 인터럽트 처리 과정과 예외처리를 제어하기 위한 벡터 테이블을 구성하는 방법에 대해 분석한다. 그리고 인터럽트를 처리하는 인터럽트 코드부분과 벡터 테이블내의 인터럽트의 상호 연관성에 대해 논의한다.

  • PDF

Real Time Implementation of a Korean Speech Synthesizer (한국어 음성합성기의 실시간 구현에 관한 연구)

  • 임광일;이규태;조철우;이우선;신인철;이태원
    • Journal of the Korean Institute of Telematics and Electronics
    • /
    • v.25 no.2
    • /
    • pp.176-181
    • /
    • 1988
  • In this paper, the LPC speech synthesizer with Multipulsse excitation is implemented using general-purpose DSP \ulcornerD7720. As the driving function for synthesis filter is used in the amplitude and position of pulse, the Voice/Unvoice decision and pitch period detectioncan be excluded. The synthesizer is implemented with DSP device which is operated on the interrupt mehtod with main computer and on the DMA mehtod with D/A converter. The comparision of synthetic and original waveform, alogn with the listening test, proves the validity of this system.

  • PDF

Application of the Fault current detector to High speed circuit breaker (고속도 차단기에 대한 사고전류 감지기의 적용연구)

  • 이우영;송기동;박경엽
    • Proceedings of the Korea Institute of Applied Superconductivity and Cryogenics Conference
    • /
    • 2003.10a
    • /
    • pp.222-225
    • /
    • 2003
  • In this paper the performance of the high speed circuit breaker with fault current detector is described. The operating mechanism of circuit breaker in use is a magnetic actuator and a fault current detector is based on the DSP and A/D converter. The results show that 3-cycle is enough to interrupt the fault current and the more speed up performance is expected with on-going project.

  • PDF

Heart beat interval measurement using an IBM PC (IBM PC를 이용한 심장 박동 간격의 측정)

  • 이동하;박경수
    • Journal of the Ergonomics Society of Korea
    • /
    • v.9 no.1
    • /
    • pp.3-14
    • /
    • 1990
  • This article develops a cost-effective and accurate measurement system for heart best intervals. The system is composed of an analog to digital (A/D) converter, an IBM personal computer (an 8088 microprocessor, an 8253-5 timer, an 8259A interrupt controller, and memories) and assembler programs for controlling these hardware components. An exponential smoothing algorithm effectively reduced noise effects from A/D converted electrocardiogram (ECG) signals influenced by 60 Hz alternating current (AC). The system can collect 15000 heart beat intervals with an 1/5400 second unit.

  • PDF

Control Algorithm Development for an Arc Current Interruption (아크 전류 차단을 위한 제어알고리즘 개발)

  • 반기종;김낙교
    • The Transactions of the Korean Institute of Electrical Engineers D
    • /
    • v.53 no.3
    • /
    • pp.166-172
    • /
    • 2004
  • Arc Fault Current is an electric discharge which is occurred in two opposite electrode. In this Paper, arc current control algorithm is designed for the interruption of arc fault current which is occurred in the low voltage network. This arc Is one of the main causes of electric fire. Arc fault in electrical network has the characteristics of low current, high impedance and high frequency. Conventional control algorithm does not have the arc current interrupt function. Hence, Control algorithm of arc current is designed for the interruption of arc fault current which has the modified arc characteristics.

Design of Successive Safety Light Curtain System Using Single Chip Microprocessor (단일칩 마이크로 프로세서로 구현한 연속 차광 감지 시스템의 설계)

  • Park, Chan-Won;Lee, Young-Jun
    • Proceedings of the KIEE Conference
    • /
    • 1999.07g
    • /
    • pp.3233-3235
    • /
    • 1999
  • This paper describes development of a microprocessor-based optoelectronic guard system established a higher level of control reliability in machine guard design. The system uses the design concept of diverse redundancy and a fast software algorithm. We have accomplished an safety light curtain system that allows to be intentionally disabled moving machine by the interrupt of dangerous situations. As a result, it is showed that the proposed system is effective enough to practical applications.

  • PDF

Arc Fault Circuit Interruption Design

  • Kang, C.S.
    • Proceedings of the Korean Institute of IIIuminating and Electrical Installation Engineers Conference
    • /
    • 2006.05a
    • /
    • pp.384-386
    • /
    • 2006
  • In this paper, arc current controller is designed for the interruption of arc fault current which is occurred in the low voltage network. Arc in electrical network have the characteristics of low current, high impedance and high frequency. Conventional controller does not have the arc current interrupt function. Hence, arc current controller is designed for the interruption of arc fault current.

  • PDF

A study on advanced network interrupt processing based on soft real-time (소프트 리얼타임 기반의 네트웍 인터럽트 처리에 관한 연구)

  • 김정섭;이대성;김기창
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2002.10c
    • /
    • pp.433-435
    • /
    • 2002
  • 최근 real-time 시스템들이 많이 개발되어 상용화되고 있고, 여러 산업분야에 적용되고 있다. 한편 리눅스 운영체제의 사용이 증가하고 안정화됨에 따라, 이 시스템에 real-time 기능을 추가하기 위한 노력으로 여러 프로젝트가 진행 중에 있다. 이 가운데 시스템간에 네트웍 패킷을 송수신하고 이를 처리하는 과정에 대해 본 논문은 soft real-time을 적응하고자 한다. 기존 방식은 TOP HALF와 BOTTOM HALF로 인터럽트 처리과정을 나누어 BOTTOM HALF의 크기와 시스템 콜의 사용 빈도에 비례하여 종료시간을 예측할 수 없다. 이에 본 논문에서는 real-time 네트웍 패킷을 좀더 신속히 처리할 수 있도록 네트웍 인터럽트 처리 방안을 소개하고자 한다.

  • PDF

Latency Evaluation of CPU Idle Time Based Interrupt Processing on Pfair Multi-Core Scheduler (Pfair 멀티코어 스케줄러에서 CPU 유휴시간 기반의 인터럽트 처리 기법의 지연시간 평가)

  • Park, Sangsoo
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2014.04a
    • /
    • pp.31-32
    • /
    • 2014
  • 다중의 명령어를 동시에 수행할 수 있는 멀티코어 시스템의 특성으로 하나의 시스템 내에서 태스크를 수행하면서 외부 이벤트의 발생에 의한 인터럽트를 동시에 처리할 수 있다. 각 태스크가 처리되어야 하는 시간에 제약성을 갖는 실시간 시스템에서는 스케줄러에 의해 CPU 코어에서의 수행이 제어되어야한다. 본 논문에서는 최적이라고 알려진 Pfair 멀티코어 스케줄러의 각 코어별 유휴시간을 정량적으로 평가함으로써 인터럽트 처리의 지연시간을 분석한다.

Implementation and Performance Analysis of a Virtual Interrupt Controller for Embedded System Virtualization (임베디드 시스템 가상화를 위한 가상 인터럽트 콘트롤러의 구현 및 성능 분석)

  • Oh, Soo-Cheol;Ahn, Chang-Won
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2010.11a
    • /
    • pp.1536-1539
    • /
    • 2010
  • 본 논문은 ARM 기반 임베디드 시스템상에서 전가상화를 지원하는 가상 머신 모니터를 위한 가상 인터럽트 콘트롤러를 제안한다. 가상 인터럽트 콘트롤러는 실제 하드웨어 인터럽트 콘트롤러와 동일한 인터페이스를 가지며, 운영체제의 수정 없이 가상 인터럽트 콘트롤러를 하드웨어 인터럽트 콘트롤러와 동일한 방식으로 사용하는 환경을 제공한다. 본 논문에서는 가상 인터럽트 콘트롤러를 구현하고 성능을 측정하였다.