• 제목/요약/키워드: Hardware Resources

검색결과 442건 처리시간 0.029초

IP 스위칭에서 VC 사용량에 따른 동적 흐름 분류 방법 (The Dynamic Flow Classification Method According to the VC Usage in IP Switching)

  • 박세환;박광채
    • 한국정보통신학회논문지
    • /
    • 제5권1호
    • /
    • pp.73-79
    • /
    • 2001
  • IP 스위칭은 IP 라우터의 성능을 개선시키기 위해 제안된 라우팅 기술이다. IP 스위칭에서 흐름 분류는 중요한 이슈 중에 하나이다. 보다 좋은 성능을 발휘하기 위해서 흐름 분류 방법은 다양하게 변화하는 IP 트래픽에 대하여 일치하도록 조절되어야 하며 IP 스위치는 가능한 많은 스위치의 하드웨어 자원을 사용해야 한다. 본 논문에서는 IP 스위칭에 대한 동적 흐름 분류 방법을 제안한다. 스위치에서 현재 사용되어지고 있는 하드웨어 스위칭 자원들에 따라서 제어 파라미터 값을 동적으로 조절함으로써 다양한 IP 트래픽에 대하여 기존의 방법보다 하드웨어 자원을 효율적으로 이용함으로써 U 스위치의 성능을 개선시킬 수 있다.

  • PDF

Speech Interactive Agent on Car Navigation System Using Embedded ASR/DSR/TTS

  • Lee, Heung-Kyu;Kwon, Oh-Il;Ko, Han-Seok
    • 음성과학
    • /
    • 제11권2호
    • /
    • pp.181-192
    • /
    • 2004
  • This paper presents an efficient speech interactive agent rendering smooth car navigation and Telematics services, by employing embedded automatic speech recognition (ASR), distributed speech recognition (DSR) and text-to-speech (ITS) modules, all while enabling safe driving. A speech interactive agent is essentially a conversational tool providing command and control functions to drivers such' as enabling navigation task, audio/video manipulation, and E-commerce services through natural voice/response interactions between user and interface. While the benefits of automatic speech recognition and speech synthesizer have become well known, involved hardware resources are often limited and internal communication protocols are complex to achieve real time responses. As a result, performance degradation always exists in the embedded H/W system. To implement the speech interactive agent to accommodate the demands of user commands in real time, we propose to optimize the hardware dependent architectural codes for speed-up. In particular, we propose to provide a composite solution through memory reconfiguration and efficient arithmetic operation conversion, as well as invoking an effective out-of-vocabulary rejection algorithm, all made suitable for system operation under limited resources.

  • PDF

CXL 메모리 및 활용 소프트웨어 기술 동향 (Technology Trends in CXL Memory and Utilization Software )

  • 안후영;김선영;박유미;한우종
    • 전자통신동향분석
    • /
    • 제39권1호
    • /
    • pp.62-73
    • /
    • 2024
  • Artificial intelligence relies on data-driven analysis, and the data processing performance strongly depends on factors such as memory capacity, bandwidth, and latency. Fast and large-capacity memory can be achieved by composing numerous high-performance memory units connected via high-performance interconnects, such as Compute Express Link (CXL). CXL is designed to enable efficient communication between central processing units, memory, accelerators, storage, and other computing resources. By adopting CXL, a composable computing architecture can be implemented, enabling flexible server resource configuration using a pool of computing resources. Thus, manufacturers are actively developing hardware and software solutions to support CXL. We present a survey of the latest software for CXL memory utilization and the most recent CXL memory emulation software. The former supports efficient use of CXL memory, and the latter offers a development environment that allows developers to optimize their software for the hardware architecture before commercial release of CXL memory devices. Furthermore, we review key technologies for improving the performance of both the CXL memory pool and CXL-based composable computing architecture along with various use cases.

ALC 기능을 갖는 VSAT용 송신전력 제어기 (The Transmission Power Controllers for the VSAT Having the ALC Functions)

  • 홍성택;신강욱;이동근;이영우
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 제36회 하계학술대회 논문집 D
    • /
    • pp.2495-2497
    • /
    • 2005
  • The satellite communication equipment, which has been installed and operated for the flood forecast and warning system at KOWACO, needs the review of the transmission Power control for keeping the stable operation of the satellite communication equipments. In this study, made the sample hardware for the transmission power control at Mini-Hubs and remote sites, and developed the control algorithm for stable operation of the transmission power controller.

  • PDF

IoT Device Testing for Efficient IoT Device Framework

  • Gong, Dong-Hwan
    • International Journal of Internet, Broadcasting and Communication
    • /
    • 제12권2호
    • /
    • pp.77-82
    • /
    • 2020
  • IoT devices frequently require input resources to communicate with various sensors or IoT platforms. IoT device wastes a lot of time as idle time or waiting time to check the data of the input resource and use the input resource. In addition, IoT devices use various input resources. We compares and analyzes input idle time and input waiting time generated from hardware serial input resource, software serial input resource, digital port input resource, and analog port input resource using Arduino widely used as IoT device. In order to design the IoT device framework, it is necessary to understand the characteristics of input resources and to design them to minimize unnecessary input idle time and input waiting time. The analog input wait time has a much larger input wait time than the digital input wait time, so it must be designed to receive analog information periodically at the appropriate timing. The characteristics of the input resources analyzed in this way help to design an efficient IoT device.

Infusing Web-based Digital Resources into the Middle School Science Classroom: Strategies and Challenges

  • LEE, Soo-Young;LEE, Youngmin
    • Educational Technology International
    • /
    • 제12권1호
    • /
    • pp.47-66
    • /
    • 2011
  • This study examines strategies and obstacles encountered in infusing digital resources in the middle school mathematics and science classroom. It draws on data from principals, technology coordinators and math and science teachers in three urban middle schools in United States. All three of these schools have recently invested heavily in technology hardware and high speed Internet connectivity and as such they provide an opportunity to look beyond well documented obstacles such as outdated computers and poor Internet access. The logistical, preparatory, pedagogical and curricular challenges encountered by teachers within the study have important implications for professional development efforts aimed at improving science education through the integration of Web-based resources.

방향성 필터를 이용하여 대각선 에지를 고려한 Demosaicing 알고리즘 및 하드웨어 구현 (Demosaicing Algorithm and Hardware Implementation with Weighted Directional Filtering for Diagonal Edge)

  • 곽부동;정효원;양정주;장원우;강봉순
    • 한국정보통신학회논문지
    • /
    • 제14권7호
    • /
    • pp.1581-1588
    • /
    • 2010
  • 대부분의 디지털 촬영 장치는 비용 및 속도 상의 이점을 위해 Color Filter Array(CFA)를 포함하고 있는 단일 이미지 센서를 사용한다. 따라서 완전한 컬러 영상으로 복원하기 위하여 다양한 컬러 보간 방법이 개발되고 있다. 본 논문은 이러한 컬러 보간 방법 중, 방향성 필터를 이용하여 수직, 수평, 대각선 방향의 에지를 고려한 컬러 보간 방법에 관한 것이다. 하드웨어 구현을 위해 하드웨어 자원의 효율성을 고려하였다. Kodak 테스트 영상 24장으로 실험하여 기존 방법과 비교함으로써 제안한 방법의 성능을 확인하였다. Verilog HDL로 구현하였으며, Virtex4 FPGA 보드와 CMOS 이미지 센서를 이용하여 검증하였다.

저전력 시스템을 위한 BET기반 태스크 분할 스케줄링 기법 (A Scheduling Method using Task Partition for Low Power System)

  • 박상오;이재경;김성조
    • 정보처리학회논문지A
    • /
    • 제18A권3호
    • /
    • pp.93-98
    • /
    • 2011
  • 최근 배터리로 동작하는 임베디드 시스템의 사용이 급격히 증가하고 있지만, 현재 배터리 기술의 발전 속도는 임베디드 시스템의 전력 사용량의 증가를 따라가지 못하여, 장시간 사용을 위해서는 배터리의 크기가 커져야 하는 단점이 있다. 내장형 시스템에서 소모하는 전력량은 시스템을 구성하는 하드웨어와 시스템을 구동하는 소프트웨어에 의해 결정된다. 그러나 하드웨어적으로 저전력을 지원하더라도 운영체제 등 소프트웨어 수준에서 이를 활용하지 못하면 절전 효과를 극대화할 수 없다. 따라서 본 논문에서는 모바일 임베디드 시스템 환경에서 멀티미디어 애플리케이션 구동시 BET(Break Even Time)기반 태스크 분할을 이용하여 소비 전력을 감소시키는 스케줄링 기법을 제안한다.

블록암호 CLEFIA-128의 효율적인 하드웨어 구현 (An Efficient Hardware Implementation of Block Cipher CLEFIA-128)

  • 배기철;신경욱
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2015년도 춘계학술대회
    • /
    • pp.404-406
    • /
    • 2015
  • 128-비트 마스터키를 지원하는 블록암호 CLEFIA-128의 저면적 하드웨어 구현에 대해 기술한다. 라운드 키 생성을 위한 중간값 계산과 라운드 변환이 단일 데이터 프로세싱 블록으로 처리되도록 설계하였으며, 변형된 GFN(Generalized Feistel Network) 구조와 키 스케줄링 방법을 적용하여 데이터 프로세싱 블록과 키 스케줄링 블록의 회로를 단순화시켰다. Verilog HDL로 설계된 CLEFIA-128 프로세서를 FPGA로 구현하여 정상 동작함을 확인하였다. Vertex5 XC5VSX50T FPGA에서 823 slices로 구현되었으며, 최대 145 Mhz 클록으로 동작하여 105 Mbps의 성능을 갖는 것으로 예측되었다.

  • PDF

심해저 집광기의 제어.계측용 HIL 시뮬레이터 개발 (Development of HIL Simulator for Control and Monitoring of Deep-Sea Miner)

  • 박성재;여태경;홍섭;김병용;김상봉
    • 한국해양공학회:학술대회논문집
    • /
    • 한국해양공학회 2006년 창립20주년기념 정기학술대회 및 국제워크샵
    • /
    • pp.319-322
    • /
    • 2006
  • The Deep-sea miner system is composed of body, actuators, sensors, and devices for control and monitoring. At present, we are manufacturing the miner's body included actuators and already consisted with off-the-shelf embedded controller. But sensors and those devices were just determined. To previously test performance of embedded controller which manages control and monitoring of miner system, its simulator must be developed for control and monitoring. Hardware-In-the-Loop(HIL) simulation is being increasingly used in industrial applications. This is an effective tool for the evaluation of electric system and drives. In the HIL simulator, we can test and design the control and monitoring system freely without the risk of hardware ruins and the load of expenses. Also the programming software for miner operating is verified on the HIL simulator. In this paper, we introduce the concept of HIL simulator for control and monitoring of deep-sea miner.

  • PDF