• 제목/요약/키워드: HD Switch Panel

검색결과 5건 처리시간 0.017초

무광부식 패턴을 갖는 자동차 내장부품인 HD Switch Panel의 제조 및 전사성 평가 (Development and transcription estimation of an automotive interior plastic part(HD Switch Panel) with no glossy etching pattern)

  • 김영균;김동학
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2009년도 춘계학술발표논문집
    • /
    • pp.870-873
    • /
    • 2009
  • 본 연구에서는 미세 무광부식 패턴을 갖는 HD Switch Panel 부품을 설계하고 금형을 제작하였다. 이를 위하여 사출성형 Simulation(CAE)을 이용하여 사출성형 공정의 문제점과 부품의 변형량을 예측 하였다. 또한 금형표면의 가열온도와 실제 금형온도의 비교함으로써 공정변수 조절을 통한 사출성형 조건의 최적화를 달성할 수 있었다. 한편, 순간금형표면가열을 이용한 성형기술인 E-MOLD를 적용하여 자동차 내장부품용 HD Switch Panel을 제작하였고, 전자현미경과 원자현미경을 이용한 표면 평가를 통하여 무광부식 패턴의 전사율 향상으로 인한 무광 특성이 향상됨(2.5이상$\rightarrow$1.5~1.7)을 확인하였다.

  • PDF

무광부식 패턴을 갖는 자동차 내장부품인 HD Switch Panel의 제조 및 전사성 평가 (Development and transcription estimation of an automotive interior plastic part(HD Switch Panel) with no glossy etching pattern)

  • 김영균;김동학;손영곤
    • 한국산학기술학회논문지
    • /
    • 제10권11호
    • /
    • pp.3280-3286
    • /
    • 2009
  • 본 논문에서는 미세 무광부식 패턴을 갖는 HD Switch Panel 자동차 부품을 개발하는 것으로, 제품 디자인을 통해 금형을 설계, 제작하였다. 최적화된 금형 제작을 위하여 CAE(Computer Aided Engineering)해석을 통하여 사출성형 공정에서 나타날 수 있는 문제점과 부품의 수축 변형을 정량적으로 예측하였다. 그리고, 금형표면의 가열온도와 실제 금형온도를 비교함으로써 공정변수 조절을 통해 사출성형조건의 최적화도 달성할 수 있었다. 한편, 순간금형표면가열방식을 이용한 성형기술인 E-MOLD를 적용하여 자동차 내장부품용 HD Switch Panel 사출성형품을 제작하였고, 전자현미경과 원자현미경을 이용한 표면 평가 및 광택도 측정을 통하여 무광부식 패턴의 전사율 향상으로 인한 무광 특성이 향상됨(2.5이상$\to$1.5~1.7)을 확인하였다.

Single-Scan Plasma Display Panel(PDP)를 위한 고속 어드레스 에너지 회수 기법 (A High Speed Address Recovery Technique for Single-Scan Plasma Display Panel(PDP))

  • 이준용
    • 대한전기학회논문지:전기기기및에너지변환시스템부문B
    • /
    • 제54권9호
    • /
    • pp.450-453
    • /
    • 2005
  • A high speed address recovery technique for AC plasma display panel(PDP) is proposed. Replacing GND switch by clamping diode. the recovery speed can be increased by saving GND hold-time and switching loss due to GND switch also becomes also be reduced. The proposed method is able to perform load-adaptive operation by controlling the voltage level of energy recovery capacitor, which prevents increasing inefficient power consumption caused by circuit loss during recovery operation. Test results with 50' HD single-scan PDP(resolution = 1366$\times$768) show that less than 3sons of recovery time is successfully accomplished and about$54\%$ of the maximum power consumption can be reduced, tracing minimum power consumption curves.

Single-Scan Plasma Display Panel(PDP)를 위한 고속 어드레스 에너지 회수 기법 (A High Speed Address Recovery Technique for Single-Scan Plasma Display Panel(PDP))

  • 이준영
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 심포지엄 논문집 정보 및 제어부문
    • /
    • pp.239-242
    • /
    • 2005
  • A high speed address recovery technique for AC plasma display Panel(PDP) is proposed. By removing the GND switching operation, the recovery speed can be increased and switching loss due to GND switch also becomes to be reduced. The proposed method is able to perform load-adaptive operation by controlling the voltage level of energy recovery capacitor, which prevents increasing inefficient power consumption caused by circuit loss during recovery operation. Thus, the technique shows the minimum address power consumption according to various displayed images, different from Prior methods operating in fixed mode regardless of images. Test results with 50" HD single-scan PDP(resolution = 1366$\times$768) show that less than 350ns of recovery time is successfully accomplished and about 54% of the maximum power consumption can be reduced, tracing minimum power consumption curves.

  • PDF

Load-Adaptive Address Energy Recovery Technique for Plasma Display Panel

  • 이준영
    • 한국반도체및디스플레이장비학회:학술대회논문집
    • /
    • 한국반도체및디스플레이장비학회 2005년도 춘계 학술대회
    • /
    • pp.192-200
    • /
    • 2005
  • A high speed address recovery technique for AC plasma display panel(PDP) is proposed. By removing the GND switching operation, the recovery speed can be increased and switching loss due to GND switch also becomes to be reduced. The proposed method is able to perform load-adaptive operation by controlling the voltage level of energy recovery capacitor, which prevents increasing inefficient power consumption caused by circuit loss during recovery operation. Thus, th e technique shows the minimum address power consumption according to various displayed images, different from prior methods operating in fixed mode regardless of images. Test results with 50' HD single- scan PDP(resolution : $1366{\times}768$) show that less than 350ns of recovery time is successfully accomplished and about $54\%$ of the maximum power consumption can be reduced, tracing minimum power consumption curves.

  • PDF