• 제목/요약/키워드: Frequency Switching Time

검색결과 335건 처리시간 0.026초

퍼지 집합 이론을 활용한 무선인지 주파수 할당 알고리즘 (A Frequency Allocation Method for Cognitive Radio Using the Fuzzy Set Theory)

  • 이문호;이종찬
    • 한국통신학회논문지
    • /
    • 제33권9B호
    • /
    • pp.745-750
    • /
    • 2008
  • 무선인지 기반의 시스템에서, 주 사용자를 위한 주파수 할당을 보장하면서도 부가 사용자에게도 끊김없는 서비스를 제공해야 한다. 부가 사용자의 멀티미디어 데이터의 전송 시 무선 링크의 빈번한 변경 때문으로 인한 데이터 전송 지연과 손실이 발생할 경우 QoS 저하를 피할 수 없게 된다. 부가 사용자에게도 끊김없는 서비스를 유지하기 위해서는 효율적인 주파수 자원 관리가 필요하다. 본 논문에서는 퍼지 다기준 의사 결정 방법에 근거한 주파수 선정 방법을 제안한다. 제안되는 주파수선정 방법은 퍼지 집합 이론을 활용하며 주파수 선택을 위한 결정 프로세스에 기존의 전파 수신 감도 이외에 셀 부하, 데이터 전송률, 가용 대역 등을 고려한다. 시뮬레이션을 통하여, 제안된 방법이 수신 신호 세기만을 사용하는 기존의 방법보다 우수함을 보인다.

SVC 적용에 의한 다매체 멀티미디어 지원 서비스 효율 향상 기법 (SVC Based Multi-channel Transmission of High Definition Multimedia and Its Improved Service Efficiency)

  • 김동환;조민규;문성필;이재열;전준길;장태규
    • 전기전자학회논문지
    • /
    • 제15권2호
    • /
    • pp.179-189
    • /
    • 2011
  • 이 논문에서는 SVC 기반의 다매체 전송기법을 제시하였다. 제시한 기법을 통하여 HD 멀티미디어 전송 서비스 효율이 크게 개선시켰다. 논문에서는 신뢰도가 떨어지는 보조채널을 주채널과 함께 사용하여 고품질 멀티미디어 서비스 효율을 높여주기 위한 SVC 기반 다매체 멀티미디어 전송기법을 제시하였다. 실시간 모드 전환 알고리즘에 의하여 보조 채널의 열화 정도에 따라 주채널 스트림과 보조채널 스트림을 함께 사용할 지 아니면 Base Layer 스트림을 단독적으로 사용할지를 단속적으로 전환하여 준다. Enhancement Layer 스트림이 채널 모니터링에 의해 차단 되었을 때 채널 모드 전환 알고리즘은 Base Layer 스트림에 대한 업샘플링과 인터폴레이션을 통하여 HD 멀티미디어 서비스의 공간적, 시간적 Resolution을 유지시켜주어 끊김 없는 다매체 멀티미디어 서비스 지원을 가능케 한다. Ku 대역과 Ka 대역을 함께 사용하여 고품질 멀티미디어 서비스를 지원하기 위한 방송시스템을 예로 본 논문에서 제안한 기법의 타당성을 확인하였다. 실제 강우량의 변화를 Bartlett-Lewis Pulse (BLP) 프로세스로 모델링하고 그에 따른 강우 감쇠효과를 적용하여 시스템에 대한 성능시험을 수행하였다. Enhancement Layer의 평균지속 시간이 9.48[min]에서 23.12[min]으로 늘어났으며, 시간당 계층전환 횟수가 3.84[번/hour]에서 1.68[번/hour]으로 줄어드는 결과를 얻었다. Ka 밴드는 본질적으로 기후와 관련하여 상대적으로 신뢰도가 떨어져서 독립적인 응용에는 한계가 있지만, 이상의 위성방송 시스템의 예를 통하여 볼 때, 본 논문에서 제안한 SVC 기반 전송기법은 고품질 방송을 위한 Ka 대역의 활용을 극대화 시켜줌을 확인하였다.

Effect of R-C Compensation on Switching Regulation of CMOS Low Dropout Regulator

  • Choi, Ikguen;Jeong, Hyeim;Yu, Junho;Kim, Namsoo
    • Transactions on Electrical and Electronic Materials
    • /
    • 제17권3호
    • /
    • pp.172-177
    • /
    • 2016
  • Miller feedback compensation is introduced in a low dropout regulator (LDO) in order to obtain a capacitor-free regulator and improve the fast transient response. The conventional LDO has a limited bandwidth because of the large-size output capacitor and parasitic gate capacitance in the power MOSFET. In order to obtain a stable frequency response without the output capacitor, LDO is designed with resistor-capacitor (R-C) compensation and this is achieved with a connection between the gain-stage and the power MOS. An R-C compensator is suggested to provide a pole and zero to improve the stability. The proposed LDO is designed with the 0.35 μm CMOS process. Simulation testing shows that the phase margin in the Bode plot indicates a stable response, which is over 100o. In the load regulation, the transient time is within 55 μs when the load current changes from 0.1 to 1 mA.

Mode Change 환경에 적합한 동적 퀀텀 크기 스케줄링 (Dynamic Quantum-Size Pfair Scheduling In the Mode Change Environments)

  • 김인국;차성덕
    • 한국콘텐츠학회논문지
    • /
    • 제6권9호
    • /
    • pp.28-41
    • /
    • 2006
  • 최근 다중 프로세서 환경에서 경성 실시간 태스크 집합의 스케줄링 문제를 해결하는 최적 Pfair 알고리즘이 Baruah 등에 의해 제안되었으며, 이를 기반으로 하는 여러 가지 스케줄링 알고리즘들이 제안되었다. 이들 알고리즘은 단위 크기의 고정된 퀀텀 크기를 기반으로 태스크들을 스케줄링하는데, 고정된 퀀텀 크기는 태스크 집합이 변경되는 mode change 하의 스케줄링에서 두 가지 문제점을 갖는다. 퀀텀이 너무크면 프로세서의 이용률 저하로 인해 스케줄링이 실패할 수 있으며, 반대로 너무 작으면 스케줄링 빈도수의 증가에 따른 태스크 전환 오버헤드의 문제점을 갖게 된다. 본 논문에서는 mode change환경에서 태스크 집합이 스케줄링 가능하도록 최대의 퀀텀 크기를 결정하기 위한 방법을 제안한다.

  • PDF

Integrated Current-Mode DC-DC Buck Converter with Low-Power Control Circuit

  • Jeong, Hye-Im;Lee, Chan-Soo;Kim, Nam-Soo
    • Transactions on Electrical and Electronic Materials
    • /
    • 제14권5호
    • /
    • pp.235-241
    • /
    • 2013
  • A low power CMOS control circuit is applied in an integrated DC-DC buck converter. The integrated converter is composed of a feedback control circuit and power block with 0.35 ${\mu}m$ CMOS process. A current-sensing circuit is integrated with the sense-FET method in the control circuit. In the current-sensing circuit, a current-mirror is used for a voltage follower in order to reduce power consumption with a smaller chip-size. The N-channel MOS acts as a switching device in the current-sensing circuit where the sensing FET is in parallel with the power MOSFET. The amplifier and comparator are designed to obtain a high gain and a fast transient time. The converter offers well-controlled output and accurately sensed inductor current. Simulation work shows that the current-sensing circuit is operated with an accuracy of higher than 90% and the transient time of the error amplifier is controlled within $75{\mu}sec$. The sensing current is in the range of a few hundred ${\mu}A$ at a frequency of 0.6~2 MHz and an input voltage of 3~5 V. The output voltage is obtained as expected with the ripple ratio within 1%.

Walsh-Fourier 변환을 사용한 PWM 인버어터의 고조파 제거 방법 (A Harmonic Elimination Method of PWM Inverter Using Walsh-Fourier Transform)

  • 안두수;원충연;이해기;김태훈;김학성
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1989년도 추계학술대회 논문집 학회본부
    • /
    • pp.296-300
    • /
    • 1989
  • The paper proposes a method to eliminate harmonics of PWM inverter fed induction motor system using Walsh series. In other words, this paper presents technique of the selective harmonics elimination(SHE) by W-FT series in three phase PWM inverter output waveform. A microprocessor(8086 CPU) - controlled three phase induction motor system in order to verify this algorithm is present. It is designed for a three output voltage in the 1$\sim$60 Hz inverter with the 5th and 7th harmonics, 5th, 7th, 11th, and 13th, harmonics eliminated, and with the fundamental wave amplitude proportional to the output frequency. In the PWM inverter, dead time circuit is inserted in the switching si gnats to prevent the de link shortage. This paper is deals with quantative prediction of dead-time effect and its compensation in PWM inverters. The performance of the compensation circuits is confirmed by the experiment.

  • PDF

현행 ATO 시스템 전동차 운행패턴의 문제점 분석을 통한 ECO 운행패턴 도출방안 연구 (ECO Driving Patterns Derived from the Analysis of the Problems of the Current Driving Pattern of Electric Multiple Unit in ATO System)

  • 김규중;이근오;김주용
    • 한국안전학회지
    • /
    • 제28권3호
    • /
    • pp.23-28
    • /
    • 2013
  • This study focuses on finding ways to derive train's optimal ECO driving pattern, which can improve the ride quality and reduce driving energy consumption with keeping the time interval between the stations. As research method, we compared difference of currently operating train's ATO and MCS driving patterns, and concentrated upon the things need to consider in simulation in order to improve the existing pattern of ATO driving pattern's issues with securing the train operation safety. Determining driving pattern minimizing energy consumption by controlling powering within speed limit and controlling switching to coasting at appropriate point considering the track conditions for each section, and determining braking control starting time considering ride comfort and precise stopping is considered to be most important.

2개의 안테나 소자를 갖는 Time-Modulated Array와 하나의 USRP를 이용한 실시간 방향탐지 시스템의 구현 (Implementation of Real-Time Direction Finding System Using Time-Modulated Array with Two Antenna Elements and One USRP)

  • 이상준;윤현구;추호성;장병준
    • 한국전자파학회논문지
    • /
    • 제28권4호
    • /
    • pp.347-350
    • /
    • 2017
  • 본 연구에서는 TMA(Time-Modulated Array)와 USRP(Universal Software Radio Peripheral)를 이용하여 2.4 GHz 대역에서 동작하는 실시간 방향탐지 시스템을 구현하였다. 구현된 시스템은 2개의 상용 모노폴 안테나, 자체 제작한 스위치 보드, 그리고 하나의 USRP로만 구성되며, LabVIEW로 연동하여 실시간으로 특정 신호원의 입사 각도를 탐지할 수 있었다. 구현결과, $30^{\circ}$의 범위 내에서 최대 $4^{\circ}$의 오차 이내로 방향탐지가 가능함을 확인하였다. 제안한 시스템은 기존의 다중수신기를 갖는 방향탐지 시스템에 비해 하드웨어 구성이 간단할 뿐만 아니라, 주엽과 첫 번째 부엽 신호의 크기만을 이용하는 간단한 계산으로 방향탐지가 가능하다는 장점이 있다.

Mixde-mode simulation을 이용한 4H-SiC DMOSFETs의 계면상태에서 포획된 전하에 따른 transient 특성 분석 (Mixed-mode simulation of transient characteristics of 4H-SiC DMOSFETs - Impact off the interface changes)

  • 강민석;최창용;방욱;김상철;김남균;구상모
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2009년도 추계학술대회 논문집
    • /
    • pp.55-55
    • /
    • 2009
  • Silicon Carbide (SiC) is a material with a wide bandgap (3.26eV), a high critical electric field (~2.3MV/cm), a and a high bulk electron mobility (${\sim}900cm^2/Vs$). These electronic properties allow high breakdown voltage, high frequency, and high temperature operation compared to Silicon devices. Although various SiC DMOSFET structures have been reported so far for optimizing performances. the effect of channel dimension on the switching performance of SiC DMOSFETs has not been extensively examined. In this paper, we report the effect of the interface states ($Q_s$) on the transient characteristics of SiC DMOSFETs. The key design parameters for SiC DMOSFETs have been optimized and a physics-based two-dimensional (2-D) mixed device and circuit simulator by Silvaco Inc. has been used to understand the relationship with the switching characteristics. To investigate transient characteristic of the device, mixed-mode simulation has been performed, where the solution of the basic transport equations for the 2-D device structures is directly embedded into the solution procedure for the circuit equations. The result is a low-loss transient characteristic at low $Q_s$. Based on the simulation results, the DMOSFETs exhibit the turn-on time of 10ns at short channel and 9ns at without the interface charges. By reducing $SiO_2/SiC$ interface charge, power losses and switching time also decreases, primarily due to the lowered channel mobilities. As high density interface states can result in increased carrier trapping, or recombination centers or scattering sites. Therefore, the quality of $SiO_2/SiC$ interfaces is important for both static and transient properties of SiC MOSFET devices.

  • PDF

DSP를 이용한 단상 PFC의 설계 (The Design of Single Phase PFC using a DSP)

  • 양오
    • 전자공학회논문지SC
    • /
    • 제44권6호
    • /
    • pp.57-65
    • /
    • 2007
  • 본 논문에서는 DSP(TMS320F2812)를 사용하여 단상 역률개선을 디지털로 설계하였다. 이러한 승압형 역률개선 컨버터를 디지털로 구현하기 위하여 DSP는 컨버터의 입력전압과 인덕터전류, 컨버터의 출력전압이 필요하며 이를 DSP 내부에 있는 12비트 A/D변환기로 구현하였다. 승압을 위한 스위칭소자인 FET가 ON/OFF 될 때 심한 고주파 노이즈와 스위칭 리플이 발생한다. DSP에 의해 구현시 어느 시점에서 A/D 변환을 시작할지 결정하는 것은 대단히 중요하며 스위칭 노이즈가 발생하지 않는 곳에서 A/D 변환을 할 필요가 있다. PWM의 시비율(duty ratio)은 약 5 %에서 95 %까지 가변적이기 때문에 A/D 변환의 고정된 시작점을 찾을 수는 없다. 따라서 본 논문에서는 25 us 마다 PWM의 ON/OFF 폭을 미리 예측한 후 타이머를 이용하여 A/D 변환을 하도록 하였다. 실험 결과들로부터 광범위한 입력전압에 대하여 약 0.99의 역률과 80 Vdc 출력 전압에 대한 리플이 약 5 Vpp임을 확인하였다. 또한 윈도우즈 Xp 환경 하에서 수행되는 응용프로그램을 작성하여 원격에서 단상 PFC 컨버터의 각종 파라미터들과 전압 및 전류 제어기의 이득들을 모니터링하며 원격제어가 가능함을 보여 상용화의 가능성과 유용성을 제시하였다.