• 제목/요약/키워드: Fourth Generation Mobile Communication

검색결과 22건 처리시간 0.023초

LoRaWAN Class B에서의 최적 노드 분석 (Optimal Node Analysis in LoRaWAN Class B)

  • 서의성;장종욱
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2019년도 춘계학술대회
    • /
    • pp.100-103
    • /
    • 2019
  • '융합과 연결'이라는 4차 산업혁명으로 인하여 '고연결성 사회', '고지은성 사회'에 대한 관심이 높아지고 있으며 이에 관련한 대상은 오토메이션과 커넥티드 카등으로 국한되지 않는다. 사물인터넷은 4차 산업혁명의 주 관심사이며 이로 인한 차세대 이동통신 서비스의 기반 구축을 위한 중요 역할을 수행할 것으로 기대되고 있다. 여러 국내외 기업들은 사물인터넷 기반 구축을 위하여 여러 종류의 LPWAN에 관하여 연구 중에 있으며, 대표적으로 Semtech사의 LoRaWAN 기술이 있다. LoRaWAN은 장거리 저전력 네트워크로 수많은 디바이스, 센서를 관리하기 위함이며, 적게는 수백 개에서 많게는 수천 개에 달하는 디바이스, 센서와 통신이 이루어진다. 본 논문에서는 LoRaWAN 사용 시 자원 낭비를 줄이고 최대한의 성능을 위한 게이트웨이의 최적 노드 용량에 대해 분석하였다.

  • PDF

14b 100MS/s $3.4mm^2$ 145mW 0.18un CMOS 파이프라인 A/D 변환기 (A 14b 100MS/s $3.4mm^2$ 145mW 0.18um CMOS Pipeline A/D Converter)

  • 김영주;박용현;유시욱;김용우;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권5호
    • /
    • pp.54-63
    • /
    • 2006
  • 본 논문에서는 4세대 이동 통신 시스템에서 요구되는 사양을 위해, 해상도, 동작속도, 칩 면적 및 소모 전력을 최적화한 14b 100MS/s 0.18um CMOS ADC를 제안한다. 제안하는 ADC는 동작 모델 시뮬레이션을 통해 최적화된 구조를 분석 및 검증하여 3단 파이프라인 구조로 설계하였으며, Nyquist 입력에서도 14 비트 수준의 유효비트 수를 가지는 광대역 저잡음 SHA 회로를 기반으로 하고, MDAC에 사용되는 커패시터의 소자 부정합에 의한 영향을 최소화하기 위하여 3차원 완전 대칭 구조를 갖는 레이아웃 기법을 적용하였다. 또한, 100MS/s의 동작 속도에서 6 비트의 해상도와 소면적을 필요로 하는 최종단의 flash ADC는 오픈 루프 오프셋 샘플링 및 인터폴레이션 기법을 사용하였다. 제안하는 시제품 ADC는 SMIC 0.18um CMOS 공정으로 제작되었으며, 측정된 DNL과 INL은 14비트 해상도에서 각각 1.03LSB, 5.47LSB 수준을 보이며, 100MS/s의 샘플링 속도에서 SNDR 및 SFDR이 각각 59dB, 72dB의 동적 성능을 보여준다. 시제품 ADC의 칩 면적은 $3.4mm^2$이며 소모 전력은 1.8V 전원전압에서 145mW이다.