• 제목/요약/키워드: Duplex Power Controller

검색결과 7건 처리시간 0.033초

원자로 제어봉 구동장치 제어시스템용 전력제어기 개발 (Development of Power Controller for Control Rod Drive Mechanism in Reactor)

  • 김춘경;천종민;이종무;권순만
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 학술회의 논문집 정보 및 제어부문 B
    • /
    • pp.575-579
    • /
    • 2003
  • In this paper, we describe a Duplex Power Controller for Control Rod Control System(CRCS). A Duplex Power Controller has the various functions for the reliable operations of Control Rod Drive Mechanism(CRDM). Also we have implemented the diverse functions by utilizing the developed Duplex Power Controller. Due to the developed Duplex Power Controller, we are assured that the commercial operation by this system be made before long.

  • PDF

Design and Implementation of a Duplex Digital Excitation Control System for Power Plants

  • Nam. Chae-Ho;Nam, Jung-Han;Choi, June-Hyug;Baeg, Seung-Yeob;Cho, Chang-Ho
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2001년도 ICCAS
    • /
    • pp.140.4-140
    • /
    • 2001
  • This paper presents the duplex controller operated as master slave for Self Excited Static Type excitation system and the results of operation for duplex digital excitation system. Software is made up duplex multi-tasking control algorithm which is based on VxWorks(real-time OS), preprocessing algorithm for input-output signal, BSP & Device Driver for interfacing hardware and software, and OIS(Operator Interface Station) program, HMI S/W. Master controller and slave controller intercommunicate dominant data to minimize bump when controller switchover from master to slave occurs. Communication between master controller and slave controller is duplicated and communication between OIS and controller is duplicated. Hardware is made up VMEBUS based controller which is designed with PPC & I/O board ...

  • PDF

고성능 컴퓨터의 고신뢰도 보장을 위한 이중(Duplex) 시스템의 작업 시퀀싱/스케쥴링 기법 연구 (Task Scheduling to Minimize the Effect of Coincident Faults in a Duplex Controller Computer)

  • 임한승;김학배
    • 한국정보처리학회논문지
    • /
    • 제6권11호
    • /
    • pp.3124-3130
    • /
    • 1999
  • A duplex system enhances reliability by tolerating faults through spatial redundancy. Faults can be detected by duplicating identical tasks in pairs of modules. However, this kind of systems cannot even detect the fault if it occurs coincidently due to either malfunctions of common component such as power supply and clock or due to such environmental disruption as EMI. In the paper, we propose a method to reduce those effects of coincident faults in the duplex controller computer. Specifically, a duplex system tolerates coincident faults by using a sophistication sequencing of scheduling technique with certain timing redundancy. In particular when all tasks should be completed in the sense of real-time, the suggested scheduling method works properly to minimize the probability of faulty tasks due to coincident fault without missing the timing constraints.

  • PDF

Duplex-FSK 원격제어 무선 전송부 설계 및 제작 (Design and implementation of remote controlling wireless transmission unit using duplex-FSK)

  • 김영완
    • 한국정보통신학회논문지
    • /
    • 제13권4호
    • /
    • pp.629-635
    • /
    • 2009
  • 본 논문에서는 하나의 국부 발진기를 갖는 FSK 이중통신 방식의 원격제어 무선 전송부를 설계 제작한다. 전 이중 방식의 FSK 양방향 동시통신 회로에서는 양방향 동시 통신을 위한 송수신 주파수를 설정하고, 반 이중방식에서는 송수신 신호를 발생하는 절체형 발진기 회로를 설계한다. 양 FSK 이중통신 방식의 원격제어 무선 전송부는 채널주파수간 간섭을 배제하기 위한 채널 사용 검지 및 자동 채널 설정 회로를 설계 구현하였으며, 400MHz 대역에서 50kHz 채널 간격을 갖는 위상동기 회로 구성의 Colpitz 형 국부발진주파수 회로와 10mW 이내의 소형 소출력 특성을 갖는다. 전 이중 방식의 송수신 주파수는 21.4MHz IF주파수의 2배 주파수인 42.8MHz주파수 간격으로 설계 구현하였다.

중앙관제시스템에 의한 LED 도로조명제어 (LED Street Light Lamp Control by Central Command System)

  • 조시형;박찬원
    • 산업기술연구
    • /
    • 제30권B호
    • /
    • pp.75-81
    • /
    • 2010
  • This paper presents the development of LED street light lamp which is controled by central command system. This system includes a lamp unit controller, data repeater and command repeater as well as the LED lamps. These devices enable the individual power control and partial on/off control of the LED lamps by the control repeater through full duplex communication line. Also, they have the ability to control the brightness and period of on/off timing by detecting the car's existence. As a result of this development, it is founded that the performances of the system have been satisfied to apply for the actual road test.

  • PDF

eHSPA 규격을 만족하는 FPGA모뎀 플랫폼 설계 및 검증기법 (FPGA Modem Platform Design for eHSPA and Its Regularized Verification Methodology)

  • 권현일;김경호;이충용
    • 대한전자공학회논문지SD
    • /
    • 제46권2호
    • /
    • pp.24-30
    • /
    • 2009
  • 본 논문에서는 3GPP(Third Generation Partnership Project) Release 7 eHSPA(High Speed Packet Access for Evolution) UE(User Equipment) FDD(Frequency Division Duplex) 규격을 만족하는 단말 모뎀의 FPGA(Field Programmable Gate Array) 플랫폼 설계 및 이를 기반으로 한 효율적인 검증 방법에 대해 제안한다. 구현된 FPGA 모뎀 플랫폼은 물리 계층 지원을 위한 모뎀 보드, MCU(Micro Controller Unit)와 DSP(Digital Signal Processor) 코어로 구성되어 모뎀 보드를 제어를 위한 제어 보드, 그리고 RF(Radio Frequency) 및 기타 장비 접속을 위한 주변장치(Peripheral) 보드 등으로 구성된다. 그리고 검증 단계는 하드웨어-소프트웨어 연동 상관 정도에 따라 단순 기능 검증, 시나리오 검증 그리고 호 처리 및 시스템 성능 검증 등으로 규정화하여 진행되었고, 실제 구현적인 측면으로 저 전력 SoC(System On a Chip)를 위한 에뮬레이션 검증 기법도 제안한다.

통과대역 및 전이영역 특성이 개선된 수중음파통신용 CIC 인터폴레이터 설계 (Design of CIC Interpolators with Improved Passband and Transition Region for Underwater Acousitc Communication)

  • 김선희
    • 한국산학기술학회논문지
    • /
    • 제19권1호
    • /
    • pp.660-665
    • /
    • 2018
  • 세계적으로 해양 자원 개발을 비롯하여 재난 방지 및 군사적 목적 등을 위하여 수중 환경 감시 및 제어를 가능하게 하는 수중 무선 통신망에 대한 연구가 활발히 진행되고 있다. 국내에서도 호서대학교를 중심으로 '분산형 수중 관측 제어망'에 대한 연구가 진행되고 있는데, 본 논문에서는 해당 제어망 중 수중기지제어국과 수중기지국 사이의 음파 통신을 위한 인터폴레이터(Interpolator)를 연구하였다. 수중 음파 통신망은 양방향 듀플렉스(duplex) 통신을 위하여 서로 다른 4개의 주파수 링크를 정의하고 있으며, 링크에 따라 100배 혹은 200배 샘플링 레이트를 변환해야 한다. 또, 수중은 전원 공급이 원활하지 않은 환경이므로 저전력 설계가 중요하다. 따라서 저전력 인터폴레이터인 CIC 인터폴레이터를 기본으로 하여 링크에 따라 샘플링 레이트를 선택할 수 있도록 설계하였다. 하지만 CIC 인터폴레이터는 통과 대역 감쇠(passband droop)가 크고, 전이영역(transition region)이 넓기 때문에 채널 간격이 비교적 좁은 음파 통신에서는 저주파 대역 필터로서의 조건을 만족하기 어렵다. 이러한 문제를 해결하기 위하여 본 논문에서는 통과 대역 감쇠를 보상하기 위한 보상 필터(compensator)와 전이 영역을 줄이기 위한 하프밴드 필터(halfband filter)를 추가하였다. Matlab을 이용하여 알고리즘을 검증한 후 Verilog-HDL로 하드웨어를 설계하고 Modelsim에서 시뮬레이션하여 동작을 검증하였다.