• 제목/요약/키워드: Digital signal

검색결과 3,999건 처리시간 0.03초

고속 패킷 접속 규격 플랫폼 기반 연속적인 패킷 연결 프로토콜의 유연한 구조 설계 (The Flexible Design Architecture for a Continuous Packet Connectivity Protocol on High Speed Packet Access Platform)

  • 권현일;김경호;이충용
    • 대한전자공학회논문지SD
    • /
    • 제46권12호
    • /
    • pp.30-35
    • /
    • 2009
  • 본 논문에서는 3GPP (third generation partnership project) 릴리즈 7 고속 패킷 접속 에볼루션 규격에 포함된 기능 중 기지국 수용 능력 향상, 지연 시간 단축, 그리고 단말소비 전력 감소를 목적으로 새롭게 추가된 연속적인 패킷 연결 프로토콜의 유연한 설계 구조에 대한 것이다. 상기 프로토콜이 3GPP 고속 패킷 접속 규격 기준으로 새롭게 추가된 기능임에 착안하여, 기존 설계 및 검증된 고속 패킷 접속 플랫폼에서 최소한의 하드웨어 변경 및 추가만으로 상기 프로토콜이 구현되도록 고려하였다. 상기 제안된 연속적인 패킷 연결 프로토콜은 비연속적인 송/수신 모드 관련 신호 생성부와 기존 고속 패킷 접속 플랫폼과의 연동을 위한 인터페이스부로 구분된다. 마지막으로 제안된 연속적인 패킷 연결 프로토콜은 셀룰러 이동통신 분야에 적합하도록 규정화된 검증 단계에 따라 기존 고속 패킷 접속 FPGA 단말 모뎀 플랫폼 상에서 다양한 시나리오에 따라 검증되었다.

다중 DSP 프로세서 기반의 병렬 수중정합장처리 알고리즘 설계 (Design of Parallel Algorithms for Conventional Matched-Field Processing over Array of DSP Processors)

  • 김건욱
    • 대한전자공학회논문지SP
    • /
    • 제44권4호통권316호
    • /
    • pp.101-108
    • /
    • 2007
  • 고성능 네트워크와 분산처리구조가 병렬처리와 함께 결합되면, 전체적인 디지털 신호처리 시스템의 계산능력, 신뢰도, 다양성을 향상시킨다. 본 논문에서는, 발전된 형태의 수중레이더 (sonar) 알고리즘인 수중정합장처리 (Matched-Field Processing MFP)를 위한 병렬처리 알고리즘을 디자인하고 다중 DSP 프로세서 기반의 병렬처리 시스템 상에서 성능분석과 함께 최적의 병렬처리 솔루션을 제안한다. 각각의 병렬 알고리즘은 특정한 도메인에서 주어진 계산량을 분산시키며 이를 통한 속도향상을 추구한다. 필요한 연산량과 형태에 따라서 병렬 알고리즘은 각기 다른 성능향상을 보여준다. 또한, 알고리즘의 계산량 분산방식 프로세서간의 통신방식, 알고리즘의 복잡도, 프로세서의 속도, 목적하는 시스템의 구성에 따라서 다양한 성능지표를 보여준다. 제안하는 주파수와 출력값 기반의 병렬 알고리즘은 상당한 계산량을 요구하는 수중정합처리 알고리즘을 적절히 다중 프로세서에 균형 있게 분산시켜 프로세서의 개수와 비례하는 성능향상을 보여주고 있다.

Canonical Correlation of 3D Visual Fatigue between Subjective and Physiological Measures

  • Won, Myeung Ju;Park, Sang In;Whang, Mincheol
    • 대한인간공학회지
    • /
    • 제31권6호
    • /
    • pp.785-791
    • /
    • 2012
  • Objective: The aim of this study was to investigate the correlation between 3D visual fatigue and physiological measures by canonical correlation analysis enabling to categorical correlation. Background: Few studies have been conducted to investigate the physiological mechanism underlying the visual fatigue caused by processing 3D information which may make the cognitive mechanism overloaded. However, even the previous studies lack validation in terms of the correlation between physiological variables and the visual fatigue. Method: 9 Female and 6 male subjects with a mean age of $22.53{\pm}2.55$ voluntarily participated in this experiment. All participants were asked to report how they felt about their health sate at after viewing 3D. In addition, Low & Hybrid measurement test(Event Related Potential, Steady-state Visual Evoked Potential) and for evaluating cognitive fatigue before and after viewing 3D were performed. The physiological signal were measured with subjective fatigue evaluation before and after in watching the 3D content. For this study suggesting categorical correlation, all measures were categorized into three sets such as included Visual Fatigue set(response time, subjective evaluation), Autonomic Nervous System set(PPG frequency, PPG amplitude, HF/LF ratio), Central Nervous System set(ERP amplitude P4, O1, O2, ERP latency P4, O1, O2, SSVEP S/N ratio P4, O1, O2). Then the correlation of three variables sets, canonical correlation analysis was conducted. Results: The results showed a significant correlation between visual fatigue and physiological measures. However, different variables of visual fatigue were highly correlated to respective HF/LF ratio and to ERP latency(O2). Conclusion: Response time was highly correlated to ERP latency(O2) while the subjective evaluation was to HF/LF ratio. Application: This study may provide the most significant variables for the quantitative evaluation of visual fatigue using HF/LF ratio and ERP latency based human performance and subjective fatigue.

컬러 영상을 위한 하이브리드 워터마킹 (A Hybrid Watermarking Scheme for Color Images)

  • 이현석;비비 옥타비아;김미애;이원형
    • 인터넷정보학회논문지
    • /
    • 제5권3호
    • /
    • pp.73-86
    • /
    • 2004
  • 본 논문에서는 컬러 영상을 위한 하이브리드(hybrid) 디지털 워터마킹 기법을 제안한다. 즉, 두 개의 워터마크가 주파수 영역과 공간 영역 상에 각각 삽입된다. 첫 번째 워터마크는 영상 데이터를 DW(discrete wavelet transform)를 사용하여 주파수 공간으로 변환한 후, 인간의 시각이 밝기에 민감하지 않다는 사실을 이용하여 컬러 영상의 밝기(luminance) 성분에 대역확산(spread-spectrum) 방법으로 워터마크를 삽입한다. 삽입되는 워터마크는 유사난수 패턴(pseudo-random pattern)을 사용하며 워터마크 검출시에는 상관도(correlation)를 이용하여 워터마크를 추출한다. 두 번째 워터마크는 첫 번째 워터마크가 클로핑(cropping)과 같은 기하학적 공격(geometrical of attack)에 취약한 점을 보완하기 위해 삽입한다. 영상의 공간 영역에서 블루 채널 상에 두 번째 워터마크가 삽입되며, 이때 영상의 특징점의 픽셀값을 입력 값으로 하여 해쉬함수의 출력값을 구한다. 따라서 두 번째 워터마크는 영상의 위 변조를 판별할 수 있는 tamper defection의 기능을 한다.

  • PDF

단축 힘센서를 이용한 두 손가락 잡기 힘측정장치 개발 및 특성평가 (Development of Two-Finger Force Measuring System to Measure Two-Finger Gripping Force and Its Characteristic Evaluation)

  • 김현민;신희석;윤정원;김갑순
    • 센서학회지
    • /
    • 제20권3호
    • /
    • pp.172-177
    • /
    • 2011
  • Finger patients can't use their hands because of the paralysis their fingers. Their fingers are recovered by rehabilitating training, and the rehabilitating extent can be judged by measuring the pressing force to be contacted with two fingers(thumb and first finger, thumb and middle finger, thumb and ring finger, thumb and little finger). At present, most hospitals have used a thin plastic-plate for measuring the two-finger grasping force, and we can only judge that they can grasp the plate with their two-finger through it, because the plate can't measure the two-finger grasping force. But, recently, the force measuring system for measuring two-finger grasping force was developed using three-axis force sensor, but it is very expensive, because it has a three-axis force sensor. In this paper, two-finger force measuring system with a one-axis force sensor which can measure two-finger grasping force was developed. The one-axis force sensor was designed and fabricated, and the force measuring device was designed and manufactured using DSP(Digital Signal Processing). Also, the grasping force test of men was performed using the developed two-finger force measuring system, it was confirmed that the grasping forces of men were different according to grasping methods, and the system can be used for measuring two-finger grasping force.

통신 시스템을 위한 고성능 재구성 가능 코프로세서의 설계 (Novel Reconfigurable Coprocessor for Communication Systems)

  • 정철윤;선우명훈
    • 대한전자공학회논문지SD
    • /
    • 제42권6호
    • /
    • pp.39-48
    • /
    • 2005
  • 본 논문은 통신 시스템에서 요구하는 다양한 연산과 고속의 동작을 수행할 수 있는 재구성 가능 코프로세서를 제안하였다. 제안된 재구성 가능 코프로세서는 스크램블링, 인터리빙, 길쌈부호화, 비터비 디코딩, FFT 등과 같은 통신 시스템에 필수적인 연산 동작을 쉽게 구현할 수 있는 특징을 가진다. 제안된 재구성 가능 코프로세서는 VHDL로 설계하여 SEC 0.18$\mu$m 표준셀 라이브러리를 이용해 합성하였으며, 총 35,000 게이트에 3.84ns의 최대 동작 속도를 보였다. 제안된 코프로세서에 대한 성능검증 결과 IEEE 802.11a WLAN 표준에 대해 기존 DSP에 비해서 FFT 연산과 Complex MAC의 경우 약 $33\%$, 비터비 디코딩의 경우 약 $37\%$, 스크램블링 및 길쌈부호화의 경우 약 $48\%\~84\%$의 연산 사이클 감소를 확인하였으며 다양한 통신 알고리즘에 대해 기존 DSP보다 우수한 성능을 나타내었다.

피드포워드 보상회로를 이용한 광대역 광송신기 (Broadband Optical Transmitter using Feedforward Compensation Circuit)

  • 윤영설;이준재;문연태;김도균;최영완
    • 대한전자공학회논문지SD
    • /
    • 제44권4호
    • /
    • pp.1-9
    • /
    • 2007
  • 아날로그 광전송 시스템의 성능평가에 있어 광송신기의 선형성은 매우 중요한 파라미터이다. 본 논문에서는 피드포워드 보상회로를 적용한 광송신기에서 180도 하이브리드 커플러를 사용하여 위상천이기의 좁은 주파수 반응으로 인해 제한되었던 보상 대역폭을 확장한 새로운 방식의 광대역 아날로그 광송신기 특성에 대해 보고한다. 3차 혼변조 왜곡신호의 크기가 10 dB 이상 감소되는 보상 대역폭이 1.6 GHz를 중심으로 약 200 MHz 까지 확장됨을 확인하였다. 보상기법을 적용한 회로의 대역폭 측정은 네트워크 분석기를 활용하여 효율적으로 수행하였으며, 측정결과를 통해 그 효용성을 입증하였다. 디지털용으로 사용되는 저가의 레이저 다이오드를 사용하여 SFDR (Spurious-Free Dynamic Range)이 약 6 dB/Hz 개선됨을 실험적으로 확인하여 본 연구의 유효성을 검증하였다.

모드 전환 제어 가능한 듀얼 모드 벅 변환기 (Dual Mode Buck Converter Capable of Changing Modes)

  • 조용민;이태헌;김종구;윤광섭
    • 전자공학회논문지
    • /
    • 제53권10호
    • /
    • pp.40-47
    • /
    • 2016
  • 본 논문에서는 휴대기기에 적합한 모드 전환 제어 가능한 듀얼 모드 벅 변환기를 제안한다. 기존의 모드 제어 회로는 부하의 변동이 급격하거나 천천히 변동하거나 둘 중 하나의 조건에서만 모드 전환이 이루어지는 문제점을 슬로우 클럭을 이용한 모드 제어 회로 기법으로 해결하였다. 그리고 PFM(Pulse Frequency Modulation) 모드에서 PWM(Pulse Width Modulation) 벅 변환기로 전환할 때에도 카운터를 사용하여 고부하를 감지할 수 있도록 하였으며 3비트의 디지털 신호로 20mA~90mA내에서 모드 전환 시점을 선택할 수 있도록 설계하였다. 이 회로는 BCDMOS 0.18um 2-poly 3-metal 공정으로 제작되었으며, 측정 결과 입력전압 3.7V, 출력전압 1.2V 부하 전류 10uA~500mA 범위에서 32mV 이하의 출력 전압 리플을 가지며 86%의 최대 전력 변환 효율을 나타내었다.

PSAM방식에 적용할 수 있는 새로운 페이딩 추정방식 (A New Fading Estimation Method for PSAM in Digital Land Mobile Radio Channels)

  • 김영수;김창주;정구영;문재경;박한규;최상삼
    • 한국전자파학회논문지
    • /
    • 제8권2호
    • /
    • pp.126-136
    • /
    • 1997
  • 이동통신에서 주파수 이용효율이 높은 QAM 변조방식을 코히런트 방식으로 통신하는 경우에는 채널상태를 추정하여 채널에 의한 신호의 왜곡을 보상하는 기술이 필요하다. 본 논문에서는 싱크함수(sinc function)를 이 용하여 레일리 페이딩 채널환경하에서 PSAM (pilot symbol assisted modulation)방식에 적용할 수 있는 새로운 페이딩 추정방식을 제안하였다. 기존의 가우시안 내삽볍 방식은 파일롯 심볼(pilot symbol)삽입주기가 나이 키스트 샘플링율(Nyquist sampling rate)에 근접할수록 성능이 급격히 저하되는 단점이 있으며, 위너 필터(Wiener filter)를 이용한 방식은 나이키스트 샘플링율에 근접해도 성능의 저하가 없는 장점이었다. 그러나 위너 필터를 사용한 방식은 최적의 필터계수를 구하기 위해서 채널 이득의 자기상관함수, 도플러 주파수와 신호대 잡음비(SNR)를 알아야 하며 이는 위너 필터방식을 설환경에 적용하기 어렵게 만드는 단점이다. 본 논문에서 제안한 방식은 위너 필터방식과 거의 유사한 성능을 갖고 있으면서도 채널 이득의 자기상관함수, 도플러 주파수와 SNR을 알아야 할 필요가 없는 장점이 있기 때문에 실환경에 적용하기 적합한 방식이다.

  • PDF

3상 3.3kV/220V 6kVA 모듈형 반도체 변압기의 프로토타입 개발 (Prototype Development of 3-Phase 3.3kV/220V 6kVA Modular Semiconductor Transformer)

  • 김재혁;김도현;이병권;한병문;이준영;최남섭
    • 전기학회논문지
    • /
    • 제62권12호
    • /
    • pp.1678-1687
    • /
    • 2013
  • This paper describes a prototype of 3-phase 3.3kV/220V 6kVA modular semiconductor transformer developed in the lab for feasibility study. The developed prototype is composed of three single-phase units coupled in Y-connection. Each single-phase unit with a rating of 1.9kV/127V 2kVA consists of a high-voltage high-frequency resonant AC-DC converter, a low-voltage hybrid-switching DC-DC converter, and a low-voltage hybrid-switching DC-AC converter. Also each single-phase unit has two DSP controllers to control converter operation and to acquire monitoring data. Monitoring system was developed based on LabView by using CAN communication link between the DSP controller and PC. Through various experimental analyses it was verified that the prototype operates with proper performance under normal and sag condition. The system efficiency can be improved by adopting optimal design and replacing the IGBT switch with the SiC MOSFET switch. The developed prototype confirms a possibility to build a commercial high-voltage high-power semiconductor transformer by increasing the number of series-connected converter modules in high-voltage side and improving the performance of switching element.