• 제목/요약/키워드: DPLL (Digital Phase Locked Loop)

검색결과 37건 처리시간 0.024초

계통연계형 3상 태양광 PCS 기술 분석 (Analysis of Utility Interactive 3-phase Photovoltaic Power Conditioning System)

  • 이상회;차한주
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2009년도 제40회 하계학술대회
    • /
    • pp.1124_1125
    • /
    • 2009
  • 이 논문에서는 멀티스트링 타입 계통연계형 3상 태양광 발전 시스템 개발 과정중 인버터 파트에 필요한 기본적인 기술들을 살펴보고 검증해 보았다. 계통연계에 필요한 위상추종제어 3상 DPLL(Digital Phase Locked Loop)과 DC 링크 전압제어 그리고 계통전류 제어기의 구조와 비간섭전류제어 등을 살펴보고 무변압기형에 사용되는 3상인버터의 L-C-L 필터 설계 방법을 살펴보고 L-C 필터와 비교하여 살펴보았다. 최종적으로 앞에서 언급하였던 제어기와 이론 등을 시뮬레이션으로 검증하였으며 현재 개발 중인 프로토타입 하드웨어 설계에 대해서도 기술하였다.

  • PDF

GPS를 이용한, 전류차동계전기의 전류 샘플링 동기장치 개발. (Development of the synchronized current sampling device for current difference relay using GPS)

  • 이영일;최봉규;이기원;정범진
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1997년도 하계학술대회 논문집 D
    • /
    • pp.1048-1051
    • /
    • 1997
  • 본 논문에서는 GPS 수신기를 이용하여 송전선 양단에 설치되어 있는 전류차동계전기들의 전류샘플링을 동기시키는 방법을 제안하고, 이를 이용한 전류샘플링 동기장치의 개발에 대해 설명 한다. 송전선 양단의 GPS 수신기들에서 만들어지는 서로 동기된 IPPS신호들을 이용해 샘플링 동기신호를 만들어 주고, 이를 이용해서 서로 동기된 전류샘플링이 적당한 계수값 지정과 함께 이루어지도록 A/D변환기와 메모리 그리고 프로그램형 논리 소자를 사용한다. 샘플링 동기신호를 만들어주기 위해서 GPS수신기와 10MHz발진기를 이용한 디지털 위상잠금회로(DPLL, Digital Phase- Locked Loop)를 구성 한다. 본 논문에서 제안하는 전류샘플링 동기방식은 통신을 이용한 기존의 방식에 비해 계전기의 계산부담을 덜어주고 보다 정확한 샘플링 동기를 얻을 수 있게 한다.

  • PDF

단상 계통연계형 PCS의 단독운전 검출기법 비교 분석 (Analysis of Active Islanding Dectetion Methods for a Single-phase Photovoltaic Power Conditioning Systems)

  • 정영석;소정훈;유권종;강기환;최재호
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2004년도 하계학술대회 논문집 B
    • /
    • pp.1477-1479
    • /
    • 2004
  • Increasing numbers of photovoltaic arrays are being connected to the power utility through the power conditioning systems (PCS). This has raised potential problems of network protection. If, due to the action of the PCS, the local network voltage and frequency remain within regulatory limits when the utility is disconnected, then islanding is said to occur. In this paper, the representative methods to prevent the islanding are described and a PSIM-based model and analysis of the reactive power variation (RPV) method are presented. A novel phase detector using the all-pass filter and digital phase locked loop (DPLL) is proposed especially for the single-phase PCS. Finally, this paper provides the simulation and experimental results with a single-phase 3kW prototype PCS. Islanding test method of IEEE Std. 929-2000 was performed for verification.

  • PDF

Digital PLL을 이용한 초음파진동 측정용 레이저 도플러 진동계의 개발 (The development of laser doppler vibrometer using DPLL for the detection of ultrasonic vibration)

  • 김호성
    • 한국광학회지
    • /
    • 제11권5호
    • /
    • pp.306-311
    • /
    • 2000
  • 본 논문에서는 초음파영역에서 진동하는 물체의 진동주파수와 크기를 측정할 수 있는 레이저 도플러 진동계(Laser Doppler Vibrometer, 이하 LDV)를 설계, 제작하였다. LDV의 광원으로는 파장이 632.8 nm인 He-Ne 레이저를 사용하였으며 Bragg셀에 의해 주파수가 천이되도록 한 마이켈슨형 간섭게 (Michelson interferometer)로 구성하였다. PIN다이오드의 출력은 중심주파수가 40 MHz인 주파수 변조된 신호이며, 이 신호를 증폭하고 주파수를 2.5MHz로 낮춘 후 디지털로 변환하였다. Digital Phase Locked Loop(이하 DPLL)를 사용하여 진동하는 표면의 속도에 비례하는 전압출력을 얻었으며, 이 신호로부터 진동주파수와 크기를 추출하고 주파수특성을 보상하기 위하여 마이크로프로세서를 사용하였다. 그 결과 300 kHz까지의 진동을 측정할 수 있었으며 300 kHz로 진동하는 경우 측정 가능한 최소진폭은 1 nm이었다. 본 연구에서 개발된 LDV는 대용량 전기기기의 부분방전에 의해 발생되는 초음파진동으로부터 최소형 전기 기기의 미세진동까지 측정하는 비접촉식 진동 측정에 사용할 수 있다고 사료된다.

  • PDF

단독운전검출을 위한 능동적 주파수 변화 정궤환기법 (Active Frequency Drift Positive Feedback Method for Anti-islanding)

  • 소정훈;정영석;유권종;유병규;이기옥;최주엽
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 제36회 하계학술대회 논문집 B
    • /
    • pp.1684-1686
    • /
    • 2005
  • As photovoltaic(PV) power generation systems become more common, it will be necessary to investigate islanding detection method for PV systems. Islanding of PV systems can cause a variety of problems and must be prevented. However, if the real and reactive power of load and PV system are closely matched, islanding detection by passive methods becomes difficult. Also, most active methods lose effectiveness when there are several PV systems feeding the same island. The active frequency drift positive feedback method(AFDPF) enables islanding detection by forcing the frequency of the voltage in the island to drift up or down. In this paper the research for the minimum value of chopping fraction gain applied digital phase-locked-loop(DPLL) to AFDPF considering output power quality and islanding prevention performance are performed by simulation and experiment in IEEE Std 929-2000 islanding test.

  • PDF

Sparse decision feedback equalization for underwater acoustic channel based on minimum symbol error rate

  • Wang, Zhenzhong;Chen, Fangjiong;Yu, Hua;Shan, Zhilong
    • International Journal of Naval Architecture and Ocean Engineering
    • /
    • 제13권1호
    • /
    • pp.617-627
    • /
    • 2021
  • Underwater Acoustic Channels (UAC) have inherent sparse characteristics. The traditional adaptive equalization techniques do not utilize this feature to improve the performance. In this paper we consider the Variable Adaptive Subgradient Projection (V-ASPM) method to derive a new sparse equalization algorithm based on the Minimum Symbol Error Rate (MSER) criterion. Compared with the original MSER algorithm, our proposed scheme adds sparse matrix to the iterative formula, which can assign independent step-sizes to the equalizer taps. How to obtain such proper sparse matrix is also analyzed. On this basis, the selection scheme of the sparse matrix is obtained by combining the variable step-sizes and equalizer sparsity measure. We call the new algorithm Sparse-Control Proportional-MSER (SC-PMSER) equalizer. Finally, the proposed SC-PMSER equalizer is embedded into a turbo receiver, which perform turbo decoding, Digital Phase-Locked Loop (DPLL), time-reversal receiving and multi-reception diversity. Simulation and real-field experimental results show that the proposed algorithm has better performance in convergence speed and Bit Error Rate (BER).

DPLL을 이용한 능동적 단독운전방지를 위한 무효전력변동법 (Reactive Power Variation Method for Anti-islanding Using Digital Phase-Locked-Loop)

  • 이기옥;유병규;유권종;최주엽;최익
    • 한국태양에너지학회 논문집
    • /
    • 제28권2호
    • /
    • pp.64-69
    • /
    • 2008
  • As the grid-connected photovoltaic power conditioning systems (PVPCS) are installed in many residential areas, these have raised potential problems of network protection on electrical power system. One of the numerous problems is an Islanding phenomenon. There has been an argument that it may be a non-issue in practice because the probability of islanding is extremely low. However, there are three counter-arguments: First, the low probability of islanding is based on the assumption of 100% power matching between the PVPCS and the islanded local loads. In fact, an islanding can be easily formed even without 100% power matching (the power mismatch could be up to 30% if only traditional protections are used, e.g. under/over voltage/frequency). The 30% power-mismatch condition will drastically increase the islanding probability. Second, even with a larger power mismatch, the time for voltage or frequency to deviate sufficiently to cause a trip, plus the time required to execute a trip (particularly if conventional switchgear is required to operate), can easily be greater than the typical re-close time on the distribution circuit. Third, the low-probability argument is based on the study of PVPCS. Especially, if the output power of PVPCS equals to power consumption of local loads, it is very difficult for the PVPCS to sustain the voltage and frequency in an islanding. Unintentional islanding of PVPCS may result in power-quality issues, interference to grid-protection devices, equipment damage, and even personnel safety hazards. Therefore the verification of anti-islanding performance is strongly needed. In this paper, improved RPV method is proposed through considering power quality and anti-islanding capacity of grid-connected single-phase PVPCS in IEEE Std 1547 ("Standard for Interconnecting Distributed Resources to Electric Power Systems"). And the simulation results are verified.