• 제목/요약/키워드: DC-DC 변환회로

검색결과 212건 처리시간 0.028초

65-nm CMOS 공정을 이용한 24 GHz 전력증폭기 설계 (Design of a 24 GHz Power Amplifier Using 65-nm CMOS Technology)

  • 서동인;김준성;;김병성
    • 한국전자파학회논문지
    • /
    • 제27권10호
    • /
    • pp.941-944
    • /
    • 2016
  • 본 논문에서는 차량 충돌 방지 및 생활 감시용 근거리 레이다(Short Range Radar: SRR)를 위한 24 GHz 전력증폭기를 삼성 65-nm CMOS 공정을 이용하여 설계하였다. 제안한 회로는 2단 차동 전력증폭기로 공통소스 구조를 사용하고, 트랜스포머 구조를 사용하여 단일 대 차동변환, 임피던스 정합, 전력결합을 하였다. 측정결과, 24 GHz에서 15.5 dB의 최대 이득과 3.6 GHz의 3 dB 대역폭을 얻었다. 측정된 최대 출력 전력은 13.1 dBm, 입력 $P1_{dB}$는 -4.72 dBm, 출력 $P1_{dB}$는 9.78 dBm이며, 측정된 최대 전력 효율은 17.7 %이다. 본 전력증폭기는 1.2 V의 공급전원으로부터 74 mW의 DC 전력을 소모한다.

2-단계 위상 천이 디지털 홀로그래피를 이용한 이진 정보 광 암호화 기법 (Optical Encryption of Binary Information using 2-step Phase-shifting Digital Holography)

  • 변현중;길상근
    • 한국광학회지
    • /
    • 제17권5호
    • /
    • pp.401-411
    • /
    • 2006
  • 보안 시스템에서 2-단계 위상 천이 홀로그래피를 이용하여 이진 정보 광 암호화 기법을 제안하였다. 위상 천이 디지털 간섭계는 CCD 카메라를 이용하여 위상과 크기 정보를 기록할 수 있는 기법이다. 2-단계 위상 천이는 0과 ${\pi}/2$의 위상 천이 각을 갖도록 PZT 거울을 움직여서 구현하였다. 이진 정보와 암호키는 랜덤 코드와 랜덤 위상으로 표현하였고, 디지털 홀로그램은 푸리에변환 홀로그램으로 간섭무늬는 CCD를 이용하여 256 레벨의 양자화 된 광세기로 획득되었다. 데이터 복원 시 DC 성분 제거 방법을 사용하였다. 컴퓨터 모의실험을 통하여 데이터 복원과 양자화 과정에서의 양자화 레벨 변화량과 디지털 홀로그램 간섭무늬의 오차 픽셀수에 따른 오차 분석을 수행하였다. 이 결과를 이용하여 정보의 광학적 암호화에 적용이 가능함을 확인하였다.

DCT계수의 재배열을 통한 웨이브렛 변환 형식의 정지 영상 부호화 (A Still Image Coding of Wavelet Transform Mode by Rearranging DCT Coefficients)

  • 김정식;김응성;이근영
    • 대한전자공학회논문지SP
    • /
    • 제38권5호
    • /
    • pp.464-473
    • /
    • 2001
  • DCT(Discrete Cosine Transform)는 공간 영역과 주파수 영역을 균등하게 분할함으로써 인간의 시각특성을 제대로 반영하지 못하는 단점이 있다. DCT의 영역 분할에 대한 단점을 극복할 수 있는 알고리듬으로 웨이브렛 변환을 이용하여 영상을 부호화하는 여러 가지 기법들이 있지만, 본 논문에서는 DCT와 웨이브렛 변환의 장점을 결합한 새로운 알고리듬을 제안한다. 제안 방법은 DCT의 DC 계수에 에너지 집중도가 좋은 장점을 효과적으로 이용함과 더불어 이들 계수들을 웨이브렛 변환 형식에 적용한다. 웨이브렛 상의 대역간 상관 관계와 대역내 상관 관계를 동시에 효율적으로 이용하고 각 대역 특성별로 양자화를 수행하며, 부호화 방법에 대해서도 중요 계수 정보·지 양자화 계수들은 대칭적인 분포를 나타내며 절대값이 커질수록 발생확률이 감소하는 특징을 이용하여 알고리듬이 간단하고 복호화 시간이 빠른 장점을 가지는 대칭적 양방향 트리 구조의 새로운 방법을 제시한 전지 영상 압축 부호화 알고리듬을 제안하였다. JPEG 알고리듬과 제안 알고리듬을 비교하였을 때, 동일한 비트율에서 제안 알고리듬이 객관적 화질뿐만 아니라 주관적으로도 높은 화질의 영상을 얻을 수 있었다.

  • PDF

BF 컨버터의 역률 개선에 관한 연구 (A study on the power factor improvement of the Boost Forward Converter)

  • 임승하
    • 전자공학회논문지T
    • /
    • 제36T권3호
    • /
    • pp.56-63
    • /
    • 1999
  • 본 논문에서는 BF 컨버터의 Active PFC 시스템을 구성하고, 전력 변환시 입력 전류를 전원 전압과 동상인 정현파로 제어하며 직류 출력 전압을 제어하기 위한 PWM-PFM 제어 기법을 사용하여 역률을 개선하였다. FET와 IGBT를 이용하여 본 논문에서 제시한 Boost 컨버터와 인버터 회로를 구성하였고, 제안된 Boost 컨버터의 제어 회로는 마이크로프로세서 80C196으로 구성하였다. 또한 입력 전압이 30V이고, Boost 인덕터가 1.1 mH일 때 정격 출력은 전압 50V, 전류 IA, 듀티비 (Duty Ratio) 0.5 이상으로 하였다. 부하 저항의 변화에 따른 전압 변화를 PWM-PFM 제어 기법을 이용하여 제어하였고, 전류 성형 기법을 이용하여 역률이 0.96 가지 개선됨을 실험으로써 입증하였다.

  • PDF

능동 MMIC mixer에 관한 연구 (A Study for active MMIC)

  • 김영기;백경식;김혁;윤신영
    • 대한전자공학회논문지SD
    • /
    • 제38권12호
    • /
    • pp.14-24
    • /
    • 2001
  • 본 논문에서는 1.9 GHz대의 down converting 믹서를 능동 cascode 구조의 MMIC로 상용 설계 툴을 이용하고 일반적인 증폭기의 설계 방법을 응용한 시뮬레이션을 통하여 설계, 제작, 측정 및 분석하였다. 본 연구에서는 특히 능동 믹서의 설계과정 및 측정 결과를 자세히 기술하였다. 본 연구에서 사용된 능동소자는 Gate Length 0.5 ${\mu}$m, Gate Width 300 ${\mu}$m 인 GaAs MESFET이다. 개발된 회로는 3V 의 전원의 7.5 mA 의 전류를 소모하는 저전력소모의 MMIC 능동믹서로 변환 이득이 6.63 dB 이고 최저 잡음지수는 5.06 dB이며 Output $3^{rd}$ Order Intercept Point는 6.4 dBm 이다. 제작된 칩의 크기는 가로 1.86 mm 세로 1.28 mm 이다.

  • PDF

입력 전원 외란 상황에서의 신경회로망 기반 전류 보상기를 이용한 매트릭스 컨버터의 출력 전류 개선 (Improving the Output Current of Matrix Converter under Abnormal Input Voltage Conditions using a Neural Network Compensator)

  • 이은실;박기우;이교범
    • 전력전자학회논문지
    • /
    • 제15권3호
    • /
    • pp.199-206
    • /
    • 2010
  • 매트릭스 컨버터는 3상의 입력 전원이 전력용 반도체 스위치의 제어를 통해 3상의 부하에 직접 연결되는 에너지 변환 장치이다. 에너지 저장을 위한 직류단이 없어 매트릭스 컨버터의 입력 전류는 부하 전류와 스위치 상태에 직접 의존한다. 그러므로 불평형 또는 왜곡된 입력 전압은 원치 않은 출력 고조파 전류의 원인이 된다. 본 논문에서는 매트릭스 컨버터의 입력 전원 외란 상황에서 출력 전류를 개선하는 신경회로망 기반 전류 보상기를 제안한다. 제안된 기법 타당성과 유효성을 시뮬레이션과 실험을 통해 증명한다.

수동 밀리미터파 보안 검색 시스템 개발 (Development of Passive Millimeter-wave Security Screening System)

  • 윤진섭;정경권;채연식
    • 전자공학회논문지
    • /
    • 제53권7호
    • /
    • pp.138-143
    • /
    • 2016
  • 본 논문에서 설계 및 제작된 보안 검색 시스템은 물체 및 사람으로부터 방사된 에너지를 수신하여 이미지화 하는 시스템이다. 제안한 보안 검색 시스템은 다채널 수신을 위한 집적화된 어레이 안테나를 적용하였으며, 16개의 4단 저잡음 증폭기와 디텍터, CCD/IR 카메라와 반사판 그리고 밀리미터파 렌즈로 구성된다. 본 시스템은 공기 중의 열잡음 신호를 감지해야 하므로, 높은 수신감도와 넓은 대역폭이 요구된다. 시스템에 사용된 저잡음 증폭기 모듈의 이득특성은 82GHz~102GHz의 대역에서 65.8dB의 평균 이득특성을 가진다. 또한 증폭기 모듈로부터 입력된 열잡음 신호를 DC 전압 값으로 나타낼 수 있는 검출기를 제작하였다. 제작된 검출기는 제로-바이어스 쇼트키 다이오드를 사용하여 물체에서 방사된 밀리미터파 신호를 DC 출력 전압으로 변환하는 방사 분석 센서이다. 제작된 검출기의 특성은 0dBm 입력전력에서 350~400mV/mW, 검출 가능 입력 전력 범위는 -10~13dBm으로 우수한 성능을 보였다. 제작된 보안 검색 시스템은 은닉된 금속 재질의 물체뿐만 아니라, 플라스틱 등으로 이루어진 물체들도 검색이 가능하다.

디지털 홀로그래피에서 퓨리어 변환을 이용한 0차 회절광의 제거와 위상홀로그램의 생성에 대한 전산 모사 (Computer simulation of the removal of the 0-th order diffraction by using fourier transform in digital holography)

  • 김성규;박민철;이석;김재순;손정영
    • 한국광학회지
    • /
    • 제15권1호
    • /
    • pp.39-45
    • /
    • 2004
  • CCD의 입력면에서의 물체광과 참조광의 간섭을 수치적 방법으로 생성한 광 강도 분포 홀로그램을 대상으로 퓨리어 변환방법을 이용한 0차 회절광의 제거를 전산 모사 방법으로 구현하였고, 0차 회절광 성분이 제거된 광 강도 분포와 위상을 갖는 홀로그램을 생성하였다. 그리고 그 결과를 수치적 재생 방법을 사용하여 0차 회절광 성분의 제거를 확인하였다. 그리고 퓨리어 변환 방법에 의한 0차 회절광 성분이 제거된 위상홀로그램의 생성이 가능하다. 0차 회절광을 제거하기 위한 제거 함수를 도입하였고 제거 영역에 따른 0차 회절광의 제거와 재생되는 실상의 정보 손실 정도를 비교하였고, 기존의 방법에 비하여 효과적임을 증명하였다.

EOM-BSO 소자를 이용한 광전압센서에 관한 연구 (A Study on the Fiber-Optic Voltage Sensor Using EMO-BSO)

  • 김요희;이대영
    • 대한전자공학회논문지
    • /
    • 제27권11호
    • /
    • pp.119-125
    • /
    • 1990
  • 전기광학 소자인 비스무스 실리콘 옥사이드($Bi_{12}SiO_{20}$ : 이하 BSO라 칭함)와 편광자(polarizer), 1/4파장판(1/4 waveplate), 검광자(analyzer)와 결합하여 광변조기를 만들었고 이를 전압세선로 이용할 수 있도록 전기광학 측정 시스템을 구성하고 그 특성을 실험하였다. 송수신부인 E/O 변환기 및 O/E 변환기는 LED와 PIN-PD로 구성하여 구동되며 전송로는 코아/클래드경이 $100/140{\mu}m$인 멀티모드 광파이버를 사용하였다. 센서부와 광파이버 사이에는 셀폭 마이크로렌즈로서 결합하였다. 실험에 앞서 맥스웰 방정식과 파동방정식을 이용하여 BSO 단결성 내부에서 일어나는 광파의 전파특성에 관한 행렬식을 구하였고 센서가 갖는 광강도 변조식을 유도하였다. 실험 결과로부터 제작된 BSO 전압 센서는 교류전압 50V~800V(60Hz)에서 ${\pm}2.5{\%}$ 측정오파를 보였다. 인가전압의 증가에 따라 출력의 포화값이 커지는데 이러한 현상은 광강도 변조식에서 센서의 선광성에 기인한다는 것을 확인할 수 있었다. 센서의 온도특성 실험결과 $-20^{\circ}C~60^{\circ}C$에서 변화율은 ${\pm}0.6{\%}$ 이하로 측정되었다. 주파수 특성실험 결과 DC~100KHz까지 양호한 특성을 나타냄을 확인할 수 있었다.

  • PDF

Capacitive Divider Power Supply(CDPS)를 이용한 대기전력 저감용 고효율 전원제어회로 (High Efficiency Power Controll Circuit for Standby Power Reduction Using Capacitive Divider Power Supply(CDPS))

  • 신승환;강성묵;박경진;장근수;김호성
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2011년도 제42회 하계학술대회
    • /
    • pp.1155-1157
    • /
    • 2011
  • 본 논문에서는 가전기기의 대기전력 저감을 위해 Capacitive Divider Power Supply(CDPS)로 전원을 공급받는 고효율 전원제어회로를 제안하였다. 이 제어회로는 220 V의 AC 전압을 높은 효율로 기기의 구동용 저전압 DC로 변환하기 위하여 기존의 변압기나 SMPS를 사용하는 대신 커패시터 분압기(Capacitive Divider)를 사용하여 전원을 공급하도록 제작되었으며, 대기 상태에서 교류전력선과 가전기기를 완전히 분리시킨 상태에서 적외선 수신기, MCU, 래치 타입 릴레이 등의 소자를 이용하여 기존 상용 리모컨으로도 전원제어가 가능하도록 설계되었다. 설계된 회로의 소비전력은 2.2 mW이며 본 논문에서 제안한 전원제어회로를 대기전력이 700 mW인 모니터에 적용하여 측정한 결과 대기전력이 7 mW로 낮아지는 것을 확인하였으며, 태양전지를 보조전원으로 추가 할 경우 태양전지에서 공급해주는 전력만큼 대기전력이 감소함을 확인하였다.

  • PDF