• 제목/요약/키워드: DC gain

검색결과 556건 처리시간 0.02초

IEEE 802.16e OFDMA-TDD 시스템 Digital Front End의 Fixed-point 설계 최적화 (Optimization of Fixed-point Design on the Digital Front End in IEEE 802.16e OFDMA-TDD System)

  • 강승원;선태형;장경희;임인기;어익수
    • 한국통신학회논문지
    • /
    • 제31권7C호
    • /
    • pp.735-742
    • /
    • 2006
  • 본 논문에서는 IEEE 802.16e OFDMA(Orthogonal Frequency Division Multiplexing-FDMA) TDD(Time Division Duplexing) 시스템 단말 수신기의 입력 신호에 대하여 DC 오프셋 보상, 자동 주파수 조정, 자동 이득 조정을 수행하는 DFE(Digital Front End)의 동작 원리와 Fixed-point 설계 방법에 대하여 설명하고, DFE의 성능을 ITU-R M. 1225 Veh-A 60km/h 채널 환경에서 시뮬레이션 결과를 통해 분석한다. DFE의 Fixed-point 설계시, 시스템의 성능에 영향을 주지 않는 범위 내에서 연산을 통해 출력되는 bit의 크기를 줄임으로서때 H/W 동작의 복잡도를 줄이고, Acquisition time과 안정도 간의 Trade-off를 고려하여 Loop Filter를 설계함으로서 DFE 의 Fixed-point 설계를 최적화 한다.

An ultra low-noise radio frequency amplifier based on a dc SQUID

  • Andre, Marc-Olivier;Kinion, Darin;Clarke, John;Muck, Michael
    • 한국초전도학회:학술대회논문집
    • /
    • 한국초전도학회 2000년도 High Temperature Superconductivity Vol.X
    • /
    • pp.2-6
    • /
    • 2000
  • We have developed an extremely sensitive radio frequency amplifier based on the dc superconducting quantum interference device (dc SQUID). Unlike a conventional semiconductor amplifier, a SQUID can be cooled to ultra-low temperatures (100 mK or less) and thus potentially achieve a much lower noise temperature. In a conventional SQUID amplifier, where the integrated input coil is operated as a lumped element, parasitic capacitance between the coil and the SQUID washer limits the frequency up to which a substantial gain can be achieved to a few hundred MHz. This problem can be circumvented by operating the input coil of the SQUID as a microstrip resonator: instead of connecting the input signal open. Such amplifiers have gains of 15 dB or more at frequencies up to 3 GHz. If required, the resonant frequency of the microstrip can be tuned by means of a varactor diode connected across the otherwise open end of the resonator. The noise temperature of microstrip SQUID amplifiers was measured to be between $0.5\;K\;{\pm}\;0.3\;K$ at a frequency of 80 MHz and $1.5\;K\;{\pm}\;1.2\;K$ at 1.7 GHz, when the SQUID was cooled to 4.2 K. An even lower noise temperature can be achieved by cooling the SQUID to about 0.4 K. In this case, a noise temperature of $100\;mK\;{\pm}\;20\;mK$ was achieved at 90 MHz, and of about $120\;{\pm}\;100\;mK$ at 440 MHz.

  • PDF

An Ultra Low-noise Radio Frequency Amplifier Based on a DC SQUID

  • Muck, Michael;Ande, Marc-Olivier;Kinion, Darin;Clarke, John
    • Progress in Superconductivity
    • /
    • 제2권1호
    • /
    • pp.1-5
    • /
    • 2000
  • We have developed an extremely sensitive radio frequency amplifier based on the dc superconducting quantum interference device (dc SQUID). Unlike a conventional semiconductor amplifier, a SQUID can be cooled to ultra-low temperatures (100 mK or less) and thus potentially achieve a much lower noise temperature. In a conventional SQUID amplifier, where the integrated input coil is operated as a lumped element, parasitic capacitance between the coil and the SQUID washer limits the frequency up to which a substantial gain can be achieved to a few hundred MHz. This problem can be circumvented. by operating the input coil of the SQUID as a microstrip resonator: instead of connecting the input signal between the two ends of the coil, it is connected between the SQUID washer and one end of the coil; the other end is left open. Such amplifiers have gains of 15 dB or more at frequencies up to 3 GHz. If required, the resonant frequency of the microstrip can be tuned by means of a varactor diode connected across the otherwise open end of the resonator. The noise temperature of microstrip SQUID amplifiers was measured to be between 0.5 K $\pm$ 0.3 K at a frequency of 80 MHz and 1.5 K $\pm$: 1.2 K at 1.7 GHz, when the SQUID was cooled to 4.2 K. An even lower noise temperature can be achieved by cooling the SQUID to about 0.4 K. In this case, a noise temperature of 100 mK $\pm$ 20 mK was achieved at 90 MHz, and of about 120 $\pm$ 100 mK at 440 MHz.

  • PDF

경로 손실 변화의 보상이 가능한 77 GHz 차량용 레이더 시스템을 위한 65 nm CMOS 베이스밴드 필터 (65 nm CMOS Base Band Filter for 77 GHz Automotive Radar Compensating Path Loss Difference)

  • 김영식;이승준;어윤성
    • 한국전자파학회논문지
    • /
    • 제23권10호
    • /
    • pp.1151-1156
    • /
    • 2012
  • 본 논문에서는 77 GHz 자동차 레이더 시스템에서 거리가 달라도 일정한 감도를 유지할 수 있도록 하는 베이스밴드 필터를 제안하였다. 기존의 DCOC(DC Offset Cancellation) loop 회로를 이용하여 DC offset을 제거함과 동시에 거리에 따른 수신 전력의 크기 차이를 이득으로 상쇄시킬 수 있도록 하였다. 측정 결과, 이득은 최대 51 dB의 크기를 가지며, 고역 통과 차단 주파수는 5 kHz에서 15 kHz까지 가변 가능하게 하였다. 거리에 따른 손실을 보상하기 위한 고역 통과 필터의 기울기는 거리 보상 범위를 위해 -10~-40 dB/decade로 가변이 가능하게 설계되었다. 1 V의 전압에서 전류 소모는 4.3 mA이며, 측정된 NF는 26 dB이고, IIP3는 +4.5 dBm을 가진다. 칩은 65 nm CMOS 공정을 사용하였으며, 입출력 패드를 제외한 크기는 $500{\mu}m{\times}1,050{\mu}m$이다.

mm-wave용 전력 PHEMT제작 및 특성 연구 (Studies on the Fabrication and Characteristics of PHEMT for mm-wave)

  • 이성대;채연식;윤관기;이응호;이진구
    • 대한전자공학회논문지SD
    • /
    • 제38권6호
    • /
    • pp.383-389
    • /
    • 2001
  • 본 논문에서는 밀리미터파 대역에서 응용 가능한 AIGaAs/InGaAs PHEMT를 제작하고 특성을 분석하였다. 제작에 사용된 PHEMT 웨이퍼는 ATLAS 시뮬레이터를 이용하여 DC 및 RF 특성을 최적화 하였다. 게이트 길이가 0.35 ㎛이고 서로 다른 게이트 폭과 게이트 핑거 수를 갖는 PHEMT를 전자빔 노광장치를 이용하여 제작하였다. 제작된 소자의 게이트 길이와 핑거수에 따른 RF 특성변화를 측정 분석하였다. 게이트 핑거 수가 2개인 PHEMT의 DC 특성으로 1.2 V의 무릎 전압, -1.5 V의 핀치-오프 전압, 275 ㎃/㎜의 드레인 전류 밀도 및 260.17 ㎳/㎜의 최대 전달컨덕턴스를 얻었다. 또한 RF 특성으로 35 ㎓에서 3.6 ㏈의 S/sub 21/ 이득, 11.15 ㏈의 MAG와 약 45 ㎓의 전류 이득 차단 주파수 그리고 약 100 ㎓의 최대 공진주파수를 얻었다.

  • PDF

Active Frequency with a Positive Feedback Anti-Islanding Method Based on a Robust PLL Algorithm for Grid-Connected PV PCS

  • Lee, Jong-Pil;Min, Byung-Duk;Kim, Tae-Jin;Yoo, Dong-Wook;Yoo, Ji-Yoon
    • Journal of Power Electronics
    • /
    • 제11권3호
    • /
    • pp.360-368
    • /
    • 2011
  • This paper proposes an active frequency with a positive feedback in the d-q frame anti-islanding method suitable for a robust phase-locked loop (PLL) algorithm using the FFT concept. In general, PLL algorithms for grid-connected PV PCS use d-q transformation and controllers to make zero an imaginary part of the transformed voltage vector. In a real grid system, the grid voltage is not ideal. It may be unbalanced, noisy and have many harmonics. For these reasons, the d-q transformed components do not have a pure DC component. The controller tuning of a PLL algorithm is difficult. The proposed PLL algorithm using the FFT concept can use the strong noise cancelation characteristics of a FFT algorithm without a PI controller. Therefore, the proposed PLL algorithm has no gain-tuning of a PI controller, and it is hardly influenced by voltage drops, phase step changes and harmonics. Islanding prediction is a necessary feature of inverter-based photovoltaic (PV) systems in order to meet the stringent standard requirements for interconnection with an electrical grid. Both passive and active anti-islanding methods exist. Typically, active methods modify a given parameter, which also affects the shape and quality of the grid injected current. In this paper, the active anti-islanding algorithm for a grid-connected PV PCS uses positive feedback control in the d-q frame. The proposed PLL and anti-islanding algorithm are implemented for a 250kW PV PCS. This system has four DC/DC converters each with a 25kW power rating. This is only one-third of the total system power. The experimental results show that the proposed PLL, anti-islanding method and topology demonstrate good performance in a 250kW PV PCS.

100 nm T-gate의 InGaAs/InAlAs/GaAs metamorphic HEMT 소자 제작 및 특성에 관한 연구 (Study on the fabrication and the characterization of 100 nm T-gate InGaAs/InAlAs/GaAs Metamorphic HEMTs)

  • 김형상;신동훈;김순구;김형배;임현식;김현정
    • 한국진공학회지
    • /
    • 제15권6호
    • /
    • pp.637-641
    • /
    • 2006
  • 본 논문에서는 100 nm 게이트 길이를 갖는 InGaAs/InAlAs/GaAs MHEMT(metamorphic high electron mobility transistors)m의 DC와 RF 특성을 분석 하였다. 이중 노광 방법으로 ZEP520/P(MMA-MAA)/PMMA 3층 구조의 레지스터와 게이트 길이 100 nm인 게이트를 제작하였다. 게이트의 단위 폭이 $70\;{\mu}m$인 2개의 게이트와 길이가 100 nm로 제작된 MHEMT를 DC 및 RF특성을 조사하였다. 최대 드레인 전류 밀도는 465 mA/mm, 상호전달 컨덕턴스는 844 mS/mm이, RF 측정으로부터 전류 이득 차단 주파수는 192 GHz와 최대 진동주파수 310 GHz인 특성을 보였다.

A CMOS Analog Front End for a WPAN Zero-IF Receiver

  • Moon, Yeon-Kug;Seo, Hae-Moon;Park, Yong-Kuk;Won, Kwang-Ho;Lim, Seung-Ok;Kang, Jeong-Hoon;Park, Young-Choong;Yoon, Myung-Hyun;Yoo, June-Jae;Kim, Seong-Dong
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.769-772
    • /
    • 2005
  • This paper describes a low-voltage and low-power channel selection analog front end with continuous-time low pass filters and highly linear programmable-gain amplifier(PGA). The filters were realized as balanced Gm-C biquadratic filters to achieve a low current consumption. High linearity and a constant wide bandwidth are achieved by using a new transconductance(Gm) cell. The PGA has a voltage gain varying from 0 to 65dB, while maintaining a constant bandwidth. A filter tuning circuit that requires an accurate time base but no external components is presented. With a 1-Vrms differential input and output, the filter achieves -85dB THD and a 78dB signal-to-noise ratio. Both the filter and PGA were implemented in a 0.18um 1P6M n-well CMOS process. They consume 3.2mW from a 1.8V power supply and occupy an area of $0.19mm^2$.

  • PDF

FMCW 송수신 칩을 이용한 단일 안테나 레이다 센서 (Single Antenna Radar Sensor with FMCW Radar Transceiver IC)

  • 유경하;유준영;박명철;어윤성
    • 한국전자파학회논문지
    • /
    • 제29권8호
    • /
    • pp.632-639
    • /
    • 2018
  • 본 논문에서는 130 nm 공정을 이용한 Ku-band에서의 송수신 칩을 사용하여 제작된 단일 안테나 모듈을 제안한다. 레이다 수신부에서 DCOC 피드백을 사용한 STC(sensitivity time control)가 거리에 따라 일정한 SNR을 유지한다. 또한 수신부 RF단에서 gain control을 통하여 수신단의 dynamic range를 조절할 수 있다. 칩의 출력 파워는 9 dBm이고, 수신부의 총 이득은 82 dB이다. 단일 안테나에서 Tx 신호가 Rx로 직접 누설되는 것을 막기 위해 stub-tuned hybrid coupler를 사용하였다. 최대 측정거리는 6 m이고, 혼안테나와 금속판을 사용하여 측정하였다.

7.7~8.5 GHz 10 W 반도체 전력 증폭기의 구현에 관한 연구 (Realization of a 7.7~8.5GHz 10 W Solid-State Power Amplifier)

  • 박효달;김용구
    • 한국통신학회논문지
    • /
    • 제19권12호
    • /
    • pp.2489-2497
    • /
    • 1994
  • 본 논문에서 하이브리드 기법을 이용한 $7.7\sim8.5GHz$에서 동작하는 10 W 반도체 전력증폭기 개발에 대해 기술하였다. 본 증폭기의 제작과 측정은 위험부담을 최소화하고 제작의 용이성을 증가시키기 위하여 고이득을 위한 전단부, 구동용 중단부, 그리고 고전력부의 3증폭부로 나누어 수행하였으며, 최종 증폭기는 위에서 언급된 3 증폭부, 직류 바이어스 회로, 그리고 온도보상회로를 포함하여 하나의 하우징안에서 구현하였다. 측정된 소신호 이득은 $46\pm1dB$, 입출력 반사손실은 각각 25dB와 27dB 이상이며, 7.7, 8.1, 그리고 8.5 GHz의 3주파수에 대해 1dB 압축점에서의 출력전력은 $39.8\sim40.4dBm$으로서 최대출력전력 10 W를 만족한다. 10 MHz 차이가 있는 두 입력신호에서의 2톤 테스트에서는 출력전력 37.5 dBm에서 13.34 dBc 정도로서 설계시 요구된 사양과 잘 일치함을 알 수 있으며, 제작된 SSPA는 통신용 마이크로파중계기의 하부시스템으로서 부합되는 좋은 성능을 나타냄을 보여준다.

  • PDF