• 제목/요약/키워드: Clock Design

검색결과 786건 처리시간 0.022초

확장 가능형 몽고메리 모듈러 곱셈기 (A Scalable Montgomery Modular Multiplier)

  • 최준백;신경욱
    • 전기전자학회논문지
    • /
    • 제25권4호
    • /
    • pp.625-633
    • /
    • 2021
  • 몽고메리 모듈러 곱셈의 유연한 하드웨어 구현을 위한 확장 가능형 아키텍처를 기술한다. 처리요소 (processing element; PE)의 1차원 배열을 기반으로 하는 확장 가능형 모듈러 곱셈기 구조는 워드 병렬 연산을 수행하며, 사용되는 PE 개수 NPE에 따라 연산 성능과 하드웨어 복잡도를 조정하여 구현할 수 있다. 제안된 아키텍처를 기반으로 SEC2에 정의된 8가지 필드 크기를 지원하는 확장 가능형 몽고메리 모듈러 곱셈기(scalable Montgomery modular multiplier; sMM) 코어를 설계했다. 180-nm CMOS 셀 라이브러리로 합성한 결과, sMM 코어는 NPE=1 및 NPE=8인 경우에 각각 38,317 등가게이트 (GEs) 및 139,390 GEs로 구현되었으며, 100 MHz 클록으로 동작할 때, NPE=1인 경우에 57만회/초 및 NPE=8인 경우에 350만회/초의 256-비트 모듈러 곱셈을 연산할 수 있는 것으로 평가되었다. sMM 코어는 응용분야에서 요구되는 연산성능과 하드웨어 리소스를 고려하여 사용할 PE 수를 결정함으로써 최적화된 구현이 가능하다는 장점을 가지며, ECC의 확장 가능한 하드웨어 설계에 IP (intellectual property)로 사용될 수 있다.

스마트팔찌와 스마트워치의 물리적 특성이 지각된 기능적, 심미적, 상징적 가치에 미치는 영향 (Impact of the Physical Characteristics of Smart Wristbands and Smartwatches on Perceived Functional, Aesthetic, And Symbolic Values)

  • 심수인;유희정
    • 문화기술의 융합
    • /
    • 제10권1호
    • /
    • pp.525-532
    • /
    • 2024
  • 본 연구에서는 스마트팔찌와 스마트워치의 물리적 특성이(예: 모양, 색상, 소재, 크기, 무게, 기술적 기능) 소비자의 기능적, 심미적, 상징적 가치 지각에 미치는 영향을 확장된 기술수용모형을 사용하여 탐색하였다. 스마트팔찌나 스마트워치를 사용한 경험이 있는 미국 거주 성인 남녀를 대상으로 온라인 설문조사를 실시하였고, 최근 1년 사용했거나 현재 사용중인 제품에 대한 다양한 물리적 특성과 그에 대한 평가를 질문하였다. 연구 결과, 전면 디스플레이 모양이 상징적 가치에 유의한 영향을 미쳤는데, 구체적으로 원과 정사각형은 직사각형보다 유의하게 높은 상징적 가치를 보였다. 손목밴드의 소재 역시 상징적 가치에 유의한 영향을 미쳤으며, 여러 소재 중에서도 금속과 가죽의 상징적 가치가 높게 나타났다. 또한, 제품의 크기가 클수록 높아지는 상징적 가치를 확인하였다. 이 외에도 활동 추적, 알람 시계, 거리 추적과 같은 기술적 기능은 기능적 가치를, 시계, GPS, 이메일 같은 기술적 기능은 심미적 가치를, 보폭계, GPS, 이메일은 상징적 가치를 높게 지각하도록 했다. 이러한 결과는 스마트팔찌와 스마트워치에 대한 소비자 욕구를 이해하여 제품을 개선하거나 신제품 개발하는 자료로 사용될 수 있다.

타원곡선 암호시스템을 위한 GF(2$^{m}$ )상의 비트-시리얼 나눗셈기 설계 (Design of a Bit-Serial Divider in GF(2$^{m}$ ) for Elliptic Curve Cryptosystem)

  • 김창훈;홍춘표;김남식;권순학
    • 한국통신학회논문지
    • /
    • 제27권12C호
    • /
    • pp.1288-1298
    • /
    • 2002
  • 타원곡선 암호시스템을 GF(2$^{m}$ )상에서 고속으로 구현하기 위해서는 빠른 나눗셈기가 필요하다. 빠른 나눗셈 연산을 위해선 비트-패러럴 구조가 적합하나 타원곡선 암호시스템이 충분한 안전도를 가지기 위해서는 m의 크기가 최소한 163보다 커야 한다. 즉 비트-패러럴 구조는 0(m$^2$)의 면적 복잡도를 가지기 때문에 이러한 응용에는 적합하지 않다. 따라서, 본 논문에서는 CF(2$^{m}$ )상에서 표준기저 표기법을 사용하여 모듈러 나눗셈 A(x)/B(x) mod G(x)를 고속으로 수행하는 새로운 비트-시리얼 시스톨릭 나눗셈기를 제안한다. 효율적인 나눗셈기 구조를 얻기 위해, 새로운 바이너리 최대공약수(GCD) 알고리즘을 유도하고, 이로부터 자료의존 그래프를 얻은 후, 비트-시리얼 시스톨릭 나눗셈기를 설계한다. 본 논문에서 제안한 나눗셈기는 0(m)의 시간 및 면적 복잡도를 가지며, 연속된 입력 데이터에 대하여, 초기 5m-2 사이클의 지연 후, m 사이클 마다 나눗셈의 결과를 출력한다. 제안된 나눗셈기를 동일한 입출력 구조를 가지는 기존의 연구 결과들과 비교 분석한 결과 칩 면적 및 계산 지연시간 모두에 있어 상당한 개선을 보인다. 따라서 제안된 나눗셈기는 적은 하드웨어를 사용하면서 고속으로 나눗셈 연산을 수행할 수 있기 때문에 타원곡선 암호화시스템의 나눗셈 연산기로 매우 적합하다. 또한 제안한 구조는 기약 다항식(irreducible polynomial) 선택에 있어 어떤 제약도 두지 않고, 단 방향의 신호흐름을 가지면서, 매우 규칙적이기 때문에 필드 크기 m에 대해 높은 유연성 및 확장성을 제공한다.였다. an extraction system, a new optical nonlinear joint transform correlator(NJTC) is introduced to extract the hidden data from a stego image in real-time, in which optical correlation between the stego image and each of the stego keys is performed and from these correlation outputs the hidden data can be asily exacted in real-time. Especially, it is found that the SNRs of the correlation outputs in the proposed optical NJTC-based extraction system has been improved to 7㏈ on average by comparison with those of the conventional JTC system under the condition of having a nonlinear parameter less than k=0.4. This good experimental results might suggest a possibility of implementation of an opto-digital multiple information hiding and real-time extracting system. 촉각에 있는 지각신경세포가 뇌의 촉각엽으로 뻗어 들어가 위의 5가지 신경연접중 어느 형을 형성하는지를 관찰하기 위하여 좌측 촉각의

인터넷 패션쇼핑몰의 이메일 마케팅 활용과 반응 - 패션 전문몰을 중심으로 - (A Study on E-mail Campaigns and Feedback Analysis as Marketing Tools of Internet Fashion Shopping Malls - With Focus on Specialized Fashion Shopping Malls -)

  • 한지숙
    • 디자인학연구
    • /
    • 제19권2호
    • /
    • pp.53-62
    • /
    • 2006
  • 빠른 '통신수단 '정도로만 여겨왔던 이메일이 온라인 마케팅의 핵심으로 떠오르고 있다. 이로 인해 기업들은 고객과의 Communication을 통해 지속적인 고객관리를 해야 하는 시점에서 이메일 마케팅은 강력한 의사교환 수단이며 고객의 성향과 구매습관, 취향 등을 분석하여 개인화된 일대일(One To One) 마케팅1)을 가능케 해준다. 정확한 타겟팅이 무엇보다 중요한 패션 산업에 있어서 일대일 마케팅 도구로서 또는 고객과의 커뮤니케이션 할 수 있는 가장 효과적인 방법으로서 이메일 마케팅은 매우 중요한 전략중 하나이다. 이에 본 연구에서는 일대일(One To One) 마케팅 도구로 부각되고 있는 이메일을 대상으로 인터넷 패션쇼핑몰에서 2005년 6월 12일부터 7월 30일까지 발송한 이메일을 대상으로 실제 사례분석을 통해 이메일 발송 후 매출 신장 효과를 살펴보고 이메일 반응에 미치는 영향을 오픈율을 기준으로 세부 반응을 분석하였다. 연령대별, 성별 오픈율은 20대 후반 여성이 평균 21.66%로 가장 높게 나타났고, 평균 3.5%의 매출 신장 효과가 있었다. 매출 현황에서도 20대 후반의 매출액이 28.10%로 가장 높게 나타나 오픈율이 많은 그룹에서 매출도 많이 일어나는 것을 알 수 있었다. 이메일 제목에 따른 반응은 [케주얼] 이라는 상품 카테고리를 표시한 이메일 제목이 가장 높게 나타났고, 요일에 따른 반응은 화요일 발송 메일이 가장 높게 나타났다. 정기 메일과 섹션 메일의 연관성은 섹션 메일에서 오픈율이 더 높게 나타났고, 시간대별 오픈율은 14시(오후2시)에 20대 후반 여성에게 발송한 메일의 오픈율이 20.93%로 가장 높게 나타났다. 실용적 정보와 흥미로운 요소들로 수신자들의 관심을 끌어 사이트의 방문을 유도하는 형태로 가는 것이 바람직하다고 볼 수 있다. 결론적으로, 이메일 발송이 매출 신장에 효과적인 수단임을 알 수 있었다. 또한, 효과를 더욱 높이기 위해서는 기존 메일 발송 결과를 분석한 데이터를 차기 메일 발송에 꾸준히 적용함으로써 성공적인 이메일 마케팅 결과를 얻을 수 있을 것으로 기대된다.

  • PDF

IC-임베디드 PCB 공정을 사용한 DVB-T/H SiP 설계 (Design of DVB-T/H SiP using IC-embedded PCB Process)

  • 이태헌;이장훈;윤영민;최석문;김창균;송인채;김부균;위재경
    • 대한전자공학회논문지SD
    • /
    • 제47권9호
    • /
    • pp.14-23
    • /
    • 2010
  • 본 논문에서는 유럽에서 사용되는 이동형 디지털 방송인 DVB-T/H 신호를 수신 및 신호처리 가능한 DVB-T/H SiP를 제작하였다. DVB-T/H SiP는 칩이 PCB 내부에 삽입될 수 있는 IC-임베디드 PCB 공정을 적용하여 설계되었다. DVB-T/H SiP에 삽입된 DVB-T/H IC는 신호를 수신하는 RF 칩과 어플리케이션 프로세서에서 활용할 수 있도록 수신된 신호를 변환하는 디지털 칩 2개를 원칩화한 모바일 TV용 SoC 이다. SiP 에는 DVB-T/H IC를 동작하기 위해 클럭소스로써 38.4MHz의 크리스탈을 이용하고, 전원공급을 위해 3MHz로 동작하는 DC-DC Converter와 LDO를 사용하였다. 제작된 DVB-T/H SiP는 $8mm{\times}8mm$ 의 4 Layer로 구성되었으며, IC-임베디드 PCB 기술을 사용하여 DVB-T/H IC는 2층과 3층에 배치시켰다. 시뮬레이션 결과 Ground Plane과 비아의 확보로 RF 신호선의 감도가 개선되었으며 SiP로 제작하는 경우에 Power 전달선에 존재하는 캐패시터와 인덕터의 조정이 필수적임을 확인하였다. 제작된 DVB-T/H SiP의 전력 소모는 평균 297mW이며 전력 효율은 87%로써 기존 모듈과 동등한 수준으로 구현되었고, 크기는 기존 모듈과 비교하여 70% 이상 감소하였다. 그러나 기존 모듈 대비평균 3.8dB의 수신 감도 하락이 나타났다. 이는 SiP에 존재하는 DC-DC Converter의 노이즈로 인한 2.8dB의 신호 감도 저하에 기인한 것이다.

타원곡선을 암호시스템에 사용되는 최적단위 연산항을 기반으로 한 기저체 연산기의 하드웨어 구현 (A Hardware Implementation of the Underlying Field Arithmetic Processor based on Optimized Unit Operation Components for Elliptic Curve Cryptosystems)

  • 조성제;권용진
    • 한국정보과학회논문지:컴퓨팅의 실제 및 레터
    • /
    • 제8권1호
    • /
    • pp.88-95
    • /
    • 2002
  • 1985년 N. Koblitz와 V. Miller가 각각 독립적으로 제안한 타원곡선 암호시스템(ECC : Elliptic Curve Cryptosystems)은 보다 짧은 비트 길이의 키만으로도 다른 공개키 시스템과 동일한 수준의 안전도를 유지할 수 있다는 장점을 인해 IC 카드와 같은 메모리와 처리능력이 제한된 하드웨어에도 이식가능 하다. 또한 동일한 유한체 연산을 사용하면서도 다른 타원곡선을 선택할 수 있어서 추가적인 보안이 가능하기 때문에 고수준의 안전도를 유지하기 위한 차세대 암호 알고리즘으로 각광 받고 있다. 본 논문에서는 효율적인 타원곡선 암호시스템을 구현하는데 있어 가장 중요한 부분 중 하나인 타원곡선 상의 점을 고속으로 연산할 수 있는 전용의 기저체 연산기 구조를 제안하고 실제 구현을 통해 그 기능을 검증한다. 그리고 기저체 연산의 면밀한 분석을 통해 역원 연산기의 하드웨어 구현을 위하여 최적인 단위 연산항의 도출에 기반을 둔 효율적인 방법론을 제시하고, 이를 바탕으로 현실적인 제한 조건하에서 구현 가능한 수준의 게이트 수를 가지는 고속의 역원 연산기 구조를 제안한다. 또한, 본 논문에서는 제안된 방법론을 바탕으로 실제 구현된 설계회로가 기존 논문에서 비해 게이트 수는 약 8.8배가 증가하지만, 승법연산 속도는 약 150배, 역원연산 속도는 약 480배 정도 향상되는 우수한 연구 결과가 얻어짐을 보인다. 이것은 병렬성을 적용함으로서 당연히 얻어지는 속도면에서의 이득을 능가하는 성능으로, 본 논문에서 제안한 구조의 우수성을 입증하는 결과이다. 실제로, 승법 연산기의 속도에 관계없이 역원연산의 수행시간은 [lo $g_2$(m-1)]$\times$(clock cycle for one multiplication)으로 최적화가 되며, 제안한 구조는 임의의 유한체 $F_{2m}$에 적용가능하다. 제안한 전용의 연산기는 암호 프로세서 설계의 기초자료로 활용되거나, 타원곡선 암호 시스템 구현시 직접 co-processor 형식으로 임베드 되어 사용할 수 있을 것으로 사료된다.다.