• 제목/요약/키워드: CAD 툴

검색결과 48건 처리시간 0.025초

PC 유지 및 보수를 위한 진단 데이터베이스 시스템 (A Diagnostic Database System for PC Maintenance and Repair)

  • 이재민
    • 디지털콘텐츠학회 논문지
    • /
    • 제9권4호
    • /
    • pp.717-723
    • /
    • 2008
  • 국내 많은 PC 제조업체 및 전문수리센터의 엔지니어들이 효율적인 진단 데이터베이스 시스템이나 CAD 툴의 부재로 신속하고 정확한 PC 장애 진단 및 보수에 많은 어려움을 겪고 있다. 본 논문에서는 이러한 문제를 해결하기 위하여, PC 유지보수를 위한 진단 데이터베이스 시스템을 제안한다. 제안하는 진단 데이터베이스 시스템을 사용하면 소프웨어 및 하드웨어 장애를 갖는 PC를 정확하고 신속히 진단할 수 있어 고객의 만족도를 높일 수 있다. 나아가 일선에서 일하는 PC 정비사들로 하여금 유지 보수 기술을 축적하고 소비자들의 PC 성능에 대한 신뢰도를 향상시킬 수 있게 된다.

  • PDF

FDTD 기법을 이용한 복잡한 구조물 위에 부착된 안테나의 방사특성 해석 (Radiation study of a Wire Antenna Mounted on the Complex Structure Using the FDTD Method)

  • 김병남;박성욱
    • 전자공학회논문지D
    • /
    • 제36D권12호
    • /
    • pp.1-10
    • /
    • 1999
  • 본 논문에서는 3차원 PML 흡수 경계 조건을 갖는 FDTD법을 이용하여 복잡한 구조물 위에 부착된 안테나 해석 방법을 수행하였다. 본 연구에서 제안된 FDTD법의 타당성을 검증하기 위해 실린더 구조 및 구 구조 위에 짭은 모노폴 안테나가 탑재됨에 따른 안테나 방사 특성의 해석에 대해 정리한 $Carter^{[1]}$$Harrington^{[2]}$에 의한 정확한 수학적 해석 방법과 상호 비교하였다. 비교 결과, 제안된 FDTD법 해석 결과는 기존의 정확한 수학적 풀이 방법과 매우 잘 일치함을 확인하였다. 이러한 검중된 FDTD 해석 기법을 이용하여 복잡한 구조에 대한 정확한 구조적 모델링을 할 수 있는 전문적인 CAD 툴을 결합하여 블랙호크 헬기와 같은 복잡한 대형 구조물에 부착된 안테나 해석을 수행하였다.

  • PDF

상세배치를 위한 확장된 인터리빙 기법 (An Extended Interleaving Technique for Detailed Placement)

  • 오은경;허성우
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제33권8호
    • /
    • pp.514-523
    • /
    • 2006
  • 본 논문에서는 상세배치를 개선할 수 있는 확장된 인터리빙 기법을 제안한다. 기존의 행 -기반 인터리빙 기법은 한 행 내에서만 셀의 위치를 이동할 수 있는 제약이 있으며, 모든 셀이 여백 없이 인접해 있다는 가정 하에 적용 가능하였다. 본 논문에서 제안한 확장된 인터리빙 기법은 그런 제약을 극복하여 셀이 다른 행간에도 이동할 수 있도록 하였고, 또한 셀들 사이에 여백이 있는 경우에도 인터리빙 기법을 적용할 수 있도록 하였다. 반도체 설계 회사에서 사용 중인 CAD 툴에 의해 수렴된 상세배치를 제안된 인터리빙 기법을 이용하여 추가로 개선시킨 결과 HP(half perimeter)가 평균 9.5% 가 개선되었다.

비동기 순차회로 파형의 흐름도 변환에 의한 VHDL 코드 생성 알고리즘에 관한 연구 (A Study on the VHDL Code Generation Algorithm by the Asynchronous Sequential Waveform Flow Chart Conversion)

  • 우경환;이용희;임태영;이천희
    • 한국시뮬레이션학회:학술대회논문집
    • /
    • 한국시뮬레이션학회 2001년도 춘계 학술대회 논문집
    • /
    • pp.82-87
    • /
    • 2001
  • 본 논문에서는 IP(Intellectual Property)와 IP 간의 핸드쉐이킹 신호를 비동기 논리회로로 대체 하도록 할 수 있는 인터페이스 논리의 생성 방법에 대하여 기술한다. 특히 핸드쉐이킹 을 위하여 레벨형 입력과 펄스형 입력이 혼합된 비동기 타이밍 파형만 제시되었을 경우 이 파형을 흐름도로 변환시키고 변환된 흐름도에 의하여 VHDL 코드로 대체하는 새로운 \"파형 변환 알고리즘:Wave2VHDL\"을 제안한다. 또한 제안된 알고리즘으로부터 추출한 VHDL 원시 코드를 기존의 국내외 CAD 툴(Tool)에 적용함으로서 IP 인터페이스를 위한 비동기식 전자회로가 생성됨을 확인하고 시뮬레이션 결과와 제시된 타이밍도가 일치함을 증명한다.일치함을 증명한다.

  • PDF

지능형 설계를 위한 설계 저장소 기술 (Design Repository for Intelligent Design)

  • 강무진;김정기;안진철;엄광호
    • 한국정밀공학회지
    • /
    • 제22권1호
    • /
    • pp.26-31
    • /
    • 2005
  • 소비자가 주도하는 현대의 시장에서 제품의 복잡성은 점점 더 커지고, 제품 개발 활동은 지리적으로 분산되어 수행되는 경향이 확산되고 있다. 이러한 환경에서 요구되는 설계 개발 툴로서의 지능형 설계 시스템은 종래의 CAD 시스템보다 다양한 기능을 가져야 하고, 도면이나 문서와 같은 전통적인 정보보다 다양하고 고도화된 정보를 취급할 수 있어야 한다. 이와 같이 제품이나 부품의 형상 외에도 설계 의도와 규칙, 지식 등을 포함하여 기능과 거동 및 구조를 표현할 수 있는 플랫폼을 설계 저장소라 한다. 조립 제품을 대상으로 하는 설계 저장소(NIST Design Repository)와 소프트웨어를 대상으로 하는 설계 저장소(SPOOL Design Repository)의 개발 사례를 들어, 설계 저장소가 설계의 지능화에 어떻게 기여할 수 있으며 얼마나 중요한 지를 소개하였다.

제품 설계 정보와 영상 데이터의 병합을 위한 에지 기반 라벨링에 의한 영상 분할 (Image segmentation by edge-based labeling for Integrating product design information and image data.)

  • 이형재;김용일;양형정
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2005년도 추계학술발표대회 및 정기총회
    • /
    • pp.147-150
    • /
    • 2005
  • 본 논문에서는 협동적 제품 개발 환경에서 제품 설계 데이터와 제품 내의 객체 정보를 매칭하고 영상 기반에서 공학 데이터를 검색하기 위한 목적으로 영상 내의 객체의 각 영역을 분할 하고자 한다. 제품 설계시 생성 과정에서 CAD 툴 등으로부터 생성되는 영상은 객체 화소값의 차이가 적고 생산환경에 맞게 실시간으로 정보를 제공 할 수 있어야 한다. 위와 같은 두 가지 사항을 해결하기 위해, 전처리 과정이 없이 객체 내의 각 부분 정보를 알 수 있는 에지 기반 라벨링(Edge_Based Labeling) 기법을 제안한다.

  • PDF

FPGA를 위한 분석적 배치에서 사전 패킹, 조기 배치 고정 및 밀도 분석 다층화 (Pre-Packing, Early Fixation, and Multi-Layer Density Analysis in Analytic Placement for FPGAs)

  • 김교선
    • 전자공학회논문지
    • /
    • 제51권10호
    • /
    • pp.96-106
    • /
    • 2014
  • 기존 학계의 FPGA 툴 연구는 단순한 가상 아키텍처 모델 가정에 의존해 왔다. 이러한 제약을 극복하기 위한 첫걸음으로 분석적 배치 및 배치 적법화의 기본 알고리즘들을 상용 FPGA의 아키텍처에 적용하는 실제 상황에서 발생되는 이슈들을 도출하여 대안을 제시한 후 그 효과를 평가하였다. 먼저, 코어 사용률이 낮은 FPGA에서 배치된 셀들의 무게 중심이 칩 중심에서 벗어나는 현상이 발생할 수 있는데 이 변위를 최소화하는 함수를 분석적 배치의 목적 함수에 추가하였다. 또한 배치 밀도 평가의 정확도를 높이기 위해 셀 종류별로 별도의 밀도 행렬을 사용하는 다층 분석, 그리고 자원이 매우 한정된 블록의 조기 고정 방안을 제안하였다. 그밖에, 슬라이스 내에서 두 개의 플립플롭이 제어 핀들을 공유하기 때문에 발생하는 호환성 문제를 개선하기 위한 플립플롭 사전 패킹도 제안하였다. 제안된 기법은 상용 FPGA 아키텍처를 정확하게 모델링하고 수정 개선할 수 있는 K-FPGA 패브릭 평가 툴킷을 근간으로 구현되었으며 12개의 실용 예제에 적용하여 기존 방식에 비해 평균적으로 배선길이 22%, 슬라이스 사용량 5%를 감축하는 효과를 확인하였다. 본 연구는 신규 FPGA 아키텍처 개발을 위한 최적화 CAD 툴 개발 연구의 기초가 될 것으로 기대한다.

2차원 소방대상 시설물도면의 3차원 공간정보 구축방안 (Establishment Strategy of 3D Spatial Information from 2D Facility Drawing Related to Fire Fighting)

  • 이윤;김인현;최윤수;오규식
    • Spatial Information Research
    • /
    • 제18권5호
    • /
    • pp.47-54
    • /
    • 2010
  • 기존의 소방대상시설물 도면은 이미지도면이나 CAD도면 형태의 2차원 도면형태로 존재하고 있다. 구축되어 있는 데이터의 형태도 다양한 방식으로 이루어져 있기 때문에 소방방재업무에서 필요로 하는 신속 정확한 대응체계를 위해서는 기존의 2차원 도면형태로 구축된 도면을 3차원으로 변환할 필요가 있다. 본 연구에서는 소방방재 대상이 되는 2차원 건축도면을 3차원 공간정보로 손쉽게 구축하기 위하여 건축도면에 대한 분석과 3차원 공간정보 데이터모델을 설계하고 이를 3차원 공간정보로 변환할 수 있는 툴을 개발하였다. 본 논문에서 제안한 소방대상 2차원 도면의 3차원 변환방법을 통하여 다량의 2차원 도면을 3차원 공간정보로 쉽게 변환할 수 있으며 이를 통해 소방방재 업무의 활용도를 향상 시킬 수 있다.

CATIA API를 활용한 프레스금형 트림스틸 설계 자동화 S/W 모듈 개발 (Development of A Software Tool for Automatic Trim Steel Design of Press Die Using CATIA API)

  • 김강연
    • 한국산학기술학회논문지
    • /
    • 제18권3호
    • /
    • pp.72-77
    • /
    • 2017
  • 본 논문은 자동차 프레스 절단 금형의 설계 자동화를 위한 설계 지원 툴 개발에 관한 연구을 다룬다. 현업에서 진행하는 자동차 패널 절단 공정 금형설계 프로세스를 분석하고 패턴을 가지는 반복 작업들을 그룹화 하여 자동화 모듈을 개발하였다. 제안하는 시스템은 절단금형 스틸파트를 자동 생성하는 템플릿 모델과 자동 생성된 절단금형 스틸파트를 자동 배치하는 UI 기능의 두 가지 모듈로 구성 하였다. 템플릿 모델은 트림스틸 설계에 활용되는 유형들을 고려하여 4가지 종류로 개발하였으며, 자동생성시 오류발생을 제로화 하기 위해 벡터 내적과 외적을 활용하여 설계기준이 되는 점, 선, 곡선, 면, 곡면의 방향을 체크 하고 바로잡는 방향성 제어 관계식 룰을 구현 하였다. 개발한 시스템을 대표 상용 CAD시스템 중 하나인 CATIA V5의 확장 메뉴형태로 탑재하기 위하여 CATIA Knowledgeware, CATIA SDK, Visual C++를 사용하여 개발하였다. 제안하는 시스템을 다양한 자동차 외관 패널에 적용한 결과 전통적인 방법에 비해 약 74%의 시간감축 효과를 얻을 수 있었다.

형태학적 영상 분할을 위한 재구성 필터의 VLSI 구조 설계 (VLSI Architecture Design of Reconstruction Filter for Morphological Image Segmentation)

  • 이상열;정의윤;이호영;김희수;하영호
    • 전자공학회논문지S
    • /
    • 제36S권12호
    • /
    • pp.41-50
    • /
    • 1999
  • 본 논문에서는 형태학적 영상 분할을 위한 재구성 필터의 새로운 VLSI 구조를 제안한다. $h_{max}$ 연산에 기반한 재구성 필터는 영역의 경계정보는 보존하면서 영역 내부만을 평탄화하는 단순화 필터이다. 제안한 구조에서는 분할 메모리 구조와 효과적 영상 스캔 방법을 도입하여 연산량과 시간을 줄였다. 분할 메모리 구조는 연산에 필요한 데이터의 동시 접근을 가능하게 하여 병렬 데이터 처리를 가능하게 하며, 확장된 화소 연결관계를 통해 스캔에 의한 단순화 정도를 높인다. 제안한 선택적 순방향 스캔은 간단한 연산부의 도입을 통해 hmax 연산이 영상의 밝기값에 의존적인 단점을 극복하여 잡음제거와 동시에 적은 연산량으로 단순화를 수행할 수 있게 한다. 제안한 구조는 VHDL을 이용하여 기술하였으며, CAD 툴인 Mentor를 이용한 실험 결과 기존의 방법에 비해 18%정도의 연산만으로도 효과적 영상 단순화를 수행함을 확인하였다.

  • PDF