• 제목/요약/키워드: Block Design

검색결과 3,008건 처리시간 0.032초

절리계 모사결과의 암반사면설계 적용 사례 (A Case Study on Joint System Simulation Results Application to Rock Slope Design)

  • 김동휘;정혁일;김석기
    • 한국지반공학회:학술대회논문집
    • /
    • 한국지반공학회 2005년도 지반공학 공동 학술발표회
    • /
    • pp.669-680
    • /
    • 2005
  • It is very difficult to determine the failure block scale in great rock slopes. Especially, postulating entire slope domain as a failure block without attention to discontinuity trace lenth makes very confuse and difficult to design rock slopes. In this paper, we estimate realistic failure block scale using joint system simulation method and introduce the application procedures on rock slope analysis. Besides, presenting how joint characteristics measurement and statistical analysis results are applicated to slope stability analysis design flow.

  • PDF

비터비 알고리즘을 이용한 r=1/3, K=9 콘벌루션 복부호기의 설계 (Design of ${\gamma}$=1/3, K=9 Convolutional Codec Using Viterbi Algorithm)

  • 송문규;원희선;박주연
    • 한국통신학회논문지
    • /
    • 제24권7B호
    • /
    • pp.1393-1399
    • /
    • 1999
  • 채널의 영향으로 수신 데이터에서 발생한 에러를 정정할 수 있는 부호율 ${\gamma}$=1/3이고 구속장 K=9인 콘벌루션 코덱 칩을 간략한 회로에 주안점을 두고 VLSI 설계한다. 복호기에서는 3비트 연성판정을 이용한 비터비 알고리즘이 사용된다. 정보 데이터의 정정과 저장을 위해서는 45단의 레지스터 교환 방식을 채택하였다. 회로의 설계시 VHDL 언어를 이용하였고, 회로의 시뮬레이션과 합성을 위해 Synopsys사의 Design Analysis와 VHDL 시뮬레이터를 사용하였다. 이 칩은 ENCODER, ALIGN, BMC, ACS, SEL_MIN 및 REG_EXCH 블럭으로 구성된다. 회로의 동작은 여러 가지 에러 상황을 가정하여 논리 시뮬레이션을 통해 검증하였고, 합성 후 타이밍 시뮬레이션 결과 325.5Kbps의 정보 데이터까지 부호 및 복호가 가능하였으며, 외부 메모리부를 제외하면 총 6,894 게이트가 소요되었다.

  • PDF

SFC에 의한 권역별 처리 방법에 관한 연구 (Study on the method of Block processing by SFC)

  • 유정봉
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년 학술대회 논문집 정보 및 제어부문
    • /
    • pp.273-275
    • /
    • 2006
  • Ladder Diagram(LD) is the most widely utilized among many sorts of existing programs using for the design of process control system. But it is very difficult to grasp sequential flow of control logic. In this paper, we proposed the method that we can control a lot of blocks. We used PLC in process control system. And, in order to design we used Sequential Function Chart(SFC). In this paper, we proposed the method of block contro. and confirmed feasibility through a simulation.

  • PDF

지분인자, 블록인자와 되풀이 유형에 따른 실험계획의 랜덤화 순서 (Random Ordering of Experimental Design According to the Nested Factor, Block Factor and Repetition Types)

  • 최성운
    • 대한안전경영과학회:학술대회논문집
    • /
    • 대한안전경영과학회 2009년도 춘계학술대회
    • /
    • pp.177-183
    • /
    • 2009
  • The research develops random ordering methodology of experimental design by the use of nested factor, block factor and repetition types. The spreadsheets developed are useful for quality practioner to acquire the experimental characteristics according to the random ordering.

  • PDF

확률화 블록 실험계획 모형에서 검정 통계량들의 검정력 분석 (The Analysis of power of the Test Statistics for the Randomized Block Design)

  • 배현웅;김제영
    • 한국국방경영분석학회지
    • /
    • 제27권2호
    • /
    • pp.124-133
    • /
    • 2001
  • The purpose of this study is investigate the differences among parametric and nonparametric test statistics for the tree alternative hypothesis in the randomized block design. As the results, it was found that there was no large differences among parametric and nonparametric test statistics in power when the block sizes were larger, and Hollander's statistic had better power than other nonparametric test statistics. It is recommended that Hollander's test statistic is more useful method when we have no information about the distribution of population.

  • PDF

분할기법을 이용한 디지털논리스위칭함수구성에 관한 연구 (A Study on Constructing the Digital Logic Switching Function using Partition Techniques)

  • 박춘명
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2006년도 춘계종합학술대회
    • /
    • pp.721-724
    • /
    • 2006
  • 본 논문에서는 분할기법을 이용하여 디지털논리스위칭함수를 구성하는 한가지 방법을 제안하였다. 먼저, 디지털논리시스템에 대한 분할기법의 개념을 서술하였고, 본 논문에서 사용되는 각종 정의에 대해 논의하였다. 또한, 제안한 방법으로 구한 디지털논리스위칭함수를 회로설계하기 위해 먼저, 각각의 분할함수에 기초를 둔 Building Block(BB)을 구성에 대해 서술하였다. 그리고 이들 BB를 근간으로 회로설계하는 방법에 대해 논의하였다. 그리고 제안한 방법을 적용 예를 들어 그 결과를 기존의 방법과 비교 및 검토하였다. 그 결과 기존의 방법에 비해 효과적인 cost를 얻을 수 있었다.

  • PDF

빌딩블록 접근법을 이용한 복합재 재료 허용치 및 설계치 설정 방법 (A Methodology to Determine Composite Material Allowables and Design Values Using Building Block Approach)

  • 김성준;이승규;황인희
    • 한국항공우주학회지
    • /
    • 제50권6호
    • /
    • pp.377-384
    • /
    • 2022
  • 복합재 항공기 구조물의 설계 시 인증을 고려한 재료 허용치와 설계치의 설정이 매우 중요하다. 그리고 복합재 구조물의 재료 허용치와 설계치의 설정은 정적강도, 손상허용 요구 조건 및 환경효과가 고려되어야 한다. 빌딩블록 접근법은 오랫동안 민간 및 군수 항공 산업에 적용되어 왔으며 중요한 인증 방법론을 제공하였다. 현재의 인증 방법은 시편, 요소, 부구성품 및 전기체 시험을 포함하는 광범위한 실험을 기반으로 한다. 본 논문에서는 복합재 허용치 실험 사례가 제시되며 빌딩 블록 접근 방식의 중요한 배경 및 적용방법이 제시된다.

터널의 정보화 설계시공을 위한 키블럭 해석기법 (Key block analysis method for observational design and construction method in tunnels)

  • 황재윤
    • 한국터널지하공간학회 논문집
    • /
    • 제12권3호
    • /
    • pp.275-283
    • /
    • 2010
  • 최근 터널의 정보화 설계시공이 중요시 되어지고 있다. 암반에는 절리, 단층, 균열, 층리, 단열 등의 불연속면이 많이 포함되어 있다. 따라서, 암반 불연속면이 터널의 거동을 좌우하고 있다. 본 연구에서는 터널의 정보화 설계시공을 위한 키블럭 해석기법을 제안하고, 초대단면 터널현장에 적용했다. 제안한 해석기법은 불연속면의 연속성을 고려하여, 블록의 형상에 관계없이 모든 형상의 블록이 인식 가능하여 복잡한 굴착면에 적용가능하다. 터널현장에서의 해석결과를 비교 검토하여, 본 연구에서 개발한 터널의 정보화 설계시공을 위한 키블럭 해석기법의 타당성과 적용성에 대한 검증을 하였다.

조선 중일정 블록 배량 계획 자동화 연구 (An Automatic Block Allocation Methodology at Shipbuilding Midterm Scheduling)

  • 황인혁;남승훈;신종계
    • 한국CDE학회논문집
    • /
    • 제17권6호
    • /
    • pp.409-416
    • /
    • 2012
  • Most of the shipbuilding scheduling researches so far have been conducted with stress on the dock plan. That is due to the fact that the dock is the least extendable resource in shipyards and its overloading is difficult to resolve. However, once the dock scheduling is completed, it is also important to make a plan that make the best use of the rest of the resources in the shipyard, so that any additional cost is minimized. This study automates block allocation process by analyzing the existing manual process that designates production bays for the blocks during the midterm planning. Also, a planning scenario validation method is suggested, where block allocation scenarios based on diagrams are edited and simulated.

An Efficient Design of a DC-Block Band Pass Filter for the L-Band

  • Kaur, Avneet;Malhotra, Jyoteesh
    • Transactions on Electrical and Electronic Materials
    • /
    • 제18권2호
    • /
    • pp.62-65
    • /
    • 2017
  • In this paper, three DC Block designs are presented which efficiently meet the need of modern-day compactsize wireless communication systems. As one of the important parts of a complete system design, the proposed microstrip-based DC block with coupled transmission lines efficiently attenuates unwanted frequencies that cause damage to the system. The compact-sized DC block structures are created by incorporating an extended coupled-line section with a radial stub, an enveloped coupled-line section, and using alternate up-down meandering techniques. The structures are analyzed for the L-Band using a high-resistive silicon substrate. At a resonating frequency of 1.575 GHz, the designed DC Block structures have a return loss better than -10 dB, an insertion loss of around -1 dB, and also possess wide pass-band characteristics.