• 제목/요약/키워드: Atomic layer deposition(ALD)

검색결과 393건 처리시간 0.028초

Al Doped ZnO층 적용을 통한 ZnO 박막 트랜지스터의 전기적 특성과 안정성 개선 (Improvement of Electrical Performance and Stability in ZnO Channel TFTs with Al Doped ZnO Layer)

  • 엄기윤;정광석;윤호진;김유미;양승동;김진섭;이가원
    • 한국전기전자재료학회논문지
    • /
    • 제28권5호
    • /
    • pp.291-294
    • /
    • 2015
  • Recently, ZnO based oxide TFTs used in the flexible and transparent display devices are widely studied. To apply to OLED display switching devices, electrical performance and stability are important issues. In this study, to improve these electrical properties, we fabricated TFTs having Al doped Zinc Oxide (AZO) layer inserted between the gate insulator and ZnO layer. The AZO and ZnO layers are deposited by Atomic layer deposition (ALD) method. I-V transfer characteristics and stability of the suggested devices are investigated under the positive gate bias condition while the channel defects are also analyzed by the photoluminescence spectrum. The TFTs with AZO layer show lower threshold voltage ($V_{th}$) and superior sub-threshold slop. In the case of $V_{th}$ shift after positive gate bias stress, the stability is also better than that of ZnO channel TFTs. This improvement is thought to be caused by the reduced defect density in AZO/ZnO stack devices, which can be confirmed by the photoluminescence spectrum analysis results where the defect related deep level emission of AZO is lower than that of ZnO layer.

DNS-Zr과 DNS-Hf 바이메탈 전구체를 이용한 Gate Dielectric용 ZrSiO4 및 HfSiO4 원자층 증착법에 관한 연구 (Atomic Layer Deposition of ZrSiO4 and HfSiO4 Thin Films using a newly designed DNS-Zr and DNS-Hf bimetallic precursors for high-performance logic devices)

  • 김다영;권세훈
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2017년도 춘계학술대회 논문집
    • /
    • pp.138-138
    • /
    • 2017
  • 차세대 CMOS 소자의 지속적인 고직접화를 위해서는 높은 gate capacitance와 낮은 gate leakage current를 확보를 위한, 적절한 metal gate electrode와 high-k dielectric 물질의 개발이 필수적으로 요구된다. 특히, gate dielectric으로 적용하기 위한 다양한 high-k dielectric 물질 후보군 중에서, 높은 dielectric constant와, 낮은 leakage current, 그리고 Si과의 우수한 열적 안정성을 가지는 Zr silicates 또는 Hf silicates(ZrSiO4와 HfSiO4) 물질이 높은 관심을 받고 있으며, 이를 원자층 증착법을 통해 구현하기 위한 노력들이 있어왔다. 그러나, 현재까지 보고된 원자층 증착법을 이용한 Zr silicates 및 Hf silicates 공정의 경우, 개별적인 Zr(또는 Hf)과 Si precursor를 이용하여 ZrO2(또는 HfO2)과 SiO2를 반복적으로 증착하는 방식으로 Zr silicates 또는 Hf silicates를 형성하고 있어, 전체 공정이 매우 복잡해지는 문제점 뿐 아니라, gate dielectric 내에서 Zr과 Si의 국부적인 조성 불균일성을 야기하여, 제작된 소자의 신뢰성을 떨어뜨리는 문제점을 나타내왔다. 따라서, 본 연구에서는 이러한 문제점을 개선하기 위하여, 하나의 precursor에 Zr (또는 Hf)과 Si 원소를 동시에 가지고 있는 DNS-Zr과 DNS-Hf bimetallic precursor를 이용하여 새로운 ZrSiO4와 HfSiO4 ALD 공정을 개발하고, 그 특성을 살펴보고자 하였다. H2O와 O3을 reactant로 사용한 원자층 증착법 공정을 통하여, Zr:Si 또는 Hf:Si의 화학양론적 비율이 항상 일정한 ZrSiO4와 HfSiO4 박막을 형성할 수 있었으며, 이들의 전기적 특성 평가를 진행하였으며, dielectric constant 및 leakage current 측면에서 우수한 특성을 나타냄을 확인할 수 있었다. 이러한 결과를 바탕으로, bimetallic 전구체를 이용한 ALD 공정은 차세대 고성능 논리회로의 게이트 유전물질에 응용이 가능할 것으로 판단된다.

  • PDF

TiO2 박막 성장에 의한 광전기화학 물분해 효율 변화 (TiO2 Thin Film Growth Research to Improve Photoelectrochemical Water Splitting Efficiency)

  • 김성규;조유진;진선화;서동혁;김우병
    • 한국재료학회지
    • /
    • 제34권4호
    • /
    • pp.202-207
    • /
    • 2024
  • In this study, we undertook detailed experiments to increase hydrogen production efficiency by optimizing the thickness of titanium dioxide (TiO2) thin films. TiO2 films were deposited on p-type silicon (Si) wafers using atomic layer deposition (ALD) technology. The main goal was to identify the optimal thickness of TiO2 film that would maximize hydrogen production efficiency while maintaining stable operating conditions. The photoelectrochemical (PEC) properties of the TiO2 films of different thicknesses were evaluated using open circuit potential (OCP) and linear sweep voltammetry (LSV) analysis. These techniques play a pivotal role in evaluating the electrochemical behavior and photoactivity of semiconductor materials in PEC systems. Our results showed photovoltage tended to improve with increasing thickness of TiO2 deposition. However, this improvement was observed to plateau and eventually decline when the thickness exceeded 1.5 nm, showing a correlation between charge transfer efficiency and tunneling. On the other hand, LSV analysis showed bare Si had the greatest efficiency, and that the deposition of TiO2 caused a positive change in the formation of photovoltage, but was not optimal. We show that oxide tunneling-capable TiO2 film thicknesses of 1~2 nm have the potential to improve the efficiency of PEC hydrogen production systems. This study not only reveals the complex relationship between film thickness and PEC performance, but also enabled greater efficiency and set a benchmark for future research aimed at developing sustainable hydrogen production technologies.

Improvement in the bias stability of zinc oxide thin-film transistors using an $O_2$ plasma-treated silicon nitride insulator

  • 김웅선;문연건;권태석;박종완
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.180-180
    • /
    • 2010
  • Thin film transistors (TFTs) based on oxide semiconductors have emerged as a promising technology, particularly for active-matrix TFT-based backplanes. Currently, an amorphous oxide semiconductor, such as InGaZnO, has been adopted as the channel layer due to its higher electron mobility. However, accurate and repeatable control of this complex material in mass production is not easy. Therefore, simpler polycrystalline materials, such as ZnO and $SnO_2$, remain possible candidates as the channel layer. Inparticular, ZnO-based TFTs have attracted considerable attention, because of their superior properties that include wide bandgap (3.37eV), transparency, and high field effect mobility when compared with conventional amorphous silicon and polycrystalline silicon TFTs. There are some technical challenges to overcome to achieve manufacturability of ZnO-based TFTs. One of the problems, the stability of ZnO-based TFTs, is as yet unsolved since ZnO-based TFTs usually contain defects in the ZnO channel layer and deep level defects in the channel/dielectric interface that cause problems in device operation. The quality of the interface between the channel and dielectric plays a crucial role in transistor performance, and several insulators have been reported that reduce the number of defects in the channel and the interfacial charge trap defects. Additionally, ZnO TFTs using a high quality interface fabricated by a two step atomic layer deposition (ALD) process showed improvement in device performance In this study, we report the fabrication of high performance ZnO TFTs with a $Si_3N_4$ gate insulator treated using plasma. The interface treatment using electron cyclotron resonance (ECR) $O_2$ plasma improves the interface quality by lowering the interface trap density. This process can be easily adapted for industrial applications because the device structure and fabrication process in this paper are compatible with those of a-Si TFTs.

  • PDF

Carbon Dioxide Reforming of Methane Over Mesoporous $Ni/SiO_2$ Catalyst

  • Kim, Dae Han;Sim, Jong Ki;Seo, Hyun Ook;Jeong, Myung-Geun;Kim, Young Dok;Lim, Dong Chan;Kim, Sang Hoon
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.166-166
    • /
    • 2013
  • Mesoporous $SiO_2$-supported Ni catalysts (Ni/$SiO_2$ and Ni/$TiO_2$/$SiO_2$) were fabricated by atomic layer deposition (ALD), and their catalytic activity and stability were investigated in carbon dioxide reforming of methane (CRM) reaction at $800^{\circ}C$ The Ni/$SiO_2$ catalysts showed high stability as a result of confinement of Ni particles with a mean size of ~10 nm within the pores of $SiO_2$ support. Besides, X-ray photoelectron spectroscopy (XPS), X-ray diffraction (XRD) and transmission electron microscopy (TEM) results showed that the Ni nanoparticles were partially buried inside the $SiO_2$ support. The strong interaction between Ni and the $SiO_2$ support could also be advantageous for long-term stability of the catalyst. In case of the Ni/$TiO_2$/$SiO_2$ catalyst, it was found that the catalytic activity of 10 nm-sized Ni nanoparticles was not much influenced by $TiO_2$ addition.

  • PDF

Excimer Laser Annealing 결정화 방법 및 고유전 게이트 절연막을 사용한 poly-Si TFT의 특성 (Characteristics of poly-Si TFTs using Excimer Laser Annealing Crystallization and high-k Gate Dielectrics)

  • 이우현;조원주
    • 한국전기전자재료학회논문지
    • /
    • 제21권1호
    • /
    • pp.1-4
    • /
    • 2008
  • The electrical characteristics of polycrystalline silicon (poly-Si) thin film transistor (TFT) crystallized by excimer laser annealing (ELA) method were evaluated, The polycrystalline silicon thin-film transistor (poly-Si TFT) has higher electric field-effect-mobility and larger drivability than the amorphous silicon TFT. However, to poly-Si TFT's using conventional processes, the temperature must be very high. For this reason, an amorphous silicon film on a buried oxide was crystallized by annealing with a KrF excimer laser (248 nm)to fabricate a poly-Si film at low temperature. Then, High permittivity $HfO_2$ of 20 nm as the gate-insulator was deposited by atomic layer deposition (ALD) to low temperature process. In addition, the solid phase crystallization (SPC) was compared to the ELA method as a crystallization technique of amorphous-silicon film. As a result, the crystallinity and surface roughness of poly-Si crystallized by ELA method was superior to the SPC method. Also, we obtained excellent device characteristics from the Poly-Si TFT fabricated by the ELA crystallization method.

Electrical characteristics of high-k stack layered tunnel barriers with Post-Rapid thermal Annealing (PRA) for nonvolatile memory application

  • 황영현;유희욱;손정우;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2010년도 제39회 하계학술대회 초록집
    • /
    • pp.186-186
    • /
    • 2010
  • 소자의 축소화에 따라 floating gate 형의 flash 메모리 소자는 얇은 게이트 절연막 등의 이유로, 이웃 셀 간의 커플링 및 게이트 누설 전류와 같은 문제점을 지니고 있다. 이러한 문제점을 극복하기 위해 charge trap flash 메모리 (CTF) 소자가 연구되고 있지만, CTF 메모리 소자는 쓰기/지우기 속도와 데이터 보존 성능간의 trade-off 관계와 같은 문제점을 지니고 있다. 최근, 이를 극복하기 위한 방안으로, 다른 유전율을 갖는 유전체들을 적층시킨 터널 절연막을 이용한 Tunnel Barrier Engineered (TBE) 기술이 주목 받고 있다. 따라서, 본 논문에서는 TBE 기술을 적용한 MIS-capacitor를 높은 유전율을 가지는 Al2O3와 HfO2를 이용하여 제작하였다. 이를 위해 먼저 Si 기판 위에 Al2O3 /HfO2 /Al2O3 (AHA)를 Atomic Layer Deposition (ALD) 방법으로 약 2/1/3 nm의 두께를 가지도록 증착 하였고, Aluminum을 150 nm 증착 하여 게이트 전극으로 이용하였다. Capacitance-Voltage와 Current-Voltage 특성을 측정, 분석함으로써, AHA 구조를 가지는 터널 절연막의 전기적인 특성을 확인 하였다. 또한, high-k 물질을 이용한 터널 절연막을 급속 열처리 공정 (Rapid Thermal Annealing-RTA) 과 H2/N2분위기에서 후속열처리 공정 (Post-RTA)을 통하여 전기적인 특성을 개선 시켰다. 적층된 터널 절연막은 열처리를 통해 터널링 전류의 민감도의 향상과 함께 누설전류가 감소됨으로서 우수한 전기적인 특성이 나타남을 확인하였으며, 적층된 터널 절연막 구조와 적절한 열처리를 이용하여 빠른 쓰기/지우기 속도와 전기적인 특성이 향상된 비휘발성 메모리 소자를 기대할 수 있다.

  • PDF

원자층증착법으로 ZnO:Al과 Al2O3를 코팅한 ZnO 나노막대의 광학적 특성 (Optical Properties of Al and Al2O3 Coated ZnO Nanorods)

  • 신용호;이수연;김용민
    • 한국진공학회지
    • /
    • 제19권5호
    • /
    • pp.385-390
    • /
    • 2010
  • 원자층 증착법(Atomic Layer Deposition, ALD)을 이용하여 ZnO 나노막대에 ZnO:Al과 $Al_2O_3$를 코팅하여 coaxial 형태의 나노선 구조를 제작하여 광학적 특성을 분석하였다. 반도체인 ZnO:Al을 코팅하는 경우 Al이 ZnO층에 확산되어 ZnO에 도핑이 되는 효과를, $Al_2O_3$를 코팅하는 경우 반도체-절연체 계면 상태가 존재함을 광전이 특성을 이용하여 확인하였다.

진공 원자층 증착법을 적용한 염료감응형 태양전지의 효율 향상 연구

  • 신진호;강상우;김진태;고문규;황택성;윤주영
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제41회 하계 정기 학술대회 초록집
    • /
    • pp.175-175
    • /
    • 2011
  • 최근 석유 자원의 고갈로 인하여 요구되는 대체 에너지 개발의 필요성이 대두되고 있다. 그중 태양에너지는 지구의 생명체가 살아가는 에너지의 근원으로서 매초 800~1,000 W에 달하는 에너지양으로 볼 때 태양은 인류가 가장 풍부하게 활용할 수 있는 에너지원이다. 태양에너지를 이용한 염료감응형 태양전지(Dye-Sensitized Solar Cells, DSSCs)는 제조원가를 낮출 수 있고, 유리 전극을 이용한 투명한 태양전지를 제조할 수 있어 건물의 유리창등으로 응용할 수 있는 장점이있다. 이러한 광변환 효율을 증가시키기 위한 방법으로 전기방사 TiO2 Nanofiber를 기계적으로 갈아서 제조한 TiO2 Nanorod 와 TiO2 Nanoparticle를 섞어서 만든 paste를 이용하여 넓은 표면적과 빠른 전자수송도를 갖게 하였고, 흡착된 염료에서 발생되는 광전자가 전해질의 산화, 환원되는 요오드 이온(I-/I3-)과의 재결합(recombination)현상을 TiO2 전극 위에 높은 밴드갭(band-gap)을 가지는 Al2O3 박막을 TriMethylAluminium (TMA) 전구체를 이용한 원자층 증착(Atomic Layer Deposition, ALD) 공정을 사용하여 진공증착 통해 광전변환효율이 떨어지는 현상을 방지하여 효율을 높였다.

  • PDF

온도 Stress에 따른 High-k Gate Dielectric의 특성 연구

  • 이경수;한창훈;최병덕
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제42회 동계 정기 학술대회 초록집
    • /
    • pp.339-339
    • /
    • 2012
  • 현재 MOS 소자에 사용되고 있는 $SiO_2$ 산화막은 그 두께가 얇아짐에 따라 Gate Leakage current와 여러 가지 신뢰성 문제가 대두되고 있고, 이를 극복하고자 High-k물질을 사용하여 기존에 발생했던 Gate Leakage current와 신뢰성 문제를 해결하고자 하고 있다. 본 실험에서는 High-k(hafnium) Gate Material에 온도 변화를 주었을 때 여러 가지 전기적인 특성 변화를 보는 방향으로 연구를 진행하였다. 기본적인 P-Type Si기판을 가지고, 그 위에 있는 자연적으로 형성된 산화막을 제거한 후 Hafnium Gate Oxide를 Atomic Layer Deposition (ALD)를 이용하여 증착하고, Aluminium을 전극으로 하는 MOS-Cap 구조를 제작한 후 FGA 공정을 진행하였다. 마지막으로 $300^{\circ}C$, $450^{\circ}C$로 30분정도씩 Annealing을 하여, 온도 조건이 다른 3가지 종류의 샘플을 준비하였다. 3가지 샘플에 대해서 각각 I-V (Gate Leakage Current), C-V (Mobile Charge), Interface State Density를 분석하였다. 그 결과 Annealing 온도가 올라가면 Leakage Current와 Dit(Interface State Density)는 감소하고, Mobile Charge가 증가하는 것을 확인할 수가 있었다. 본 연구는 향후 High-k 물질에 대한 공정 과정에서의 다양한 열처리에 따른 전기적 특성의 변화 대한 정보를 제시하여, 향후 공정 과정의 열처리에 대한 방향을 잡는데 도움이 될 것이라 판단된다.

  • PDF