• Title/Summary/Keyword: APWM

Search Result 14, Processing Time 0.019 seconds

낮은 입력 전압을 가지는 DC/DC 전원 장치의 도통 손실 감소를 위한 비대칭 하프-브리지 공진형 컨버터

  • Jeong, Yeon-Ho;Lee, Jae-Beom;Mun, Geon-U
    • Proceedings of the KIPE Conference
    • /
    • 2015.07a
    • /
    • pp.275-276
    • /
    • 2015
  • 본 논문에서는 낮은 입력 전압을 가지는 DC/DC 전원장치의 도통 손실 감소를 위한 비대칭 하프-브리지 공진형 컨버터를 제안한다. 제안된 컨버터를 액티브 클램프 포워드 (ACF) 컨버터와 하프-브리지(HB) LLC 공진형 컨버터의 스위치 통합 기법을 통해 생성되었다. ACF 컨버터를 LLC 공진형 컨버터 앞단에 위치시켜 HB LLC 공진형 컨버터에 증가된 전압을 인가함에 따라 변압기 턴비를 증가할 수 있고, 그에 따라 1차측 도통 손실을 감소시킬 수 있다. 이 때, 두 단에 적용된 스위치를 스위치 통합 기법을 통해 높은 전력 밀도 및 추가되는 도통 손실 감소를 통해 높은 효율을 동시에 이룰 수 있었다. 또한, 비대칭 펄스 폭 변조(APWM)를 제어를 통해 입력 전압 범위를 감소시켜 효율에 최적화된 설계를 가능하게 하였다. 제안된 컨버터는 36-72V 입력 전압, 300W(12V/25A) 출력을 가진 프로토 타입 컨버터를 통해 그 유효성을 입증하였다.

  • PDF

Switching Algorithm for Improving Power Conversion Efficiency of Three-Phase Dual Active Bridge Converter under Light Load Conditions. (3상 DAB 컨버터의 경부하 효율 향상을 위한 스위칭 알고리즘 연구)

  • Choi, Hyun-Jun;Lee, Jun-Young;Sim, Ju-Young;Jung, Jee-Hoon
    • Proceedings of the KIPE Conference
    • /
    • 2018.07a
    • /
    • pp.111-113
    • /
    • 2018
  • 본 논문에서는 3상 듀얼 액티브 브리지 (3P-DAB) 컨버터의 경부하 조건에서 전력 변환 효율을 향상시키기 위한 효과적인 스위칭 알고리즘을 제안한다. 3P-DAB 컨버터는 교차배치 (Interleave) 구조로 인한 작은 필터 크기와 낮은 전도 손실을 얻을 수 있고, 추가적인 회로없이 소프트 스위칭이 가능하며 양방향 전력 흐름에서의 무절체 제어로 인해 고전력 애플리케이션에서 널리 사용되는 토폴로지 중 하나이다. 그러나 3P-DAB의 위상천이 방법(SPS)을 이용한 제어 방식의 경우 경부하 조건에서 영전압 스위칭(ZVS)의 실패 가능성이 높기때문에 효과적이지 않다. 본 논문에서는 SPS 제어 알고리즘과 비대칭 시비율 변조법 (Asymmetrical Pulse Width Modulation; APWM)을 연쇄적으로 사용하여, 경부하에서 스위치의 ZVS 영역을 넓히고자 한다. 3-kW의 3상 DAB 컨버터의 시작품을 구현하고 실험을 통해 제안된 방법의 효율성을 검증 하였다.

  • PDF

A Secondary Resonance Soft Switching Half Bridge DC-DC Converter with an Inductive Output Filter

  • Chen, Zhang-yong;Chen, Yong
    • Journal of Power Electronics
    • /
    • v.17 no.6
    • /
    • pp.1391-1401
    • /
    • 2017
  • In this paper, a secondary resonance half-bridge dc-dc converter with an inductive output filter is presented. The primary side of such a converter utilizes asymmetric pulse width modulation (APWM) to achieve zero-voltage switching (ZVS) of the switches, and clamps the voltage of the switch to the input voltage. In addition, zero current switching (ZCS) of the output diode is achieved by a half-wave rectifier circuit with a filter inductor and a resonant branch in the secondary side of the proposed converter. Thus, the switching losses and diode reverse-recovery losses are eliminated, and the performance of the converter can be improved. Furthermore, an inductive output filter exists in the converter reduce the output current ripple. The operational principle, performance analysis and design equation of this converter are given in this paper. The analysis results show that the output diode voltage stress is independent of the duty cycle, and that the voltage gain is almost linear, similar to that of the isolation Buck-type converter. Finally, a 200V~380V input, 24V/2A output experimental prototype is built to verify the theoretical analysis.

A Bridgeless Half-Bridge AC-DC Converter with High-Efficiency (정류용 브릿지 다이오드가 없는 고효율 하프 브릿지 AC-DC 컨버터)

  • Choi, Woo-Young;Yoo, Ju-Seung;Choi, Jae-Yeon
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.16 no.3
    • /
    • pp.293-301
    • /
    • 2011
  • This paper proposes a bridgeless half-bridge AC-DC converter with high-efficiency. The proposed converter integrates the bridgeless power factor correction (PFC) circuit with the asymmetrical pulse-width modulated (APWM) half-bridge DC-DC converter. It provides the isolated DC output voltage from the AC line voltage without using any full-bridge diode rectifier. Conduction losses are lowered with a simple circuit structure. Switching losses are also reduced by achieving zero-voltage switching (ZVS) of the power switches. By using series-connected two transformers, the proposed converter provides a low-profile and high power density for AC-DC converters. The performance of the proposed converter is verified from a 250 W (48 V / 5.2 A) experimental prototype circuit at $90 \;V_{rms}$ line voltage.