• 제목/요약/키워드: ABCD Matrices

검색결과 5건 처리시간 0.019초

4층 기판에서 비아로 연결된 결합 선로의 누화 해석 (Crosstalk Analysis of Coupled Lines Connected with Vias in a 4-Layer PCB)

  • 한재권;박동철
    • 한국전자파학회논문지
    • /
    • 제17권6호
    • /
    • pp.529-537
    • /
    • 2006
  • 소형 고주파 회로 설계에서 PCB 레이아웃의 집적도가 증가하면서 다층 기판이 많이 사용되고 있다. 본 논문에서는 다층 기판의 한 예인 4층 기판에서 비아(via)로 연결된 결합 선로의 누화를 회로 접근법을 사용하여 이론적으로 계산하는 방법에 대해 연구해 보았다. 4층 기판에서 비아로 연결된 결합 선로를 세 구간, 즉, 접지면을 그라운드로 사용하는 마이크로스트립 결합 선로와 비아 상단 구간, 비아 중간단 구간, 그리고 비아 하단과 전력면을 그라운드로 사용하는 마이크로스트립 결합 선로 구간으로 나누고 각 구간을 ABCD 행렬로 나타내었다. 이 세 구간을 직렬 연결하여 4층 기판에서 비아로 연결된 결합 선로의 누화를 근사적으로 계산하였다. 계산된 결과와 HFSS 시뮬레이션 결과를 비교함으로써 4층 기판에서 비아로 연결된 몇 가지 형태의 결합 선로에서의 누화를 근사적으로 계산하는 방법의 타당성을 보였다.

New Analysis Method for Wireless Power Transfer System with Multiple n Resonators

  • Kim, Ju-Hui;Park, Byung-Chul;Lee, Jeong-Hae
    • Journal of electromagnetic engineering and science
    • /
    • 제13권3호
    • /
    • pp.173-177
    • /
    • 2013
  • This paper presents a new method for analyzing the maximum efficiency of a wireless power transfer (WPT) system with multiple n resonators. The method is based on ABCD matrices and allows transformation of the WPT system with multiple n resonators into a single two-port network system. The general maximum efficiency equation of a WPT system with multiple n resonators is derived using the ABCD matrix. Use of this equation allows placement of the relay resonators for maximum efficiency even though they are asymmetrical. The general maximum efficiency equation and the method of the optimum placement are verified by a full wave simulation. The results show that the method is useful for the analysis of a WPT system with relay resonators.

구부러진 전송선에서 비아 홀 펜스에 의한 누화 감소 해석 (Analysis of Crosstalk Reduction by Metal Filled Via Hole Fence in Bent Transmission Lines)

  • 김종호;한재권;박동철
    • 한국전자파학회논문지
    • /
    • 제16권10호
    • /
    • pp.1036-1042
    • /
    • 2005
  • 다중 전송선들로 회로를 구성할 경우 필요에 의해 중간 부분이 구부러진 형태를 갖기도 하는데, 이때의 누화는 금속으로 채워진 비아 홀 펜스를 전송선 사이에 위치시킴으로써 감소시킬 수 있다. 이러한 효과를 해석하기 위하여 비아 홀 펜스를 포함한 다중 전송선을 구간별로 나누고, 전송선 구간을 위한 회로 개념 접근법과 비아흘 구간을 위한 임피던스 모델링을 이용하고, 각 구간을 ABCD 행렬로 나타내어 직렬 연결하는 방법을 제안하였다. 마지막으로 이 방법에 의한 최종 계산 결과가 일부 저주파 대역을 제외하고 대략 3 dB 이내의 범위로 측정 결과와 일치함을 확인하였다.

PCB상 Single 및 Differential Via의 전기적 파라미터 추출 (Extraction of Electrical Parameters for Single and Differential Vias on PCB)

  • 채지은;이현배;박홍준
    • 대한전자공학회논문지SD
    • /
    • 제42권4호
    • /
    • pp.45-52
    • /
    • 2005
  • 본 논문은 인쇄 회로 기판에 있는 through hole vias를 시간 영역과 주파수 영역 측정을 통하여 characterization을 하였다. Via characterization은 Time Domain Reflectometry (TDR)를 이용하여 시간 영역에서 측정하고 HSPICE fitting 시뮬레이션으로 via 모델 파라미터를 추출하였다. 또한 2 port Vector Network Analyzer (VNA)로 주파수 영역에서 측정하고 Advanced Design System (ADS) fitting 시뮬레이션 하였다. VNA를 이용한 측정에서는 같은 평면에서 probing하기 위해 ABCD matrix 를 이용하여 do-embedding 수식을 유도하였다. 그리고 single via characterization 결과를 바탕으로 differential signaling을 위한 differential via characterization을 TDR과 VNA 측정을 통하여 수행하였다. Differential via characterization은 TDR 모듈의 odd mode와 even mode 소스들을 이용하여 시간 영역에서 측정하고 HSPICE로 fitting 시뮬레이션으로 모델 파라미터를 추출하였다. 추출된 모든 data는 측정 및 simulation 결과를 비교한 결과 single via의 경우, 최대 $14\%$, differential via의 경우 최대 $17\%$의 오차를 나타내었다.

댁내 전화 선로의 적응형 등화기 구현 (Implementation of an Adaptive Equalizer for the Home Phone Lines)

  • 이성현;은창수;김홍석
    • 한국통신학회논문지
    • /
    • 제26권11A호
    • /
    • pp.1820-1826
    • /
    • 2001
  • 본 논문에서는, 건물 내에 이미 포설되어 있는 2선식 전화선을 이용하여 데이터 망을 구축하기 위하여 임의의 구조를 갖는 댁내 전화 선로의 전달 특성을 분석한 후, 고속의 데이터를 송 수신할 수 있도록 신호의 왜곡을 보상해 주는 적응형 등화기를 모의 실험을 통하여 구현하였다. 임의의 구조를 갖는 댁내 전화 선로에 대하여 ABCD행렬을 이용하여 전달 특성을 파악하였다. 그 결과, 각 지선에 의한 임퍼던스 부정합으로 인하여 주파수 전달 특성상 널(null)이 생기며, 이 영향은 시간축 상에서 지연된 펄스 형태의 임펄스 응답으로 나타남을 알 수 있었다. 이는 심볼간의 간섭을 유발하여 신호의 올바른 검출을 어렵게 한다. 이러한 간섭을 제거하기 위하여, 망 구조의 임의의 변화에 대한 적응형 등화기를 설계하여 모의 실험을 실시하였다. 그 결과에 따르면 1 Msps 전송 시 1.5 msec 내에 등화기가 수렴하고, 신호 대 잡음 비가 15 dB 이상에서 동작함을 알 수 있었다. 또한 $E_{b/}$ $N_{o}$ 와 비트 오류 확률의 관계를 살펴 본 결과, 데이터 통신이 가능한 $10^{-5}$ 이하의 비트 오류 확률을 얻기 위해서는 19 dB 이상의 $E_{b/}$ $N_{o}$ 값이 요구됨을 알 수 있었다.있었다.

  • PDF