• 제목/요약/키워드: 40-GHz

검색결과 568건 처리시간 0.152초

900 MHz / 2.14 GHz해서의 단일 FET을 이용한 이중대역 고효율 도허티 전력증폭기 설계 (At 900 MHz and 2.14 GHz, a Design of dual band high efficiency Doherty Power Amplifier using single FET)

  • 이지환;김선숙;서철헌
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년도 추계학술대회 논문집 전기물성,응용부문
    • /
    • pp.141-142
    • /
    • 2006
  • 본 논문에서는 단일 FET를 이용하여 900MHz/2.14GHz 이중 대역 고효율 도허티 전력증폭기 설계 구현을 하였다. 이중대역 도허티 전격증폭기의 출력전력은 900MHz 에서 35.91dBm, 2.14GHz에서 35.91 dBm의 출력을 얻었으며, 전력부가효율은 900MHz에서 40.32%, 2.14GHz에서는 40.47%의 효율을 획득 하였다. 또한 본 논문에서 단 하나의 능등소자를 이용하여 최대한의 출력전력을 얻기 위하여 최대 전력정합법을 사용하였으며 그 결과 이중대역 전력증폭기를 구현할 수 있었다.

  • PDF

OFDM/64QAM방식의 모뎀 설계 (Study on the Improvement of OFDM/64QAM Modem)

  • 박진수
    • 한국항행학회논문지
    • /
    • 제16권1호
    • /
    • pp.158-162
    • /
    • 2012
  • 본 논문에서는 2.4GHz 대역에서 적용 가능한 무선 LAN용 모뎀을 설계 제안하였으며, 실제 PCB로 제작되어 데이터 송수신을 확인하였다. 본 논문에서 제안하고 있는 모뎀의 경우, 메인 프로그램을 처리하기 위해 기저대역처리용 프로세서는 처리속도, 동작전압과 신뢰성을 고려하여 현재 Wi-Fi모뎀에 많이 적용되고 있는 Ralink사의 RT2870을 사용하였다. RT2870은 현재 무선 LAN의 표준을 완벽히 지원하며, 다양한 변조방식을 지원하고 있으며, 2.4GHz와 5GHz대역을 모두 지원하는 칩이다. 또한 본 논문에서는 출력된 변조신호를 2.4GHz대역의 무선으로 전송하기 위하여 RF 처리용 칩인 RT2850을 적용하였으며, 40MHz 대역을 사용하여 2.422~2.462GHz의 무선 대역을 점유하도록 설계하였다. 제안된 모뎀은 저렴한 비용으로 향후 2.4GHz 대역의 무선인터넷 모뎀으로의 사용이 가능하며, 본 설계를 바탕으로 Wi-Fi기반의 개인통신기기 또는 무선 기반 POS시스템 개발에 적극 활용이 가능하다. 특히, 안드로이드 기반 개인용 무선단말기의 모뎀으로 적용이 가능하며 이를 이용하여 다양한 제품으로의 확대가 가능할 것으로 기대된다.

사이즈 감소를 위한 이중대역 PIFA 안테나 설계 및 제작 (Design and Fabrication of Dualband PIFA for size reduction)

  • 임동철;박효달
    • 한국통신학회논문지
    • /
    • 제31권9A호
    • /
    • pp.900-905
    • /
    • 2006
  • 본 논문에서는 $2.40{\sim}2.482GHz$$5.75{\sim}5.85GHz$ 대역의 무선 LAN용 PIFA(Planar Inverted F Antenna) 안테나를 설계 제작하였다. 패치의 사이즈 감소를 위해 hair-pin 구조와 short-pin 구조를 갖도록 하였으며, 접지면과 기판사이에 공기층을 삽입하여 VSWR<2.0에서 적절한 대역을 얻고자 하였다. 설계시 주요 파라미터는 hair-pin 길이, 폭, 위치와 공기층의 두께 및 급전위치였으며 최적화된 파라미터를 가지고 실제 제작 및 측정하였다. 제작된 안테나의 측정결과는 다음과 같다. 공진 주파수는 2.37GHz 와 5.86GHz이고, VSWR<2.0에서 각각 약 90MHz 와 350MHz의 대역폭을 얻었으며 $1.91{\sim}4.37dBi$의 이득을 얻었다. 2.4GHz에서 H-평면과 E-평면은 각각 $52.83^{\circ}$$85.90^{\circ}$로 나타났으며 5.8GHz에서 H-평면과 E-평면은 각각 $65.68^{\circ}$$52.143^{\circ}$로 나타났다.

초고속 광시분할 다중시스템의 DEMUX용 40GHz 위상 동기 회로 (40 GHz optical phase lock loop circuit for ultrahigh speed optical time division demultiplexing system)

  • 김동환
    • 한국광학회지
    • /
    • 제11권5호
    • /
    • pp.330-334
    • /
    • 2000
  • 40 Gbit/s 속도의 시분할 다중화(OTDM)된 광펄스 신호열로부터 반도체 광증폭기의 4광파 혼합 신호에 포함된 위상정보를 이용하여 10GHz로 위상 동기된 진동자 신호를 추출하였다. 제작된 위상 동기 회로는 5시간이상 안정되게 동작되었고, 위상 동기 주파수의 작동범위는 입력 광펄스의 기본 주파수의 10KHz 이내로 측정되었다.

  • PDF

유지 기능을 가지는 위상고정 루프를 이용한 40 Gb/s 클락 복원 모듈 설계 및 구현 (Design and Implementation of 40 Gb/s Clock Recovery Module Using a Phase-Locked Loop with hold function)

  • 박현;우동식;김진중;임상규;김강욱
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2005년도 종합학술발표회 논문집 Vol.15 No.1
    • /
    • pp.191-196
    • /
    • 2005
  • A low-cost, high-performance 40 Gb/s clock recovery module using a phase-locked loop(PLL) for a 40 Gb/s optical receiver has been designed and implemented. It consists of a clock recovery circuit, a RF mixer and frequency discriminator for phase/frequency detection, a DR-VCO, a phase shifter, and a hold circuit. The recovered 40 GHz clock is synchronized with a stable 10 GHz DR-VCO. The clock stability and jitter characteristics of the implemented PLL-based clock recovery module has shown to significantly improve the performance of the conventional open-loop type clock recovery module with DR filter. The measured peak-to-peak RMS jitter is about 230 fs. When input signal is dropped, the 40 GHz clock is generated continuously by hold circuit. The implemented clock recovery module can be used as a low-cost and high-performance receiver module for 40 Gb/s commercial optical network.

  • PDF

높은 감쇠 정확도를 가지는 초광대역 MMIC 디지털 감쇠기 설계 (Design of Ultra Wide Band MMIC Digital Attenuator with High Attenuation Accuracy)

  • 주인권;염인복
    • 한국전자파학회논문지
    • /
    • 제17권2호
    • /
    • pp.101-109
    • /
    • 2006
  • 본 논문은 광대역, DC to 40 GHz 5-bit MMIC 디지털 감쇠기의 설계 및 측정 결과를 나타내었다. 초광대역 감쇠기는 종래의 Switched-T 감쇠기에 전송 선로를 추가하고 전송 선로의 파라미터를 최적화하여 구현되었다. 고주파에서의 정확한 성능 예측을 위해 Momentum 시뮬레이션을 설계에서 수행하였고, 몬테 카를로 해석법을 적용하여 MMIC 공정 변동에 대한 성능의 안정성을 검증하였다. 감쇠기는 $0.15\;{\mu}m$ GaAs pHEMT 공정을 이용하여 제작하였다. 이 감쇠기는 1 dB의 해상도와 총 23 dB의 감쇠 동작 범위를 가진다. 전체 감쇠 범위와 40 GHz의 대역폭에서 높은 감쇠 정확도를 얻었으며, 20 GHz에서 6 dB 이하의 참조 상태 삽입 손실을 가진다. 전체 감쇠 상태와 주파수 범위에서 감쇠기의 입력단과 출력단 반사 손실은 14 dB 이상이다. 감쇠기의 IIP3는 33 dBm으로 측정되었다.

초소형 40 GHz Hairpin 대역통과 여파기 (Compact 40 GHz Hairpin Band-Pass Filter)

  • 이영철
    • 한국항행학회논문지
    • /
    • 제22권1호
    • /
    • pp.27-30
    • /
    • 2018
  • 본 연구에서는, 밀리미터파 무선 통신 시스템 응용을 위하여 hairpin 구조를 응용한 40 GHz 대역통과 여파기 (BPF; band pass filter)를 설계 및 제작하여 그 특성을 측정하였다. 3차원 전자계분석 툴과 hairpin BPF 설계 수식을 이용하여, 비유전율 2.2와 5 mil 두께의 Duroid (RT5880) 기판에 BPF를 설계하였다. 입 출력단에서 U-shape 공진기의 tapping 위치(t)는 external Q-factor ($Q_e$)를 추출하여 결정하였고, 다른 공진기들 사이의 커플링 계수는 필터 특성을 고려하면서 물리적 치수를 조정하여 결정하였다. 제작된 hairpin BPF는 probe station에서 probing 방법으로 측정하였고, 중심 주파수와 대역폭은 각각 41.61 GHz 그리고 7.43 %으로 나타났다. 측정된 입력 및 출력 반사 손실은 통과 대역에서 -10 dB 이하 이고 측정된 삽입손실은 -3.94 dB이다. 제작된 여파기의 크기는 $9.1{\times}2.8mm^2$ 이다.

경면수정 ADE 반사경 안테나의 설계 및 그 특성 (Design and Characteristics of Shaped ADE Reflector Antennas)

  • 최학근
    • 한국전자파학회논문지
    • /
    • 제10권1호
    • /
    • pp.122-132
    • /
    • 1999
  • 본 논문에서는 37~40 GHz 대의 직경 30 cm의 소형 경면수정 ADE 반사경 안테나를 설계 제작하고 복사 특성을 고찰하였다 안테나 설계시 개구면 전계분포는 균일분포와 포물분포가 결합된 전계분포로 가정하고 빔폭, 개구연효율, 사이드로브 레벨 특성의 변화를 고찰하고 이것을 설계에 이용할 수 있도록 하였다. 설계 제작된 안테나의 이득과 사이드로브 레벨은 40 GHz에서 39.9 dBi(효율 : 61.9 %)와 -18.8 dB로 측정되었다. 이는 설계시 목표했던 효율 60 % 이상, 사이드로브 레벨 -20 dB 이하에 근접한 것으로 나타났다.

  • PDF

슬리브 발룬을 활용한 광대역 바이코니컬 안테나의 방사패턴 개선 연구 (Use of Sleeve Baluns to Improve the Radiation Pattern of a Broadband Biconical Antenna)

  • 스라본티 소일리;김동우;오순수
    • 한국전자통신학회논문지
    • /
    • 제17권4호
    • /
    • pp.563-570
    • /
    • 2022
  • 본 논문에서는 슬리브 발룬을 활용하여 3-40GHz에서 향상된 방사 패턴을 나타내는 바이코니컬 안테나를 설계하였다. 안테나에서 상단 원뿔의 링 가장자리는 원통으로 구성되며, 특정 주파수에서 작동하는 슬리브 발룬은 안테나에 연결되어 급전 동축 케이블 표면의 누설 전류를 최소화한다. 본 제안한 슬리브 발룬으로 방사 패턴이 개선되었으며, 3dB 빔폭각도는 3-40GHz에서 67.1-101.1° 범위로 기존 안테나의 21-99° 범위보다 훨씬 넓은 특징을 갖는다.

$0.18-{\mu}m$ CMOS공정을 이용한 Ka 대역 근거리 무선통신용 전력증폭기 설계 (Ka-band Power Amplifiers for Short-range Wireless Communication in $0.18-{\mu}m$ CMOS Process)

  • 허상무;이종욱
    • 대한전자공학회논문지SD
    • /
    • 제45권4호
    • /
    • pp.131-136
    • /
    • 2008
  • [ $0.18-{\mu}m$ ] CMOS공정을 이용하여 근거리 무선통신(22-29 GHz)에서 응용할 수 있는 전력증폭기를 설계하였다. 전도성 기판에 의한 손실을 줄이기 위해서 기판 차폐된 두 가지 형태의 전송선로를 설계하고, 40 GHz 까지 측정 및 모델링하였다. 기판 차폐 microstrip line (MSL) 전송선로의 경우 27 GHz에서 약 0.5 dB/mm의 삽입손실을 나타내었다. 기판 차폐 MSL 구조를 이용한 전력증폭기는 0.83$mm^2$의 비교적 작은 면적을 차지하면서도 27 GHz에서 14.7 dB의 소신호 이득과 14.5 dBm의 출력을 나타내었다. 기판 차폐 coplanar waveguide (CPW) 전송선로의 경우 27 GHz에서 약 1.0 dB/mm 삽입손실을 나타내었으며, 이를 이용한 전력증폭기는 26.5 GHz에서 12 dB의 소신호 이득과 12.5 dBm의 출력을 나타내었다. 본 논문의 결과는 $0.18-{\mu}m$ CMOS공정을 이용한 저가격의 근거리 무선통신 시스템을 구현할 수 있는 가능성을 제시한다.