• 제목/요약/키워드: 2-cell block

검색결과 482건 처리시간 0.034초

MPEG-4 AVC를 위한 고속 인터 예측기의 하드웨어 구현 (Hardware Implementation of a Fast Inter Prediction Engine for MPEG-4 AVC)

  • 임영훈;이대준;정용진
    • 한국통신학회논문지
    • /
    • 제30권3C호
    • /
    • pp.102-111
    • /
    • 2005
  • 본 논문에서는 MPEG-4 AVC 부호화기를 위한 고속 인터 예측기에 대한 하드웨어 구조를 제안한다. 동영상 압축기술인 MPEG-4 AVC 부호화기의 전체 구성 중에서 핵심 부분인 인터 예측기를 1/4화소 단위로 움직임 추정을 수행 할 수 있도록 하드웨어 구조를 설계하였으며 이를 위해 블록 조각화, 움직임 추정, 움직임 보정의 기본적인 구조를 구성하고 실시간 동영상 부호화를 할 수 있도록 인터 메모리와 1/4화소 단위 고속 블록 계산기 등을 이용하였다. 구현된 전체 모듈은 Altera Excalibur 디바이스와 Xilinx Virtex2 디바이스를 이용한 FPGA 구성을 통해 검증하고 삼성 STD130 0.18um CMOS Cell Library를 이용하여 합성 및 검증을 하였다. 이렇게 검증된 구조의 성능은 ASIC으로 구현할 경우 최대 동작 주파수가 약 62.5MHz이며 성능은 QCIF크기의 영상데이터를 기준으로 초당 약 88프레임의 인터예측을 수행할 수 있다. 본 성능은 하드웨어 기반의 MPEG-4 AVC 실시간 부호화기를 설계하기에 적합한 구조임을 보여준다.

효모 HIS 5 유전자에 관한 연구 - Saccharomyces cerevisiae HIS 5 유전자의 5' 상류영역의 염기배열 - (Studies on the HIS 5 Gene of Yeast - The nucleotide sequence of 5' upstream region of the HIS 5 Gene of Saccharomyces cerevisiae -)

  • 정동효;니시와키 쿄니;오시마 야스지
    • 한국미생물·생명공학회지
    • /
    • 제13권1호
    • /
    • pp.19-25
    • /
    • 1985
  • Saccharomyces cerevisiae HIS 5 유전자는 histidinol phosphate aminotransferase (EC: 2, 6, 1,9)를 code하는 아미노산 합성유전자이다. 이 유전자는 plasmid pSH 530에 cloning되어 E. coli와 Saccharomyces cerevisiae 숙주에서 promoter로서 전사하였다. HIS 5 유전자의 총염기 수는 736개이였고 5' 상류영역에는 긴 reading frame, directed repeat, 전사개시점, 그리고 Pribnow box염기배열이 있었다. 특히 HIS 5 유전자의 ATG 주변 염기배열은 -A-A-A-T-T-A-C-A-C-T-A-T-G-G-T-T-T-T-T-G-A-T-였으며 C block은 없었다.

  • PDF

Cholesteryl Hexanoate의 실온 및 저온에서의 분자 및 결정구조 (The Crystal and Molecular Structure of Cholesteryl Hexanoate at Room and Low Tempreature)

  • 박영자
    • 대한화학회지
    • /
    • 제25권3호
    • /
    • pp.131-139
    • /
    • 1981
  • Cholesteryl hexanoate의 결정 및 분자구조를 실온과 $-75{\circ}C$에서 X-ray 회절방법으로 결정하였다. 이 화합물의 결정은 단사형계에 속하며 a = 12.162(3), b = 9.314(3), c = 13.643(5) ${\AA}$, ${\beta}$ = $93. 55{\circ}(3)$이며 단위세포안에 두개의 분자가 있다. 분자구조는 cholesteryl octanoate의 원자좌표를 trial 구조로 하여 Fourier 방법으로 결정하여 정밀화하였다. 최종 R값은 실온과 저온에서 얻은 X-ray 회절강도들에 대하여 각각 0.129와 0.105이다. 분자들은 서로 반대로 나란히 길게 놓여 있으며 이들이 monolayer를 만들면서 모여져 있다. Monolayer들 안에서는 cholesteryl군들이 서로 촘촘히 쌓인 구조를 가지고 있다. 결정구조는 cholesteryl octanoate와 cholesteryl oleate와 매우 비슷하다.

  • PDF

IMT-2000 3GPP 시스템을 위한 다중 전송율 병렬형 간섭제거기의 구현 요소들 (Implementation Factors for Multi-rate Parallel Interference Cancellation in the IMT-2000 3GPP System)

  • 김진겸;오성근;선우명훈;김성락
    • 대한전자공학회논문지TC
    • /
    • 제40권2호
    • /
    • pp.56-63
    • /
    • 2003
  • 본 논문은 IMT-2000 3GPP 시스템을 위한 다중 전송율 병렬형 간섭제거기의 구현시 성능에 영향을 미치는 구현 요소들에 대해서 고찰한다. 본 논문에서 고려되는 병렬형 간섭제거기는 복잡도를 고려하여 다중전송률 처리를 위하여 사용자간 비동기 환경에서 블록단위로 신호를 판정하고 샘플단위로 간섭제거를 수행하는 샘플단위 병렬형 간섭제거기를 사용한다. 샘플단위 간섭제거를 사용하면 기존의 블록단위 간섭제거방식에 비하여 복잡도를 크게 줄일 수 있으며, 사용자 수가 증가하는 경우에도 복잡도 증가를 최소화 할 수 있다. 모의실험을 통하여 동기화 되지 않은 사용자와 외부 셀 간섭, 타이밍 오류, 오버샘플링율, 양자화 비트 수가 간섭제거기 성능에 미치는 영향을 분석한다. 이를 바탕으로 성능과 복잡도를 고려한 최적의 파라미터를 도출하고, 실제 구현 시에 고려해야 할 여러 가지 구현 요소들에 대한 모델을 정립한다. 마지막으로, 시스템 복잡도 또한 중요한 구현요소 중의 하나이므로 사전 간섭제거 방식들에 따른 복잡도를 분석한다.

MIMO 통신 시스템을 위한 저전력 심볼 검출기 설계 연구 (Low Power Symbol Detector for MIMO Communication Systems)

  • 황유선;장수현;정윤호
    • 한국항행학회논문지
    • /
    • 제14권2호
    • /
    • pp.220-226
    • /
    • 2010
  • 본 논문에서는 2개의 송 수신 안테나를 갖는 MIMO 통신 시스템을 위한 저전력 심볼 검출기의 구조를 제안한다. 제안된 심볼 검출기는 MIMO 전송 기법 중 공간 다이버시티(spatial diversity, SD) 모드뿐 아니라 공간 다중화(spatial multiplexing, SM) 모드를 모두 지원하며, ML 수준의 성능을 제공한다. 또한, 연산 블록의 공유와 MIMO 모드에 따라 구분되는 클럭 신호를 사용하여 하드웨어의 전력 소모량을 크게 감소시켰다. 제안된 하드웨어 구조는 하드웨어 설계 언어 (HDL)을 이용하여 설계되었고, $0.13{\mu}m$ CMOS standard 셀 라이브러리를 사용하여 합성되었다. 전력 소모량은 Synopsys Power CompilerTM을 사용하여 측정되었고, 그 결과 기존의 설계 구조대비 제안된 구조의 경우 최대 85%까지의 평균 소모 전력을 감소시킬 수 있음을 확인할 수 있었다.

The Downregulation of Somatic A-Type $K^+$ Channels Requires the Activation of Synaptic NMDA Receptors in Young Hippocampal Neurons of Rats

  • Kang, Moon-Seok;Yang, Yoon-Sil;Kim, Seon-Hee;Park, Joo-Min;Eun, Su-Yong;Jung, Sung-Cherl
    • The Korean Journal of Physiology and Pharmacology
    • /
    • 제18권2호
    • /
    • pp.135-141
    • /
    • 2014
  • The downregulation of A-type $K^+$ channels ($I_A$ channels) accompanying enhanced somatic excitability can mediate epileptogenic conditions in mammalian central nervous system. As $I_A$ channels are dominantly targeted by dendritic and postsynaptic processings during synaptic plasticity, it is presumable that they may act as cellular linkers between synaptic responses and somatic processings under various excitable conditions. In the present study, we electrophysiologically tested if the downregulation of somatic $I_A$ channels was sensitive to synaptic activities in young hippocampal neurons. In primarily cultured hippocampal neurons (DIV 6~9), the peak of $I_A$ recorded by a whole-cell patch was significantly reduced by high KCl or exogenous glutamate treatment to enhance synaptic activities. However, the pretreatment of MK801 to block synaptic NMDA receptors abolished the glutamate-induced reduction of the $I_A$ peak, indicating the necessity of synaptic activation for the reduction of somatic $I_A$. This was again confirmed by glycine treatment, showing a significant reduction of the somatic $I_A$ peak. Additionally, the gating property of $I_A$ channels was also sensitive to the activation of synaptic NMDA receptors, showing the hyperpolarizing shift in inactivation kinetics. These results suggest that synaptic LTP possibly potentiates somatic excitability via downregulating $I_A$ channels in expression and gating kinetics. The consequential changes of somatic excitability following the activity-dependent modulation of synaptic responses may be a series of processings for neuronal functions to determine outputs in memory mechanisms or pathogenic conditions.

혼파초지에서 메탄발효폐액의 시용이 식생구성 , 수량 및 목초품질에 미치는 영향 (The Effects of Liquid Waste from Methane Fermentation on Botanical Composition , Dry Matter Production and Nutrient Quality of Pasture Mixtures)

  • 김정갑;신재성;임동규
    • 한국초지조사료학회지
    • /
    • 제7권2호
    • /
    • pp.103-108
    • /
    • 1987
  • The experiment was carried out to determine the optimum application rate of liquid waste from methane fermentation (LW) and its effect on botanical composition, dry matter yields and nutrient quality of pasture mixtures. Experimental fields was designed as a randomized block treated with NPK chemical fertilizer (NPK = 28-20-24 kg/lOa), NPK + Water 28 ton, 112 NPK + LW 28 ton, 112 NPK + LW 42 ton, LW 28 ton, LW 42 ton and LW 56 ton/lOa at Livestock Experiment Station in Suweon, 1985. The results obtained are summarized as follows: 1. Vegetation of introduced pastures, both in grasses and legumes, was markedly increased in the plots treated with methane-liquid waste. However, heavy application of liquid waste tended to increase of native weeds such as Polygronum spp., Rumex spp. and Lactuca spp. 2. Crude protein contents was increased in the plants applied with liquid waste, but NFE was decreased compared with those of chemical fertilizer applied. The concentrations of crude fat and crude fibre were, however less affected by the fertilizer resource. Among cell-wall constituents, cellulose content was decreased as the liquid waste application rate increased, while hemicellulose showed a negative association. 3. Productivity of the pasture was increased as the liquid waste application rate increased. The highest dry matter yields was obtained in the plot treated with LW 42 ton/lOa by 71 1 kg/lOa, which shows about 71% increments compared with those of chemical fertilizer treated. Net energy yields, both in starch value and NEL, were also markedly increased under liquid waste application. As a results, the optimum application rate of methane-liquid waste was found to be 42 ton in 10 a.

  • PDF

고속 퓨리어 변환 연산용 VLSI 시스토릭 어레이 아키텍춰 (A VLSI Architecture of Systolic Array for FET Computation)

  • 신경욱;최병윤;이문기
    • 대한전자공학회논문지
    • /
    • 제25권9호
    • /
    • pp.1115-1124
    • /
    • 1988
  • A two-dimensional systolic array for fast Fourier transform, which has a regular and recursive VLSI architecture is presented. The array is constructed with identical processing elements (PE) in mesh type, and due to its modularity, it can be expanded to an arbitrary size. A processing element consists of two data routing units, a butterfly arithmetic unit and a simple control unit. The array computes FFT through three procedures` I/O pipelining, data shuffling and butterfly arithmetic. By utilizing parallelism, pipelining and local communication geometry during data movement, the two-dimensional systolic array eliminates global and irregular commutation problems, which have been a limiting factor in VLSI implementation of FFT processor. The systolic array executes a half butterfly arithmetic based on a distributed arithmetic that can carry out multiplication with only adders. Also, the systolic array provides 100% PE activity, i.e., none of the PEs are idle at any time. A chip for half butterfly arithmetic, which consists of two BLC adders and registers, has been fabricated using a 3-um single metal P-well CMOS technology. With the half butterfly arithmetic execution time of about 500 ns which has been obtained b critical path delay simulation, totla FFT execution time for 1024 points is estimated about 16.6 us at clock frequency of 20MHz. A one-PE chip expnsible to anly size of array is being fabricated using a 2-um, double metal, P-well CMOS process. The chip was layouted using standard cell library and macrocell of BLC adder with the aid of auto-routing software. It consists of around 6000 transistors and 68 I/O pads on 3.4x2.8mm\ulcornerarea. A built-i self-testing circuit, BILBO (Built-In Logic Block Observation), was employed at the expense of 3% hardware overhead.

  • PDF

혈소판 농축 혈장이 치근이개부 병변에 미치는 효과 (The Effect of Platelet Rich Plasma Combined with Bovine Bone on the Treatment of Grade II Furcation Defects in Beagle Dogs)

  • 정민섭;임성빈;정진형
    • Journal of Periodontal and Implant Science
    • /
    • 제30권4호
    • /
    • pp.803-814
    • /
    • 2000
  • Current acceptable methods of promoting periodontal regeneration are basis of removal of diseased soft tissue, root treatment, guided tissue regeneration, graft materials, biological mediators. Platelet Rich Plasma have been reported as a biological mediator which regulate activities of wound healing progress including cell proliferation, migration, and metabolism. The purpose of this study is to evaluate the possibility of using the Platelet Rich Plasma as a regeneration promoting agent for furcation involvement defect. Five adult beagle dogs were used in this experiment. With intrasulcular and crestal incision, mucoperiosteal flap was elevated. Following decortication with 1/2 high speed round bur, degree II furcation defect was made on mandibular third(P3), forth(P4) and fifth(P5) premolar. 2 month later experimental group were PRP plus bovine bone and bovine bone only. After 4, 8 weeks, the animals were sacrificed by perfusion technique. Tissue block was excised including the tooth and prepared for light microscope with Gomori's trichrome staining. At 4 weeks after surgery, there were rapid osteogenesis phenomenon on the defected area of the Platelet Rich Plasma plus bovine bone group and early trabeculation pattern was made with new osteoid tissue produced by activated osteoblast. Bone formation was almost completed to the fornix of furcation by 4 weeks after surgery. In conclusion, Platelet Rich Plasma can promote rapid osteogenesis during early stage of periodontal tissue regeneration.

  • PDF

OCB-AES 암호 프로세서의 VLSI 설계 (VLIS Design of OCB-AES Cryptographic Processor)

  • 최병윤;이종형
    • 한국정보통신학회논문지
    • /
    • 제9권8호
    • /
    • pp.1741-1748
    • /
    • 2005
  • 본 논문에서는 암호 기능과 함께 데이터 인증 기능을 지원하는 OCB(offsetest codebook)-AES(advanced encryption) 암호 알고리즘을 VLSI로 설계하고 성능을 분석하였다. OCB-AES 암호 알고리즘은 기존 암호 시스템에서 암호 알고리즘과 인증에 구별된 알고리즘과 하드웨어를 사용함에 따른 많은 연산 시간과 하드웨어 문제를 해결하였다. 면적 효율적인 모듈화된 오프셋 생성기와 태그 생성 회로를 내장한 OCB-AES 프로세서는 IDEC 삼성 0.35um CMOS 공정으로 설계되었으며 약 55,700 게이트로 구성되며, 80MHz의 동작주파수로 930 Mbps의 암${\cdot}$복호율을 갖는다. 그리고 무결성과 인증에 사용되는 128 비트 태그를 생성하는데 소요되는 클록사이클 수는 (m+2)${\times}$(Nr+1)이다. 여기서 m은 메시지의 블록 수이며, Nr은 AES 암호 알고리즘의 라운드 수이다. 설계된 프로세서는 높은 암${\times}$복효율과 면적 효율성으로 IEEE 802.11i 무선 랜과 모바일용 SoC(System on chip)에 암호 처리를 위한 소프트 IP(Intellectual Property)로 적용 가능하다.