• Title/Summary/Keyword: 회로

Search Result 134,542, Processing Time 0.093 seconds

Study on the Mechanical Networks of Linear Mechanical Vibrating Systems (선형기계진동계통의 전기회로망적 고찰)

  • 이상배
    • Journal of the Korean Institute of Telematics and Electronics
    • /
    • v.12 no.4
    • /
    • pp.41-45
    • /
    • 1975
  • 기계계와 전기계 사이의 두 analogy로부터 mobility 회로와 impedamice회로를 얻었다. 이 두 기계기로에서 Ipedance와 nobility관계를 회로망리론을 근거로 비교 검토 하였고 이로부터 mobility 회로가 더 자연스럽고 기본적인 기계회로임을 구명하였다. 또한 impedance측정이 관찰점과 수에 따라서 가변성인데 비하여 mobility 측정은 불변성임을 보였다. Two mechanical networks, mobility network, and impedance network, are proposed md the relations between a mechanical system n4 their two mechanical networks are examined briefly. The mobility network is founed to be more natural of two networks. This paper also shows the invariant property of mobility elements in the measurement procedure.

  • PDF

Delay optimization algorithm for the high speed operation of FPGAs (FPGA를 고속으로 동작시키기 위한 지연시간 최적화 알고리듬)

  • 김남우;허창우;최익성;이범철
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 1999.11a
    • /
    • pp.525-529
    • /
    • 1999
  • 본 논문에서는 고속 FPGA 설계를 위한 논리 수준의 조합회로 합성 알고리듬을 제안한다. 제안 된 알고리듬은 회로의 지연시간을 줄이기 위해 critical path를 분할한 후 분할된 회로를 동시에 수행하는 구조의 회로를 생성한다. MCNC 표준 테스트 회로에 대한 실험에서 제안된 지연시간 최적화 알고리듬이 기존 알고리듬에 비해 지연시간이 평균 33.3 % 감소된 회로를 생성함을 보였다.

  • PDF

Small signal Model Analysis of multi-output switched-capacitor boost converter with buck differential power processor circuit (벅 차동전력조절 회로가 적용 된 다출력 스위치드-커패시터 부스트 컨버터의 소신호 모델 분석)

  • Lee, Chun-Gu;Park, Jung-Hyun;Park, Joung-Hu
    • Proceedings of the KIPE Conference
    • /
    • 2017.07a
    • /
    • pp.172-173
    • /
    • 2017
  • 본 논문은 벅 차동전력조절 회로가 적용 된 다출력 스위치드-커패시터 부스트 컨버터의 소신호 모델 분석에 대한 논문이다. 제안하는 회로는 각 태양광 모듈의 최대전력점을 추정하기 위해서 제어된다. 제안하는 회로는 상태 공간 평균화 기법과 시그널 플로우 그래프를 통해서 해석하였으며 PSIM과 MATLAB을 통해서 증명하였다.

  • PDF

A Study on Self Repairing Algorithm inspired of Cell (세포기능을 모사한 자가복구 알고리즘연구)

  • Kim, Soke-Hwan;Hur, Chang-Wu
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2010.05a
    • /
    • pp.785-787
    • /
    • 2010
  • 살아있는 세포는 세포의 주기에 따라 생성되거나 사멸되는 과정을 반복하게 된다. 이 기간 동안 오류가 발생하면 세포가 생명을 유지하기 위해서는 주변 세포에서 오류가 부분을 찾아서 그 세포를 사멸시킬 수 있는 과정을 거치게 된다. 이런 세포 기능을 모사하여 회로 시스템에 적용하였다. 회로가 기능을 유지하다가 오류가 발생하였는지 확인하기 위해서는 DMR(Double Modular Redundancy)로 구현된 회로에 의해서 위치를 파악하고 빠르게 복구할 수 있도록 같은 회로를 구현하였다. 본 연구에서는 카운터를 구현하였으며 임의의 부분에 오류가 발생하도록 회로를 구성, 오류위치를 찾고 정상적으로 동작할 수 있도록 하였다.

  • PDF

Gyrator-Based Analyses of Resonant Circuits in Inductive Power Transfer Systems (자이레이터를 이용한 자기유도 전력전달시스템의 공진 회로 해석)

  • Sohn, Yeong H.;Choi, Bo H.;Cho, Gyu-Hyeong;Rim, Chun T.
    • Proceedings of the KIPE Conference
    • /
    • 2015.07a
    • /
    • pp.17-18
    • /
    • 2015
  • 본 논문에서는 자이레이터를 사용하여 자기유도 전력전달시스템(IPTS)의 보상 회로를 해석하는 방식을 제안한다. 보상회로를 주로 구성하는 갖가지 공진 회로와 유도 결합 코일이 자이레이터의 특성을 가지고 있음을 보인다. 그러므로, 자이레이터의 바람직한 특성들을 보상 회로의 전원-로드 이득, 전원의 역률 등을 해석하는데 사용할 수 있음을 보인다. 제안된 해석 방식은 적용이 간편하고 서로 다른 보상 회로에도 동일한 형태로 적용된다는 장점이 있다.

  • PDF

Efficient C Code Generation for Logic Circuit Simulation (논리 회로 시뮬레이션을 위한 효율적인 C 코드 발생)

  • 한기영;표창우
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2001.10a
    • /
    • pp.367-369
    • /
    • 2001
  • 논리 회로는 하드웨어로 직접 구현할 수도 있으나, 설계된 디지털 논리를 프로그램으로 구현하고 이를 내장형 프로세서가 실행하게 하는 방식으로 구현할 수 있다. 이러한 구현은 내장형 시스템에 적합하도록 코드 크기와 실행 속도가 효율적이어야 한다. 본 논문에서는 복사 전파, 데드코드 삭제, 위상 정렬등의 컴파일러 최적화 기술과 함수 단위 모듈 개념을 도입하여 신호 흐름 분석 기법의 C 코드 자동 발생기를 구현하였다. 회로 시뮬레이션 구현 기법 중 유한 상태 천이 모델 기법으로 코드를 발생하는 Esterel 시스템과 성능 비교 실험을 한 결과, 코드 크기는 평균 84.17%로 감소되었으며 실행 속도는 평균 4.68배로 향상되었다.

  • PDF

Buck Converter analysis and controller design considering parasitic resistance of inductor and capacitor (인덕터, 커패시터의 기생저항을 고려한 Buck Converter 해석 및 제어기 설계)

  • Lee, Kyu-Min;Kim, Il-Song
    • Proceedings of the KIPE Conference
    • /
    • 2019.07a
    • /
    • pp.487-488
    • /
    • 2019
  • 본 연구는 인덕터, 커패시터의 기생저항을 고려한 Buck Converter의 회로 해석 및 Two Loop Control 방법의 제어기 설계를 제안한다. 일반적인 Buck Converter의 회로 및 제어기 설계에서는 인덕터, 커패시터의 기생저항의 값이 작아 0으로 간주한다. 본 논문에서는 인덕터와 커패시터의 기생저항을 고려한 회로를 수학적으로 해석한 뒤 Matlab SISOTOOL을 이용하여 전압 및 전류 제어기를 설계하고 PSIM을 통해 회로를 구성하여 시뮬레이션을 통해 검증함으로써 일반적인 설계보다 정확성을 가진 설계방법을 제안한다.

  • PDF

Interview - 제4회 (사)한국포장협회 회장상·제26회 한용교포장인상 수상자

  • (사)한국포장협회
    • The monthly packaging world
    • /
    • s.359
    • /
    • pp.94-97
    • /
    • 2023
  • (사)한국포장협회(회장 임경호)는 지난 2월 24일 제33차 정기총회 및 포장인의 날에 (사)한국포장협회 회장상과 공로상 그리고 한용교포장인상을 수여했다. 이번 제26회 한용교포장인상 시상식에서는 수출진흥 부문에 (주)진우아이앤피 김영선 대표가 장학생 부문에 대구대학교 변치훈 학생이 장학금을 수여받았다. 또한, 제4회 (사)한국포장협회 회장상은 (주)팩플러스 최민수 대표가 수상했고, 공로상은 신동수 (주)유상 회장이 수상했다. 다음 인터뷰를 통해 인터뷰를 통해 제4회 (사)한국포장협회 회장상과 제26회 한용교포장인상 수상자들의 활약상을 살펴본다.

  • PDF

인터뷰 - 제2회(사)한국포장협회 회장상·제24회 한용교포장인상 수상자

  • (사)한국포장협회
    • The monthly packaging world
    • /
    • s.335
    • /
    • pp.96-100
    • /
    • 2021
  • (사)한국포장협회(회장 임경호)는 매년 2월 25일 '포장인의 날'에 (사)한국포장협회 회장상과 한용교포장인상을 수여하고 있다. 이번 제24회 한용교포장인상은 연구개발 부문에 허정현 (주)한국알미늄 기술연구소 소장이, 수출진흥 부문에서 김영배 씨오택 대표이사가 수상의 영광을 안았고, 장학생 부문에서는 연세대학교 패키징학과의 이남걸 학생과 대구대학교 식품공학과의 허 원 학생이 장학금을 수여받았다. 또한 제2회 (사)한국포장협회 회장상은 김보철 (주)진명하이텍 대표이사가 수상했다. 다음 인터뷰를 통해 제2회 (사)한국포장협회 회장상과 제24회 한용교포장인상 수상자들의 활약상을 살펴본다.

  • PDF

A New Commutation Circuit for PMW Cuk AC-AC Converter (PWM Cuk AC-AC 컨버터를 위한 새로운 Commutation 회로)

  • Choi, Nam-Sup;Kim, In-Dong;Li, Yu-Long;Nho, Eui-Cheol
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.11 no.5
    • /
    • pp.431-439
    • /
    • 2006
  • This paper proposes a new commutation circuit for a PWM Cuk AC-AC converter. The proposed commutation circuit utilizes a modified Undeland snubber as a commutation aid. The snubber circuit has some good features such as reduction of voltage/current stress of the main switches and improved efficiency. The experiment results show the adaptability and feasibility of the proposed commutation circuit.