• 제목/요약/키워드: 회로구조

검색결과 2,059건 처리시간 0.029초

Polynomial basis 방식의 3배속 직렬 유한체 곱셈기 (3X Serial GF($2^m$) Multiplier Architecture on Polynomial Basis Finite Field)

  • 문상국
    • 한국정보통신학회논문지
    • /
    • 제10권2호
    • /
    • pp.328-332
    • /
    • 2006
  • 정보 보호 응용에 새로운 이슈가 되고 있는 ECC 공개키 암호 알고리즘은 유한체 차원에서의 효율적인 연산처리가 중요하다. 직렬 유한체 곱셈기의 근간은 Mastrovito의 직렬 곱셈기에서 유래한다. 본 논문에서는 polynomial basis 방식을 적용하고 식을 유도하여 Mastrovito의 직렬 유한체 곱셈방식의 3배 성능을 보이는 유한체 곱셈기를 제안하고, HDL로 기술하여 기능을 검증하고 성능을 평가한다. 설계된 3배속 직렬 유한체 곱셈기는 부분합을 생성하는 회로의 추가만으로 기존 직렬 곱셈기의 3배의 성능을 보여주었다. 비도 높은 암호용으로 연구된 유한체 곱셈 연산기는 크게 직렬 유한체 곱셈기, 배열 유한체 곱셈기, 하이브리드 유한체 곱셈기으로 분류되어 왔다. 본 논문에서는 Mastrovito의 곱셈기의 구조를 기본으로 하고, 수식적으로 공통인수를 끌어내어 후처리하는 기법을 유도하여 적용한다. 제안한 방식으로 설계한 새로운 유한체 곱셈기는 HDL로 구현하여 소프트웨어 측면 뿐 아니라 하드웨어 측면에서도 그 기능과 성능을 검증하였다.

LTE-Advanced 표준을 지원하는 $0.13-{\mu}m$ CMOS Active-RC 필터 설계 (A $0.13-{\mu}m$ CMOS Active-RC Filter for LTE-Advanced Systems)

  • 이경욱;김종명;박민경;현석봉;정재호;김창완
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2011년도 추계학술대회
    • /
    • pp.396-397
    • /
    • 2011
  • 본 논문은 LTE-Advanced 시스템을 위한 멀티채널을 선택할 수 있는 저역통과필터를 제안한다. 제안하는 필터는 5 MHz, 10 MHz, 그리고 40 MHz의 3가지 모드의 차단주파수를 제공하며 Active-RC 5차 Chebyshev 구조로 설계되었다. 저전력을 확보하면서 40 MHz의 높은 차단 주파수를 확보하기 위해서 부성 저항을 가지는 PMOS Cross-Connection Load를 사용한 연산증폭기를 필터에 적용하였다. 더불어 공정, 전압, 그리고 온도에 의한 각각의 차단주파수 변화에 대응할 수 있도록 각각 3-bit 제어 가능한 튜닝회로를 추가하였다. 제안하는 필터는 $0.13-{\mu}m$ CMOS 공정을 사용하여 설계하였으며 1.2V 전압에서 총 20.2 mW 전력을 소모한다.

  • PDF

고속철도용 트랜스폰더 텔레그램의 병렬 디스크램블링 기법 (Parallel Descrambling of Transponder Telegram for High-Speed Train)

  • 권순희;박성수;신동준;이재호;고경준
    • 한국통신학회논문지
    • /
    • 제41권2호
    • /
    • pp.163-171
    • /
    • 2016
  • 고속으로 주행하는 열차의 정확한 위치를 차상에서 검지하기 위해서는 지상에 설치된 트랜스폰더 태그로부터 위치정보를 정확하고 신속하게 수신하는 것이 필수적이다. 본 논문에서는 고속용으로 개발중인 트랜스폰더시스템의 텔레그램 적용을 위해 텔레그램 복호화(decoding) 속도를 개선하기 위한 병렬 디스크램블링 기법을 제안하였다. 텔레그램은 유저 데이터를 스크램블링(scrambling)하는 부호화(encoding) 과정을 거쳐 트랜스폰더 태그에 저장되므로, 트랜스폰더 리더가 유저 데이터를 복호화(decoding)하는 과정에서 디스크램블링(descrambling)이 필수적이다. 본 논문에서는 디스크램블링 시프트 레지스터 회로 구조 분석을 통해 텔레그램의 병렬 디스크램블링 기법을 제안하고, 제안된 기법을 사용할 경우 기존 방식에 비해 필요 클락 수를 현저히 낮출 수 있음을 보였다.

신경망과 LPC 계수를 이용한 고래 소리의 분류 (Classification of Whale Sounds using LPC and Neural Networks)

  • 안우진;이응재;김남규;정의필
    • 융합신호처리학회논문지
    • /
    • 제18권2호
    • /
    • pp.43-48
    • /
    • 2017
  • 수중천이신호는 복잡하고 시변, 비선형 및 짧은 지속성의 특성을 지니고 있어서 기준패턴으로 모델링하기가 어렵다. 본 논문에서는 이러한 신호들을 프레임간의 중첩을 허용하는 일정한 짧은 신호로 잘라서 분석한다. 더빈 알고리듬을 이용하여 20차의 선형예측계수(LPC)를 프레임마다 추출하여 2층 은닉신경망회로의 입력신호로 사용한다. 추출된 선형예측계수들의 65%는 신경망구조의 학습에 이용되고 35%는 시험용 입력신호로 사용된다. 고래소리 분류에 사용된 고래 종류는 대왕고래, 들쇠고래, 귀신고래, 혹등고래, 밍크고래, 북방긴수염고래 등이다. 결과적으로 이러한 시험용의 신호들로부터 83%이상의 고래 소리 평균 분류율을 얻을 수 있었다.

  • PDF

새 학문 창시 소개함: 깨달음경영학의 5차원 의식(영성) 철학을 통한 현대 경영철학들의 통섭 고찰(1회)-공유가치론(CSV)- (Introduction To A New Created Scientific Disciline: Management Of allSelves' Enlightenment and Empowerment(MOSEE) with 5th Dimension Spirit Paradigm shift will conciliate the modern Management Philosophies (1st Issue)-CSV)

  • 이재윤
    • 한국콘텐츠학회:학술대회논문집
    • /
    • 한국콘텐츠학회 2018년도 춘계 종합학술대회 논문집
    • /
    • pp.57-58
    • /
    • 2018
  • 자본주의가 인류사회의 행복과 공동번영에 기여하는 경제체제로서 역할을 다하려면, 자본주의 역시 시대의 변화에 맞추어 진화해야 한다. 본 논문에서는 새 시대에 걸 맞는 자본주의의 대안을 논의하고자, 저자 이재윤이 창시한 깨달음경영학(MOSEE; Management Of allSelves' Enlightenment and Empowerment)의 새로운 과학적 학문연구를 통해 새로운 실현성 영역을 추구하는 동시에, 깨달음경영의 새로운 5차원 요소인 영적 자원 및 자산(SRA: Spirit Resource and Asset)과 본질적으로 무(無)에서 유(有)를 창조하는 창조경영(MOC: Management Of Creation)에 대한 연구 및 인간의식 성장 방법론에 대하여 발표 하고자 한다. 따라서 깨달음경영학(MOSEE)에 관한 고유한 철학, 고유한 탐구 영역, 이론, 방법, 기법, 도구, 운영 원리 및 활용 분야 등을 체계적으로 설명하는 것이 목적이다. 이로써 현대의 주요한 여러 경영철학들 예컨대 CSV(마이클 포터) SI(개리 함멜) 복잡계 철학 미덕(美德)경영 등의 내재된 구조적 제약들을 분석 평가하고 한계를 극복하는 방안들을 제시함으로써 이들을 5차원의 깨달음경영학(MOSEE)의 의식(영성)경영철학으로써 통섭을 고찰하고 21세기 우주 인류 신문명 창달을 위한 5차원의 깨달음경영 혁명을 성취하고자 한다. 즉 2040년 전에 지구 인류의 고도 영성 초 과학기술 문명을 넘어서 우주 인류의 초 영성 초 과학기술 문명 창달을 선도하는 학문연구 교육 인류 사회활동을 지속적으로 해갈 것이다. 위와 같이 21세기 우주 인류의 영원한 평화 자유 지속적 번영을 이루고자 한다. 본 연구는 통섭 고찰 제1회로 마이클 포토의 공유가치(CSV: Creating Shared Value)의 통섭을 고찰한다.

  • PDF

2.4 GHz ZigBee 응용을 위한 저전력 CMOS LNA 설계 (Design of Low Power CMOS LNA for 2.4 GHz ZigBee Applications)

  • 조인신;염기수
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2006년도 춘계종합학술대회
    • /
    • pp.259-262
    • /
    • 2006
  • 본 논문에서는 2.4 GHz ZigBee 응용을 위한 저전력 CMOS LNA(Low Noise Amplifier)를 설계하였다. 제안된 회로의 설계에서 TSMC $0.18{\mu}m$ CMOS 공정을 사용하였고 current-reused stage를 이용한 2단 cascade 구조를 채택하였다. 본 논문에서는 LNA 설계 과정을 소개하고 ADS(Advanced Design System)를 이용한 모의실험 결과를 제시하여 검증하였다. 모의실험 결과, 1.0V의 전압이 인가될 때 1.38mW의 매우 낮은 전력 소모를 확인하였다. 또한 13.83dB의 최대 이득, -20.37dB의 입력 반사 손실, -22.48dB의 출력 반사 손실 그리고 1.13dB의 잡음 지수를 보였다.

  • PDF

뇌충격전류에 의한 저압용 산화아연형 바리스터의 전기적 특성변화 (Changes of Electrical Characteristics of Low-voltage ZnO Varistors by a lightning Impulse Current)

  • 이종혁;한주섭;길경석;권장우;송동영;최남섭
    • 한국정보통신학회논문지
    • /
    • 제4권4호
    • /
    • pp.793-801
    • /
    • 2000
  • 본 논문에서는 저전압 교류회로에서 과도이상전압에 대한 보호소자로 사용되는 산화아연형 바리스터의 뇌충격전류에 대한 영향에 대하여 기술하였다. 산화아연형 바리스터는 뇌충격전류에 의해 열화가 진행되며, 열화된 바리스터는 정상 운전전압에서도 열폭주에 도달하여 파괴되므로, 바리스터의 전기적 특성변화를 평가 하는 것은 대단히 중요하다. 바리스터를 가속열화시키기 위하여 국제규격 IEC 61000-4-5에 규정된 뇌충격전류를 적용하였으며, 1회의방전에 바리스터에는 약 12(J)의 에너지가 인가된다. 뇌충격전류의 인가에 따른 바리스터의 누설전류, 정격전압 등을 측정하였으며, 또한 바리스터에 뇌충격전류를 200회 인가 후 초기상태의 미세구조와 비교하였다. 실험결과로부터 바리스터는 뇌충격전류의 인가에 따라 누설전류는 증가하고 정격전압은 감소하는 경향을 나타내면서 전기적 성능이 저하됨을 확인하였다.

  • PDF

가변형 파이프라인방식 메모리를 내장한 공유버퍼 ATM 스위치의 구현 (Implementation of a Shared Buffer ATM Switch Embedded Scalable Pipelined Buffer Memory)

  • 정갑중
    • 한국정보통신학회논문지
    • /
    • 제6권5호
    • /
    • pp.703-717
    • /
    • 2002
  • 본 논문은 가변형 공유 버퍼 ATM 스위치의 구조 및 VLSI 구현에 관한 연구이다. 본 논문에서 설계한 단일 칩 공유 버퍼 ATM 스위치는 4ns접근속도의 가변형 파이프라인 방식 공유 버퍼를 내장하고 기존의 공유 버퍼 ATM 스위치들이 가지는 메모리 사이클 시간 제한을 해결한다. 내장 버퍼의 가변성을 이용하여 유연한 스위칭 성능을 지원하고 버퍼 메모리 제어와 주소 큐 제어의 독립성을 이용하여 포트 사이즈의 가변성을 제공한다. 제안된 ATM 스위치는 스위치 사이즈와 버퍼 사이즈의 가변성을 이용하여 복잡한 회로의 재설계 없이 용량 및 성능을 재구성할 수 있다. 0.6um CMOS 기술의 설계된 칩은 동작 주파수 800MHz, 640Mbps/port, 4 ${\times}$ 4 Switch Size를 지원한다.

SEED 암호 보조 프로세서의 CPLD 구현 (CPLD Implementation of SEED Cryptographic Coprocessor)

  • 최병윤;김진일
    • 융합신호처리학회논문지
    • /
    • 제1권2호
    • /
    • pp.177-185
    • /
    • 2000
  • 본 논문에서는 SEED 알고리즘을 구현하는 암호 보조 프로세서를 CPLD로 구현하였다. 속도 와면적 사이의 상반 관계를 고려하여, 암호 보조 프로세서는 1 라운드 동작을 3개의 부분 라운드로 나누고, 클록마다 하나의 부분 라운드를 수행하는 구조를 갖는다. 동작속도를 향상시키기 위해서 암호 및 복호 동작의 라운드 키를 온라인 사전 계산 기법을 사용하여 계산하였으며, 다양한 분야에 응용 할 수 있도록 4가지 동작 모드를 지원한다. 설계한 암호 프로세서는 알테라사 EPF10K100GC503-3 디바이스에 구현하고, PC ISA 버스 인터페이스를 통한 문서 파일에 대한 암$\cdot$ 복호화 동작을 통해올바른 동작이 이루어짐을 확인하였다. 설계된 회로는 약 29,300개의 게이트로 구성되며 CPLD상에서 약 18Mhz의 동작 주파수를 가지며, ECB 동작 모드에서 약 44 Mbps의 암$\cdot$복호율의 성능을 얻을 수 있었다.

  • PDF

소형 이동 로봇을 위한 회전형 보이스 코일 구동기 개발 (Design of Rotating Moving-Magnet-Type VCM Actuator for Miniaturized Mobile Robot)

  • 신부현;이승엽;이경민;오동호
    • 대한기계학회논문집A
    • /
    • 제37권12호
    • /
    • pp.1529-1534
    • /
    • 2013
  • 전자기력을 이용한 소형 회전 무빙 자석 타입 보이스 코일 구동기를 소형 이동 로봇을 위해 개발하였다. 1개의 자석과 1개의 코일 그리고 1개의 요크로 이루어진 간단한 구조이다. DC 모터와 같이 선형으로 근사화한 이론적인 모델링으로 성능을 예측하였고, 유한 요소 해석 프로그램으로 모터 상수와 복원력 상수를 계산하여 자석과 코일 사이의 공극에 따른 성능을 예측하였다. 시작품을 제작하여 실험을 통하여 60Hz 에서 공진 주파수를 가지고 주파수 대역폭이 80Hz를 가짐을 확인하여 모델링을 검증하였다. 그리고 정적으로 1.5V 입력 전압으로 약 20 deg의 회전을 확인하였다. 제안된 구동기는 개루프 제어가 가능하여 회로 구성을 간단히 할 수 있다.