• 제목/요약/키워드: 추가된 이득

검색결과 332건 처리시간 0.024초

전압조절 방식을 이용한 주파수 튜닝 아날로그 능동소자 설계 (A Design of Frequency Tuning Analog Active Element with Voltage-control)

  • 이근호;김석;송영진
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 제13회 신호처리 합동 학술대회 논문집
    • /
    • pp.983-986
    • /
    • 2000
  • 본 논문에서는 저전압(2V) 동작이 가능하도록 완전차동 구조의 아날로그 능동소자에 전압조절을 위한 튜닝 회로를 추가한 능동소자를 제안하였다. 아날로그 능동소자는 이득특성에 영향을 주는 트랜스컨덕턴스값을 증가시키기 위해 CMOS 상보형 캐스코드 방식을 이용하여 구성되었다. 0.25㎛ CMOS n-well 공정 파라미터를 이용한 HSPICE 시뮬레이션 결과, 제안된 아날로그 능동소자는 비우성극점의 제거로 안정성이 향상되었으며, 2V 공급전압하에서 42dB의 이득값과 200MHz의 단위 이득주파수 특성을 나타내었다. 소비전력값은 0.32mW를 나타내었다.

  • PDF

DVB-T2 16K LDPC 부호가 적용된 MIMO-OFDM 시스템에서의 성분 맞교환 기술 이득 (On the Gain of Component-Swapping Technique in LDPC-Coded MIMO-OFDM Systems)

  • 전성호;임중곤;경일수;김만식
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2010년도 하계학술대회
    • /
    • pp.164-167
    • /
    • 2010
  • `신호 공간 다이버시티(Signal Space Diversity)'기술은 DVB-T2 표준에 포함된 기술로써, 추가적인 전력이나 대역폭의 희생없이 검파에 있어 성능 이득을 얻을 수 있어 DVB-T2 물리계층 핵심적인 기술 중 하나로 평가받으며, 후속 표준인 DVB-NGH 에도 적용 가능성이 높은 기술이다. 본 논문에서는 '신호 공간 다이버시티' 기술을 MIMO 시스템으로 확장하기 위해서 발생하는 문제점에 대해서 분석한 뒤, 이를 해결하기 위해 제안된 '성분 맞교환(Component-Swapping)' 기술을 현재 논의 중에 있는 DVB-NGH 시스템에 적용하여 주어진 실험 환경에서 2.2~3.0dB 가량의 이득을 가짐을 실험적으로 확인하였다.

  • PDF

다중경로 이득 적응형 MMSE 검출기에 관한 연구 (A Study on the Multi-Path Gain Adaptive MMSE Detector)

  • 유동관
    • 한국컴퓨터정보학회논문지
    • /
    • 제9권2호
    • /
    • pp.89-96
    • /
    • 2004
  • 본 논문은 STBC CDMA시스템의 다중 사용자 환경을 위한 기존의 MMSE검출방식이 여러 경로의 수신신호 중에서 가장 전력이 강한 신호만을 사용하므로 상대적으로 검출능력이 떨어지는 단점이 있어 이를 보완하고자 다중 경로에 대한 이득을 추가로 적용시켜 성능을 개선시킨 다음에 이것의 성능을 기존 방식과 비교 분석하여 보았다. 개선된 검출방식의 성능 분석은 비트오율 확률분포 관점에서 이루어졌으며 이것을 기존 방식과 비교한 결과 다중경로 이득을 적용시킨 검출방식이 기존의 방식보다 채널의 지연 값, 사용자 수, 신호대 잡음에 대한 비트 오율 확률분포의 성능이 더 향상됨을 알 수 있었다.

  • PDF

전압조절 주파수 가변 적분기 설계 (A Design of Voltage-controlled frequency Tunable Integrator)

  • 이근호;이종인
    • 한국정보통신학회논문지
    • /
    • 제6권6호
    • /
    • pp.891-896
    • /
    • 2002
  • 본 논문에서는 저전압 동작이 가능하도록 완전차동 구조의 적분기에 전압조절을 위한 튜닝회로를 추가하여 새로운 적분기를 제안하였다. 제안된 적분기는 이득과 주파수 더 나아가 응용회로의 특성에 영향을 주는 트랜스컨덕턴스값을 증가시키기 위해 전류미러 방식을 이용하여 구성되었다. HSPICE 시뮬레이션 결과, 제안된 적분기는 기존의 완전자동 구조의 적분기에 비해 그 이득값이 두 배 이상 향상되었으며, 간단한 전압조절을 통한 이득 및 주파수 조절이 가능하였다.

낮은 복잡도를 가지는 구간선형 모델 기반 렌즈음영왜곡 보상 알고리즘 (Low-Complexity Lens-shading Correction Algorithm based on Piece-wise Linear Model)

  • 이보라;박현상
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2011년도 추계학술대회
    • /
    • pp.49-52
    • /
    • 2011
  • 본 논문에서는 구간선형 모델을 적용하여 낮은 복잡도를 가지는 LSC(Lens-Shading Correction) 알고리즘을 제안한다. 제안한 알고리즘은 각 화소와 렌즈 중심점으로부터 거리를 정수형으로 계산하고, 이 정수를 거리에 대한 LSC 이득값이 저장된 LUT(Look-Up Table)에 대한 주소로 적용하여, 입력 화소 값에 곱함으로써 LSC를 수행한다. 거리를 구하려면 제곱근 회로가 추가되어야 한다. LUT에 저장된 이득값은 원점으로부터의 거리에 대한 평균 이득값을 저장하고 있기 때문에, 제곱근 계산에 높은 정밀도를 할애하여도 LSC 보상된 영상의 화질에 미치는 영향은 높지 않으므로 정수형 제곱근 연산을 수행한다. 제곱근 계산은 구간 선형화하여 단지 덧셈과 쉬프트 연산만으로 제곱근 연산을 완료할 수 있도록 간략화 하였다. 제안한 알고리즘을 양산 중인 일반 카메라 모듈에 적용한 결과, 카메라모듈 제조업체의 LSC 평가 기준을 상회하는 수준으로 나타나며, 구현될 하드웨어 복잡도가 매우 낮아서 모바일 카메라 구현에 매우 적합하다.

  • PDF

Flicker Noise와 변환 이득 특성을 개선한 CMOS Mixer설계 (Design of CMOS Mixer improved Flicker Noise and Conversion Gain)

  • 임태서;김형석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 제38회 하계학술대회
    • /
    • pp.1508-1509
    • /
    • 2007
  • 본 논문에서는 TSMC 0.18um공정을 이용한 무선통신 수신기용 직접변환 방식의 Double Balanced Mixer를 설계 하였다. 제안된 mixer는 current bleeding기법과 내부에 인덕터를 추가하여 기존의 Gilbert Cell구조의 mixer에 비해 변환 이득과 Flicker Noise특성을 향상 시켰다. 모의실험결과 2.45GHz에서 11dB의 변환이득을 나타내었으며 Flicker Noise의 corner frequency는 510kHz이고 이때 잡음특성은 10.8dB이다. 이 회로의 동작전압은 1.8V이며 소모 전력은 8.8mW이다.

  • PDF

보청기를 위한 개별 BJT 소자의 효과적인 바이어스 회로 (An Efficient Bias Circuit of Discrete BJT Component for Hearing Aid)

  • 성광수;장형식;현유진
    • 전자공학회논문지SC
    • /
    • 제40권6호
    • /
    • pp.16-23
    • /
    • 2003
  • 본 논문에서 보청기를 위한 개별 BJT 소자의 효과적인 바이어스 회로를 제안한다. 보청기에 널리 사용되는 컬렉터 귀환 바이어스 회로는 부귀환 저항을 가지고 있다. 이 저항은 AC와 DC에 동시에 영향을 줌으로서 DC 바이어스 점의 변화 없이 증폭기의 이득을 변화시키기 어렵다. 또한 기존회로는 보청기의 이득이 높을 경우 전원 잡음의 정귀환으로 발진할 수 있는 단점이 있다. 제안된 회로는 컬렉터 귀환 바이어스회로에 베이스와 전원 사이에 컬렉터 저항보다 β배 더 큰 저항을 추가하여 기존회로의 두 가지 단점을 줄일 수 있다. 제안된 회로에서 DC 바이어스 점의 변화 없이 증폭기의 이득을 변경 할 수 있고 모의실험에서 기존회로보다 전원 잡음 이득을 18.5%정도 감소시킬 수 있다.

선형 캐스코드 전류모드 적분기 (Linear cascode current-mode integrator)

  • 김병욱;김대익
    • 한국전자통신학회논문지
    • /
    • 제8권10호
    • /
    • pp.1477-1483
    • /
    • 2013
  • 연속시간 전류모드 기저대역 채널선택 필터 설계를 위하여 전류이득과 단위이득 주파수를 개선시킨 저전압 선형 캐스코드 전류모드 적분기를 제안하였다. 제안된 전류모드 적분기는 CMOS 상보형 회로로 구성된 완전 차동 형태의 입 출력단으로 구성하였으며, 여기에 캐스코드 트랜지스터를 추가시킴으로써 바이어스 단을 구성하여 선형영역에서 동작시켜 저전압 구조에 적합하도록 설계하였다. 이 때 바이어스 전압을 선택적으로 제어하여 주파수 대역이 가변될 수 있도록 설계하였다. 시뮬레이션 결과를 통해 설계한 선형 캐스코드 전류모드 적분기가 저전압 동작, 전류 이득 및 단위이득 주파수 등 모두 만족할 만한 특성을 가지고 있음을 확인하였다.

기준 전압 스케일링을 이용한 12비트 10MS/s CMOS 파이프라인 ADC (A 12b 10MS/s CMOS Pipelined ADC Using a Reference Scaling Technique)

  • 안길초
    • 대한전자공학회논문지SD
    • /
    • 제46권11호
    • /
    • pp.16-23
    • /
    • 2009
  • 본 논문에서는 낮은 전압 이득 특성을 갖는 증폭기를 이용한 12비트 10MS/s 파이프라인 ADC를 제안한다. 증폭기의 낮은 전압 이득 특성에 의한 MDAC의 잔류 전압 이득 오차를 보상하기 위해 기준 전압 스케일링 기법을 적용한 파이프라인 ADC 구조를 제안하였다. 증폭기 오프셋에 의한 제안하는 ADC의 성능 저하를 개선하기 위해 첫 단 MDAC에 오프셋 조정이 가능한 증폭기를 사용하였으며, 낮은 증폭기 전압 이득으로 인해 발생하는 메모리 효과를 최소화하기 위해 추가적인 리셋 스위치를 MDAC에 적용하였다. 한편, 45dB 수준의 낮은 전압 이득을 갖는 증폭기를 기반으로 구성된 시제품 ADC는 $0.35{\mu}m$ CMOS 공정으로 제작되었으며, 측정된 최대 DNL 및 INL은 각각 0.7LSB 및 3.1LSB 수준을 보인다. 또한 2.4V의 전원 전압과 10MS/s의 동작 속도에서 최대 SNDR 및 SFDR이 각각 62dB와 72dB이며, 19mW의 전력을 소모한다.

도파기와 기생 패치를 이용한 직렬-급전 다이폴 쌍 안테나의 이득 향상 (Gain Enhancement of Series-fed Dipole Pair Antenna Using Director and Parasitic Patches)

  • 여준호;이종익
    • 한국정보통신학회논문지
    • /
    • 제21권10호
    • /
    • pp.1855-1861
    • /
    • 2017
  • 본 논문에서는 한 개의 도파기, 두 개의 기생 패치를 이용하여 이중 직렬-급전 다이폴 쌍 안테나(series-fed dipole pair antenna; SDPA)의 이득을 향상시키는 방법에 관하여 연구하였다. 변형된 밸런을 이용하여 대역폭을 늘리고, 한 개의 도파기와 두 개의 기생 패치를 추가하여 중간 및 고주파수 대역에서 이득을 높였다. 도파기와 기생 패치 사이의 거리에 따른 안테나의 특성 변화를 분석하여 1.55-2.98 GHz 대역에서 7 dBi 이상의 이득을 갖는 SDPA를 설계하였다. 성능 검증을 위해 제안된 SDPA를 $90mm(L){\times}135mm(W)$의 크기로 FR4 기판 위에 제작하였다. 제작된 안테나는 전압 정재파비(voltage standing wave ratio; VSWR)가 2 이하인 대역이 1.56-3.10 GHz으로 나왔다. 또한 1.54-3.00 GHz 대역에서 이득이 7 dBi 이상을 유지하는 것을 확인하였다.