• 제목/요약/키워드: 증폭기 전압이득

검색결과 208건 처리시간 0.024초

5.25GHz 저잡음 증폭기를 위한 새로운 고주파 BIST 회로 설계 (Design of a New RF Built-In Self-Test Circuit for 5.25GHz SiGe Low Noise Amplifier)

  • 류지열;노석호;박세현;박세훈;이정환
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2004년도 춘계종합학술대회
    • /
    • pp.635-641
    • /
    • 2004
  • 본 논문에서는 802.113 무선 근거리 통신망(wireless LAM)용 5.25GHz 저잡음 증폭기(LNA)에 대해 고가 장비를 사용하지 않고도 전압이득, 잡음지수 및 입력 임피던스를 측정할 수 있는 새로운 형태의 고주파 81ST(Built-In Self-Test, 자체내부검사)회로 설계 및 검사 기술을 제안한다. 본 연구에서 제작된 BIST 회로는 기존의 고가 검사 장비 대신 고주파 회로의 결함검사나 성능검사에 적용될 수 있다. 이러한 BIST 회로는 1V의 공급전압에서 동작하며, 0.18$\mu\textrm{m}$ SiGe 공정으로 제작되어 있다. 이러한 접근방법은 입력 임피던스 정합과 출력 전압 측정을 이용한다. 본 방법에서는 DUT(Device Under Test: 검사대상이 되는 소자)와 BIST 회로가 동일 칩 상에 설계되어 있기 때문에 측정할 때 단지 디지털 전압계와 고주파 전압 발생기만이 필요하며, 측정이 간단하고 비용이 저렴하다는 장점이 있다. BIST 회로가 차지하는 면적은 LNA가 차지하는 전체면적의 약 18%에 불과하다.

  • PDF

전원전압 0.5V에서 동작하는 심전도계 (Design of 0.5V Electro-cardiography)

  • 성민혁;김재덕;최성열;김영석
    • 한국정보통신학회논문지
    • /
    • 제20권7호
    • /
    • pp.1303-1310
    • /
    • 2016
  • 본 논문에서는 전원전압 0.5V의 심전도 검사기(ECG)를 설계하고 칩으로 제작하여 성능을 확인하였다. ECG는 계측 증폭기, 6차 gm-C 저역 통과 필터 그리고 가변이득증폭기로 구성되어 있다. 계측증폭기는 이득이 34.8dB, 6차 gm-C 저역 통과 필터는 400Hz의 차단주파수를 가지게 설계되었다. 저역 통과 필터의 연산 트랜스컨덕턴스 증폭기는 저전압 동작을 위하여 차동 바디 입력 방법을 사용하였다. 가변이득증폭기의 이득 범위는 6.1~26.4dB로 설계되었다. 설계된 심전도 검사기는 TSMC $0.18{\mu}m$ CMOS 공정을 이용하여 $858{\mu}m{\times}580{\mu}m$의 칩크기로 제작되었다. 측정은 입력 신호를 포화시키지 않도록 외부 연결 저항을 조절하여 이득을 낮춘 상태에서 진행한바, 중간 주파수 이득 28.7dB, 대역폭은 0.5 - 630Hz을 얻었으며, 전원전압 0.5V에서 동작함을 확인하였다.

저 전력 24-GHz CMOS 저 잡음 증폭기 (Low-Power 24-GHz CMOS Low Noise Amplifier)

  • 성명우;;;최근호;김신곤;;허성진;길근필;;류지열;노석호;윤민
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2016년도 추계학술대회
    • /
    • pp.647-648
    • /
    • 2016
  • 본 논문에서는 차량용 레이더를 위한 저 전력 24GHz CMOS 저 잡음 증폭기를 제안한다. 이러한 회로는 1.8볼트 전원에서 동작하며, 저 전력에서도 높은 전압 이득과 낮은 잡음지수를 가지도록 설계되어 있다. 제안한 회로는 TSMC $0.13{\mu}m$ 고주파 CMOS 공정으로 구현되어 있다. 제안한 회로는 최근 발표된 연구결과에 비해 저 전력동작에서 높은 전압이득 및 낮은 잡음지수 특성을 보였다.

  • PDF

MOS Transistor를 이용한 착동증폭기 (MOS Transistor Differential Amplifier)

  • 이병선
    • 대한전자공학회논문지
    • /
    • 제4권4호
    • /
    • pp.2-12
    • /
    • 1967
  • MOS 전계효과 transistor를 이용하여 직류착동증폭기를 설계하여 A 정도의 극미소직류전류를 측정하는 장치에 관한 연구이다. 등가회로를 이용하여 전압이득과 동상전압변별비를 주는 식을 유도하였으며 유효등가 source 저항을 대단히 높이기 위한 정전류원회로의 실현을 위한 해석을 하였다. 전압이득은 6.6, 상온에서의 drift는 하루에 1.5mv 정도이고 동상전압변별비는 최고 84db 이었다. 이것은 MOS transistor의 대단히 높은 입력저항의 특징을 살려 전잡상등에서 나오는 극미소직류전류의 측정을 간단하게 할 수 있게 하는 것이다.

  • PDF

광섬유 증폭기에서의 이득제어 방법과 제어기 설계 (Cain Control Method and Controller Design in Erbium-Doped fiber Amplifier)

  • 염진수;이정찬;류광열;허창우
    • 한국정보통신학회논문지
    • /
    • 제6권3호
    • /
    • pp.434-439
    • /
    • 2002
  • 본 연구는 파장 분할 다중화(WDM:Wavelength Division Multiplexing) 방식 전송 시스템 (Transmission System)에 사용되는 어븀 첨가 광섬유 증폭기(EDFA : Erbium-Doped Fiber Amplifier)의 이득 제어(Gain Control) 방법에 관한 것으로 어븀 첨가 광섬유에서 상호 이득 포화(Cross Gain Saturation) 현상, 이득 비동질 (Gain In-homogeneity) 특성, 그리고 어븀 이온의 밀도 반전(Population Inversion)의 변화 에 의해 출력되는 다 파장 광 신호들의 광 세기가 각기 다르게 출력되는 현상을 고출력을 내도록 구성된 어븀 첨가 광섬유 증폭기와 고속 제어기를 구성하여 위 현상들을 억제하며 이득을 제어하기 위한 레이저 다이오드(Laser Diode : LD)의 제어전압 조사하고, 얻어진 결과들을 토대로 이득 제어에 적합한 방법을 제시하고 제어기를 설계한다.

광섬유 증폭기에서의 이득제어 방법과 제어기 설계 (Cain Control Method and Controller Design in Erbium-Doped Fiber Amplifier)

  • 염진수;이정찬;류광열;허창우
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2002년도 춘계종합학술대회
    • /
    • pp.293-297
    • /
    • 2002
  • 본 연구는 파장 분할 다중화(WDM: Wavelength Division Multiplexing) 방식 전송 시스템 (Transmission System)에 사용되는 어븀 첨가 광섬유 증폭기(EDFA: Erbium-Doped Fiber Amplifier)의 이득 제어(Cain Control) 방법에 관한 것으로 어븀 첨가 광섬유에서 상호 이득 포화 (Cross Cain Saturation) 현상, 이득 비동질(Cain In-homogeneity) 특성, 그리고 어븀 이온의 밀도. 반전(Population Inversion)의 변화에 의해 출력되는 다 파장 광 신호들의 광세기가 각기 다르게 출력되는 현상을 고출력을 내도록 구성된 어븀 첨가 광섬유 증폭기와 고속 제어기를 구성하여 위 현상들을 억제하며 이득을 제어하기 위한 레이저 다이오드(Laser Diode : LD)의 제어전압 조사하고, 얻어 진 결과들을 토대로 이득 제어에 적합한 방법을 제시하고 제어기를 설계한다.

  • PDF

모바일 TV 튜너용 VHF대역 및 UHF 대역 가변 이득 저잡음 증폭기 (A VHF/UHF-Band Variable Gain Low Noise Amplifier for Mobile TV Tuners)

  • 남일구;이옥구;권구덕
    • 전자공학회논문지
    • /
    • 제51권12호
    • /
    • pp.90-95
    • /
    • 2014
  • 본 논문에서는 다양한 모바일 TV 규격을 지원할 수 있는 모바일 TV 튜너용 VHF 및 UHF 대역 가변 이득 저잡음 증폭기를 제안한다. 제안한 VHF 대역 가변 이득 증폭기는 외부 매칭 소자를 제거하기 위해 저항 피드백을 이용하여 저잡음 증폭기와 저주파수 잡음 특성을 개선하기 위해 PMOS 입력을 사용하는 싱글-차동 증폭기, 이득 범위를 제어하기 위해 저항 피드백 부분과 감쇄기로 구성된다. 제안한 UHF 대역 가변 이득 증폭기는 잡음 특성과 외부 간섭 신호 제거 특성을 향상시키기 위해 협대역 저잡음 증폭기와 $g_m$ 가변 방식을 이용하여 이득을 제어할 수 있는 싱글-차동 증폭기와 감쇄기로 구성된다. 제안한 VHF 및 UHF 대역 가변 이득 저잡음 증폭기는 $0.18{\mu}m$ CMOS 공정을 사용하여 설계하였고, 전원 전압 1.8 V에서 각각 22 mA와 17 mA 의 전류를 소모하면서 약 27 dB와 27 dB의 전압 이득, 1.6-1.7 dB와 1.3-1.7 dB의 잡음 지수, 13.5 dBm와 16 dBm의 OIP3의 성능을 보인다.

저전압 3V CMOS 프로그래머블 이득 증폭기 설계 (Design of A Low-voltage 3V CMOS Programmable Gain Amplifier)

  • 송제호;방준호;유재영
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2011년도 춘계학술논문집 1부
    • /
    • pp.358-361
    • /
    • 2011
  • 본 논문에서는 ADSL용 아날로그 Front-end의 수신단과 송신단에 활용하기 위한 저전압 특성의 3V CMOS 프로그램머블 증폭기(PGA)를 설계하였다. 설계된 수신단의 PGA는 1.1MHz로 연속시간 저역통과 필터와 연결하여 0dB에서 30dB까지 이득을 조정해주며, 송신단의 PGA는 138kHz의 저역필터와 연결하여 -15dB에서 0dB까지의 이득을 조정할 수 있다. 모든 PGA의 이득은 디지털 로직과 메인 컨트롤러에 의해서 프로그램될 수 있도록 설계하였다. 설계된 PGA는 $0.35{\mu}m$ CMOS 파라미터를 이용하여 Hspice 시뮬레이션으로 그 특성을 확인하였다.

  • PDF

뇌전도 신호 처리용 아날로그 전단부 구현 (Implementation of an analog front-end for electroencephalogram signal processing)

  • 김민철;심재훈
    • 한국산업정보학회논문지
    • /
    • 제18권5호
    • /
    • pp.15-18
    • /
    • 2013
  • 본 논문은 뇌전도 신호 처리를 위한 아날로그 전단부를 제시한다. 일반적으로 뇌전도 신호는 낮은 주파수 대역에 존재하고 신호의 크기가 미약하므로 이를 처리하기 위한 아날로그 전단부는 높은 전압 이득 및 공통모드 제거비를 가져야 하며 저주파 잡음을 효과적으로 억제해야 한다. 본 논문에서 제시하는 아날로그 전단부는 가변 이득 계측 증폭기와 대역통과 필터로 구성되어 있다. 낮은 주파수의 잡음을 제거하기 위하여 주파수 chopping을 적용하였다. 본 논문의 회로는 0.18um CMOS 공정을 이용하여 제작하였으며 측정 결과 최대 60dB의 전압이득과 100dB 이상의 공통모드 제거비를 내는 것을 확인하였다.

저전력 광대역 바이폴라 전류 콘베이어(CCII)와 이를 이용한 유니버셜 계측 증폭기의 설계 (A Design of Low-Power Wideband Bipolar Current Conveyor (CCII) and Its Application to Universal Instrumentation Amplifiers)

    • 대한전자공학회논문지SD
    • /
    • 제41권5호
    • /
    • pp.143-152
    • /
    • 2004
  • 새로운 구성의 저전력 광대역 바이폴라 전류 콘베이어(CCII)를 제안하고 이것을 이용한 유니버셜 계측 증폭기(UIA)를 설계하였다. 설계된 CCII는 정확한 전류 및 전압 전달특성과 낮은 전류 입력단자의 임피던스를 위해 종래의 AB급 CCII의 회로에 적응성 전류 바이어스 회로를 사용하였다. 설계된 UIA는 제안한 2개의 CCII와 4개의 저항기만으로 구성되며, 입력 신호의 선택과 저항기의 사용에 따라, 3가지 종류의 계측 증폭기를 실현할 수가 있다. 시뮬레이션 결과, 제안한 CCⅡ는 2.0Ω의 전류 입력 임피던스를 갖고, 이 CCII를 전압 증폭기로 응용할 때 0에서 50㎑까지의 주파수 범위에서 최대 60㏈의 이득을 갖고 있다는 것을 확인하였다. 또한, -100㎃에서 100㎃까지의 전류 범위에서도 우수한 전류 폴로워 특성을 갖고 있다는 것을 확인하였다. 설계된 UIA는 저항기의 정합에 관계없이 3가지 계측 기능을 갖고 있다는 것을 확인하였다. 완전-차동 전압 계측 증폭기로 사용할 때 0에서 100㎑까지의 주파수 범위에서 40㏈의 전압 이득을 갖고 있다. 공급 전압 ±2.5V에서 CCII와 UIA의 전력 소비는 각각 0.75㎽와 1.5㎽이다.