• 제목/요약/키워드: 주파수 하향 변환기

검색결과 55건 처리시간 0.026초

수풀투과를 위한 초 광대역 레이더의 송수신기 설계 (Design of Ultra Wide Band Radar Transceiver for Foliage Penetration)

  • 박규철;선선구;조병래;이정수;하종수
    • 한국위성정보통신학회논문지
    • /
    • 제7권1호
    • /
    • pp.75-81
    • /
    • 2012
  • 무인 차량의 야지 자율 주행을 위한 목적으로 수풀 뒤쪽에 가려져 있는 장애물을 탐지하고 회피하기 위해 수풀을 투과하여 차량의 전방을 고해상도로 영상화할 수 있는 근거리 초 광대역 영상 레이더의 송수신기를 설계한다. 송신기는 방위각 해상도를 향상시키기 위해 좌측과 우측으로 송신할 수 있도록 두 개의 송신기가 요구되며, 수신기의 경우는 영상을 합성하기 위하여 다채널 수신기가 요구된다. 송신기는 고 전력 증폭기와 채널 선택 스위치 및 파형 발생 모듈로 구성된다. 수신기는 16 채널 수신기, 수신 채널 변환기, 중간 주파수 하향 변환 모듈로 세분화 할 수 있다. 제안한 구조를 제작하기 전에 모델링 및 시뮬레이션 방법을 통해 여러 파라메타를 도출함으로서 가능성을 입증하였다. 그리고 제안한 송수신기를 산업용 부품을 이용하여 제작하고 성능 파라미터를 측정하여 모든 설계 요구 조건이 만족됨을 확인하였다.

One-chip 고주파 단말기에의 응용을 위한 고집적 HBT 다운컨버터 MMIC (A Highly Integrated HBT Downconverter MMIC for Application to One-chip RF tranceiver solution)

  • 윤영
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제31권6호
    • /
    • pp.777-783
    • /
    • 2007
  • In this work, a highly integrated downconverter MMIC employing HBT(heterojunction bipolar transistor) was developed for application to one chip tranceiver solution of Ku-band commercial wireless communication system. The downconverter MMIC (monolithic microwave integrated circuit) includes mixer filter. amplifier and input/output matching circuit. Especially, spiral inductor structures employing SiN film were used for a suppression of LO and its second harmonic leakage signals. Concretely, they were properly designed so that the self-resonance frequency was accurately tuned to LO and its second harmonic frequency, and they were integrated on the downconverter MMIC.

2차 BPS 시스템의 interpolant 필터에 대한 최적 위상 설계 (Design of the Optimal Phase for the Interpolant Filter in the Second-order Bandpass Sampling System)

  • 백제인
    • 전자공학회논문지
    • /
    • 제53권3호
    • /
    • pp.132-139
    • /
    • 2016
  • 대역통과 표본화(BPS: bandpass sampling) 기술은 아날로그 신호를 디지털 신호로 변환할 때 표본화하고자 하는 신호의 주파수보다 낮은 주파수로 표본화하는 것을 말한다. BPS 처리만으로도 수신 신호의 스펙트럼이 기저대역에 나타나게 되기 때문에 주파수 하향변환기를 사용하지 않을 수 있어 편리하다. 2차 BPS 시스템은 BPS 과정으로 인하여 발생될 수 있는 aliasing 간섭 성분을 제거하고자 2개의 표본화기를 사용하는 장치이다. 본 논문에서는 2차 BPS 시스템의 aliasing 간섭 성분을 최대로 제거하도록 interpolant 필터의 위상을 최적 설계하는 방식을 제시하였다. 이 방식은 수학적으로 유도된 것으로서, BPS 입력 스펙트럼의 어떠한 조건에서도 항상 성립한다. 수신 신호 전력 스펙트럼을 다양하게 변화시키면서 제안된 방식에 따른 성능 개선 효과를 통계적으로 조사하였고, 기존의 준최적 방식과 비교할 때 최대 5~20 [dB]의 성능 개선이 있음을 확인하였다.

디지털위성중계기용 성능입증장치의 설계 및 구현에 대한 연구 (A Study on the Design and Implementation of EGSE for Digital Satellite Communication)

  • 김기중
    • 한국전자통신학회논문지
    • /
    • 제13권3호
    • /
    • pp.503-508
    • /
    • 2018
  • 본 연구는 디지털위성중계기용 성능입증장치의 설계 및 구현에 대해 기술하였다. 성능입증장치(EGSE : Electrical Ground Support Equipment)는 디지털위성중계기를 평가하는 장비로 정밀하고 정확한 측정이 요구된다. 성능입증장치는 디지털위성중계기를 검증하기 위하여 위성버스를 모사한 PLDIU(Payload Distribution and Interface Unit)와 계측장비연동장치, SHF대역 상향주파수/하향주파수 변환장치, 모뎀 등으로 구성되어 있다. 성능입증장치는 디지털위성중계기를 제작 후 성능확인 및 열진공시험 등의 우주환경시험 시 활용하였다.

CDMA2000 1X용으로 구현된 스마트 안테나 기지국 시스템의 성능분석 (Performance Analysis of Smart Antenna Base Station Implemented for CDMA2000 1X)

  • 김성도;이원철;최승원
    • 한국통신학회논문지
    • /
    • 제28권9A호
    • /
    • pp.694-701
    • /
    • 2003
  • 본 논문에서는 CDMA2000 1X용 스마트 안테나 기지국을 구현하고 기지국 각 모듈의 구조와 새로운 기능을 소개한다. 구현된 스마트 안테나 기지국은 배열안테나, 주파수 상/하향 변환기, ADC/DAC, 확산기/역확산기, 길쌈 부호기/비터비 복호기, 탐색기, 추적기, 빔포머, 캘리브레이션(calibration) 등 여러 종류의 서브 시스템으로 구성되는 복합 시스템이다. 캘리브레이션 과정을 거친 후 순방향과 역방향 링크에서 원하는 빔패턴이 생성됨을 실험을 통해서 확인하였다. 또한, 본 논문의 스마트 안테나 기지국에 채택된 적응 알고리즘이 가입자당 4개의 핑거를 지원하는데 충분한 속도와 정확성을 가짐을 확인 하였으며, PCS 대역의 상용 단말기를 사용한 실험을 통해 제안된 스마트 안테나 기지국이 기존의 다이버시티 기지국에 비해 우수한 성능을 가짐을 FER(Frame Error Rate)로 확인하였다.

FMCW 레이더용 W-대역 단일칩 수신기 MMIC (W-band Single-chip Receiver MMIC for FMCW Radar)

  • 이석철;김영민;이상호;이기홍;김완식;정진호;권영우
    • 전자공학회논문지
    • /
    • 제49권10호
    • /
    • pp.159-168
    • /
    • 2012
  • 본 논문에서는 $0.15{\mu}m$ GaAs pHEMT 기술을 이용하여 FMCW(Frequency-modulated continuous-wave) 레이더용 W-band 단일칩 수신기 MMIC를 구현하였다. 제작된 수신기는 4 단 저잡음 증폭기, 하향 변환 혼합기, 3 단 LO 버퍼 증폭기로 구성되어 있다. 수신기의 저잡음 특성과 선형성 향상을 위해 저잡음 증폭기의 성능을 최적화시켰다. 혼합기는 선형성 특성 및 낮은 IF 주파수에서 저잡음 특성을 위하여 저항성 혼합기로 설계하였다. W-대역에서 혼합기를 구동시키기 위해서는 높은 LO 입력이 요구되므로 추가적인 LO 버퍼 증폭기를 설계하였다. 단일칩 수신기의 측정 결과, RF 주파수 $f_0$ GHz, LO 입력 전력 -1 dBm, 그리고, IF 주파수 100 MHz에서, 6.2 dB의 변환 이득, 5.0 dB의 잡음 지수, 그리고, -12.8 dBm의 1-dB 이득 감쇄 입력 전력($P_{1dB,in}$) 등의 우수한 특성을 얻었다.

2차 BPS 시스템의 다중 대역 interpolant 필터 (The Multiband Interpolant Filter in the Second-order BPS System)

  • 김혁;백제인
    • 전자공학회논문지
    • /
    • 제50권7호
    • /
    • pp.225-230
    • /
    • 2013
  • 입력 신호보다 낮은 주파수로 표본화하는 BPS (bandpass sampling) 기술은 별도의 주파수 하향 변환기를 사용하지 않고 표본화 처리만으로 기저 대역 신호를 얻을 수 있으므로 수신기 회로를 간소화할 수 있어 유리하다. 표본화 장치를 2개 사용하는 2차 BPS 방식은 aliasing 현상에 의하여 기저 대역에서 간섭이 발생하더라도 표본화된 두 가지 BPS 신호 사이의 관계를 이용하여 간섭 성분을 제거할 수 있다. 이 때 사용되는 interpolant 필터는 두 BPS 신호 사이의 위상을 조절하는 것으로서, 간섭 제거 성능을 결정하는 중요한 요소이다. 본 논문에서는 다중 대역으로부터 여러 개의 간섭 신호가 aliasing으로 유입될 때 하나의 interpolant 필터를 사용하면서 이들을 한꺼번에 제거할 수 있는 다중 대역 interpolant 필터를 제안하였다. 또한 제거할 간섭 신호가 없는 경우에는 수신하려는 신호 성분의 세기를 증대시킴으로써 신호의 품질을 3dB 개선시키는 방안을 제안하였다. 컴퓨터 시뮬레이션을 수행하여 제안된 방법이 타당함을 확인하였다.

다중 aliasing 소거를 위한 2차 BPS 시스템의 설계 (Design of Second-order BPS Systems for the Cancellation of Multiple Aliasing)

  • 백제인
    • 전자공학회논문지
    • /
    • 제52권3호
    • /
    • pp.162-170
    • /
    • 2015
  • BPS(bandpass sampling) 기술은 입력 신호보다 낮은 주파수로 표본화하는 것으로서, 표본화 처리만으로 기저 대역 신호를 얻을 수 있다. 이 덕분에 별도의 주파수 하향 변환기를 사용하지 않아도 되어, 수신기 회로 구현이 간소화 된다. 2차 BPS 방식은 표본화 장치를 2개 사용하는 것이며, 표본화로 인하여 aliasing 간섭이 발생하더라도 두 가지 BPS 신호를 결합함으로써 간섭 성분을 제거할 수 있다. 본 논문에서는 여러 개의 간섭이 한꺼번에 신호 성분에 aliasing 되는 경우에 대한 2차 BPS 시스템의 설계 문제를 다루었다. 신호 대 간섭 비를 극대화시키도록 interpolant 필터의 최적 위상값을 구하는 방법을 분석하였고, BPS 입력단의 전력밀도 스펙트럼 자료를 이용하여 준최적 위상값을 구하는 실용적인 공식을 도출하였다. 제안된 시스템에 대하여 컴퓨터 시뮬레이션을 수행하였고, 다중 aliasing을 고려함으로써 신호 대 간섭 비가 증가되는 것을 확인하였다.

능·수동 듀얼(Dual) 모드 GPS 안테나를 위한 0.13㎛ CMOS 고주파 프론트-엔드(RF Front-end) (A 0.13 ㎛ CMOS Dual Mode RF Front-end for Active and Passive Antenna)

  • 정춘식;이승민;김영진
    • 한국항행학회논문지
    • /
    • 제13권1호
    • /
    • pp.48-53
    • /
    • 2009
  • 본 논문은 1P8M CMOS $0.13{\mu}m$ 공정을 이용하여 GPS응용에 적합한 프론트-엔드(front-end)를 구현하였다. 저잡음 증폭기(LNA)는 능동 안테나와 수동 안테나를 지원하기 위해 높은 전압이득과 낮은 잡음지수(Noise Figure)의 LNA1모드와 낮은 이득과 높은 입력 3차 교차점(IIP3: 3rd Input Intercept Point)의 LNA2모드로 동작한다. 두 LNA의 측정된 성능은 1.2 V의 공급전압에서 각각 3.2/2 mA의 전류를 이용하여 16.4/13.8 dB 이득과, 1.4/1.68 dB NF, 그리고 -8/-4.4 dBm의 IIP3값을 갖는다. 쿼드 하향주파수 혼합기(quadrature downconversion 혼합기)는 트랜스임피던스 증폭기(transimpedance amplifier)와 가변저항을 이용하여 27.5 dB에서 41 dB의 변환이득을 갖는다. 프론트-엔드는 LNA1모드 동작 시 6.6 mW의 전력을 소모하여 39.8 dB의 변환이득, 2.2 dB의 잡음지수와 -33.4 dBm의 IIP3의 성능을 갖는다.

  • PDF

DGS 구조를 이용한 자기발진혼합형 주파수 하향변환기 설계 (Design of A Self Oscillating and Mixing Frequency Down-Converter Using A DGS)

  • 정명섭;박준석;김형석;임재봉
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제52권11호
    • /
    • pp.536-543
    • /
    • 2003
  • In this paper, we describe a unique self oscillating and mixing (SOM) down-converter design using a modified defected ground structure (DGS). The proposed SOM converter is consisted of self-oscillator, which can produce negative resistance and select resonance frequency, RF matching circuit, and IF low pass filter. As the advantage of this SOM converter can mix LO and RF signals as well as inducing LO signal with only one active device. it is designed as a simple structure and the low cost. Also, there is easy advantage to be applied in RFIC/MMIC technology because it offers excellent phase noise performance in spite of using micro-strip structure. The LO signal for the proposed SOM converter is designed at 1㎓ and RF frequency was chosen to be 800MHz. The achieved conversion loss and phase noise performances of the implemented SOM converter are 15㏈ and -95dBc/Hz at 100KHz offset frequency respectively. The equivalent circuit parameters for DGS are extracted by using a three dimensional EM simulator and simple circuit analysis method.