• Title/Summary/Keyword: 정합 회로

Search Result 936, Processing Time 0.024 seconds

Fabrication of periodically poled lithium niobate and quasi-phase matched second harmonic generation (주기적 분극반전된 LiN$bO_3$ 결정의 제작과 유사위상정합 2차조화파 발생)

  • 노정훈;김홍기;전옥엽;차명식;김봉기;이범구
    • Proceedings of the Optical Society of Korea Conference
    • /
    • 2000.02a
    • /
    • pp.306-307
    • /
    • 2000
  • 1962년 Armstrong 등에 의해 second harmonic generation(SHG) 의 이론이 완성된 후 SHG 효율을 높이기 위한 방법으로 비선형성이 큰 물질의 개발과 더불어 위상정합(phase matching)을 만족시키는 여러가지 방법이 연구 되었다. 특히 위상정합의 경우 지금까지는 복굴절을 이용하는 방법이 널리 사용되었으나 이 경우 입사광의 파장이 제한적이고, 많은 무기물 결정에서 비선형광학계수의 가장 큰 텐서 성분인 $d_{zzz}$를 사용할 수 없다는 단점을 가지고 있다. 반면 유사위상정합(Quasi-phase matching:QPM) 은 비선형광학계수( $d_{zzz}$)의 방향을 결맞음 길이(coherence length)마다 분극반전 시켜주어 2차 조화파의 진폭을 길이방향으로 계속 증가시키는 방법으로 구역반전된 길이를 조절하면 거의 모든 파장에 대해 비임계 위상정합( $d_{zzz}$ 사용)이 가능하고, 2차 조화파가 기본파의 전파경로에서 벗어나는 walk-off 현상이 없어 SHG 전환효율을 극대화할 수 있다. (중략). (중략)

  • PDF

Microstrip Line Sensor of Partial Discharge for Rotating Machine (회전기내 부분방전 검출을 위한 마이크로스트립 라인 센서)

  • Heo, Chang-Keun;Kim, Yong-Joo;Kang, No-Weon;Kang, Dong-Sik;Chae, Soo-Jeong;Jung, Hyun-Kyo
    • Proceedings of the KIEE Conference
    • /
    • 2003.07c
    • /
    • pp.1855-1857
    • /
    • 2003
  • 부분방전시험은 고전압 고정자 권선의 절연상태를 검사, 평가 할 수 있는 중요한 수단이다. 전동기와 발전기에서 일어나는 절연 악화의 징후로써 부분방전이 발생되며, 이러한 부분방전 신호를 검출하기 위한 센서로 SSC(Stator Slot Couple)를 사용한다. 하지만 현재 사용되고 있는 대부분의 SSC의 경우 설계에 있어 특성 임피던스가 실제구조에서 정확히 고려되지 않는 경향이 있다. 실제로 고정자 슬롯에 부착된 마이크로스트립 센서의 특성 임피던스는 정확히 50옴으로 정합 되지 않으며 이것은 센서의 성능에 중요한 영향을 미치게 된다. 그러므로 본 논문에서는 부분방전 센서의 성능을 개선시키기 위해 결합 전송선로(Coupled transmission line)를 이용한 임피던스 정합회로를 제안하고자 한다. 제안된 센서의 성능을 입증하기 위하여 고정자 슬롯에 설치된 기존의 SSC와 임피던스 정합회로를 부착한 센서를 시뮬레이션 한 후 비교 분석하였다. 결과적으로 제안된 정합 회로는 광대역 임피던스 정합 특성을 가지며 임피던스 부정합 때문에 일어나는 기존 SSC의 성능 악화를 개선할 수 있었다.

  • PDF

Dual-Band MIMO Antenna Using a Band Stop Matching Circuit for USB Dongle Applications (대역 저지 특성을 갖는 정합 회로를 이용한 USB Dongle용 이중 대역 MIMO 안테나)

  • Han, Min-Seok;Choi, Jae-Hoon
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.20 no.9
    • /
    • pp.924-929
    • /
    • 2009
  • In this paper, a dual-band MIMO antenna with a band stop matching circuit for next generation USB dongle application is proposed. The proposed multiband MIMO antenna consists of two dual-band PIFAs which provide wideband characteristics. In order to improve the isolation characteristic at the LTE(Long Term Evolution) band, a band stop matching circuit was inserted at the corner of each antenna element. The inserted band stop matching circuit is to suppress the surface current at the specific frequency band and to generate two additional resonances around 770 MHz for LTE band and near 830 MHz for digital communications network(DCN) service. The proposed MIMO antenna can cover LTE and DCN services, simultaneously.

유도결합 플라즈마에서 임피던스 정합조건을 용한 비침투식 진단방법

  • Kim, Yeong-Do;Jeong, Jin-Uk
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.02a
    • /
    • pp.202-202
    • /
    • 2013
  • 유도결합 플라즈마 방전 시 사용되는 L형 임피던스 정합기(impedance matcher)의 경우 일반적으로 직렬 및 병렬 콘데서가 연결되어있으며, 임피던스 정합조건이 되었을때 전원과 안테나 사이에 있는 임피던스 정합기의 소자값이 특정 값을 가지게 된다. 유도결합 플라즈마를 진단하기 위한 여러 방법들이 연구되어 왔지만, 이러한 임피던스 정합조건과 플라즈마 내부 변수들의 상관 관계에 대한 연구는 보고된 바 없다. 본 연구에서는 유도결합 플라즈마의 임피던스 정합조건과 유도결합 플라즈마의 변압기 회로모델를 이용하여 플라즈마 저항 및 플라즈마 인덕턴스를 구하기 위한 관계식을 도출하고 임피던스 정합기의 직렬 및 병렬 콘덴서 용량값 측정하여 플라즈마 저항 및 플라즈마 인덕턴스값을 계산하였다. 결과 검증을 위해 다양한 압력 및 전력 조건에서 부유랑뮤어 탐침법을 이용하여 플라즈마 밀도를 측정해 비교해 보았으며, 두 결과의 경향성은 잘 일치함을 확인하였다.

  • PDF

Design of DC Matching Circuit for Active Replica LDO Regulator (능동 Replica LDO 레귤레이터를 위한 DC정합회로 설계)

  • Yu, Jae-Young;Bang, Jun-Ho;Ryu, In-Ho;Lee, Woo-Choun
    • Proceedings of the KAIS Fall Conference
    • /
    • 2011.05a
    • /
    • pp.362-365
    • /
    • 2011
  • 본 논문에서는 PSRR특성을 향상할 수 있는 능동 Replica LDO레귤레이터 회로를 설계하였고, 능동 Replica LDO레귤레이터의 Replica단과 출력단에서 발생할 수 있는 DC전압 부정합을 최소화하기 위하여 DC정합이 가능한 전압제어회로를 설계하였다. 설계된 회로에서 DC정합을 위한 전압제어회로를 사용함으로써 PSRR 특성향상과 함께 안정된 출력특성을 얻을 수 있었다. HSPICE 시뮬레이션 결과, 5V 가변입력할 때, DC출력특성은 3V∼3.12V까지 일정한 값을 유지함을 알 수 있었으며 PSRR특성은 -28@10HZ로 확인되었다.

  • PDF

In/Output Matching Network Based on Novel Harmonic Control Circuit for Design of High-Efficiency Power Amplifier (고효율 전력증폭기 설계를 위한 새로운 고조파 조절 회로 기반의 입출력 정합 회로)

  • Choi, Jae-Won;Seo, Chul-Hun
    • Journal of the Institute of Electronics Engineers of Korea TC
    • /
    • v.46 no.2
    • /
    • pp.141-146
    • /
    • 2009
  • In this paper, a novel harmonic control circuit has been proposed for the design of high-efficiency power amplifier with Si LDMOSFET. The proposed harmonic control circuit haying the short impedances for the second- and third-harmonic components has been used to design the in/output matching network. The efficiency enhancement effect of the proposed harmonic control circuit is superior to the class-F or inverse class-F harmonic control circuit. Also, when the proposed harmonic control circuit has been adapted to the input matching network as well as the output matching network, the of ficiency enhancement effect of the proposed power amplifier has increased all the more. The measured maximum power added efficiency (PAE) of the proposed power amplifier is 82.68% at 1.71GHz band. Compared with class-F and inverse class-F amplifiers, the measured maximum PAE of the proposed power amplifier has increased in $5.08{\sim}9.91%$.

Low Phase Noise VCO using Output Matching Network Based on Harmonic Control Circuit (고조파 조절 회로를 기반으로 한 출력 정합 회로를 이용한 저위상 잡음 전압 제어 발진기)

  • Choi, Jae-Won;Seo, Chul-Hun
    • Journal of the Institute of Electronics Engineers of Korea TC
    • /
    • v.45 no.2
    • /
    • pp.137-144
    • /
    • 2008
  • In this paper, a novel voltage-controlled oscillator(VCO) using the output matching network based on the harmonic control circuit is presented for improving the phase noise property. The phase noise suppression is achieved through the harmonic control circuit having the short impedances for both second-harmonic and third-harmonic components, which has been connected at the output matching network. Also, we have used the microstrip square open loop multiple split-ring resonator(OLMSRR) having the high-Q property to further reduce the phase noise of VCO. Because the output matching network based on the harmonic control circuit has been used for reducing the phase noise property instead of the High-Q resonator, we can obtain the broad tuning range by the low-Q resonator. The phase noise of the proposed VCO using the output matching network based on the harmonic control circuit and the microstrip square OLMSRR has been $-127.5{\sim}126.33$ dBc/Hz @ 100 kHz in the tuning range, $5.744{\sim}5.839$ GHz. Compared with the reference VCO using the output matching network without the harmonic control circuit and the microstrip line resonator, the phase noise property of the proposed VCO has been improved in 26.66 dB.

A QPSK clock recovery circuit based on a combined filter (결합 보간 필터를 이용한 QSPK Clock Recovery 회로)

  • 신은정;장일순;김응배;조경록
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.26 no.6B
    • /
    • pp.840-847
    • /
    • 2001
  • 본 논문에서는 클럭 동기 회로에 사용되는 다차 함수 형태의 결합 필터를 선형 근사화 하는 알고리즘을 제안하고 이를 하드웨어로 구현한다. 정합 필터와 보간필터에 의한 클럭 동기회로는 수신기를 전 디지털 회로를 구현하기 위해 선호되지만 계산량이 증가하는 단점이 있다. 본 논문에서는 정합 필터의 임펄스 응답을 갖는 결합 보간 필터를 구현하고, base 함수의 적용을 선형 근사화 하여 필터의 계산량을 감소시켰다. 본 논문에서는 선형 근사화된 결합 보간 필터의 동작을 Matlab을 통한 시뮬레이션과 ALTERA Chip으로 테스트하였다.

  • PDF

6.2~9.7 GHz Wideband Low-Noise Amplifier Using Series RLC Input Matching and Resistive Feedback (직렬 RLC 입력 정합 및 저항 궤환 회로를 이용한 6.2~9.7 GHz 광대역 저잡음 증폭기 설계)

  • Park, Ji An;Cho, Choon Sik
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.24 no.11
    • /
    • pp.1098-1103
    • /
    • 2013
  • A low-noise amplifier(LNA) using series RLC matching network and resistive feedback at 8 GHz is presented. Inductive degeneration is used for the input matching with which the proposed LNA shows quite a wide bandwidth in terms of $S_{21}$. An equivalent circuit model is deduced for input matching by conversion from parallel circuit to series resonant circuit. By exploiting the resistive feedback and series RLC input matching, fully integrated LNA achieves maximum $S_{21}$ of 8.5 dB(peak to -3 dB bandwidth is about 3.5 GHz) noise figure of 5.9 dB, and IIP3 of 1.6 dBm while consuming 7 mA from 1.2 V supply.

The Frequency Adaptive antenna Matching Network Design for Improving Wireless LAN Performance (무선랜 송수신 특성 개선을 위한 주파수 적응형 안테나 정합 회로 구조 설계)

  • Park, Kyoung-Jin;Ra, Keuk-Hwan
    • Journal of the Institute of Electronics Engineers of Korea TC
    • /
    • v.49 no.4
    • /
    • pp.41-46
    • /
    • 2012
  • This paper suggested that the frequency adaptive antenna matching network design between AP and WLAN(Wireless Local Area Network) terminal for improving performance. The internet data service of the WLAN terminal is communicated through the AP and AP broadcasts the beacon signal including the assigned frequency channel. at that time the antenna matching network path is controlled beacon information after the WLAN terminal searching and synchronization a beacon information. and then the WLAN terminal communicate with AP. controlling the antenna matching network path according to channel information, The WLAN terminal is expected to improve RF output power and sensitivity performance. The VSWR(Voltage Standing Wave Ratio) performance of the designed antenna matching network is measured to about 1.1 ~ 1.2 and then it is operated by the channel information of the AP.