• 제목/요약/키워드: 전자정당

검색결과 53건 처리시간 0.02초

고차잉여류 문제에 기반한 검증 가능한 자체인증방식 (Verifiable self-certified schemes based on ${\gamma}$th -residuosity problem)

  • 이보영
    • 정보보호학회논문지
    • /
    • 제9권4호
    • /
    • pp.61-70
    • /
    • 1999
  • 본 논문에서는 공개키가 사용될 때만 공개키 정당성을 검증할수 있다는 Girault의 자체인증공개 키 방식의 단점을 개선한 검증가능한 자체인증 공개키 방식의 개념을 이용하여 고차잉여류 에 기반한 검 증 가능한 자체인증 방식(키분배 방식. 개인식별 방식 디지털 서명방식 등)을 제안한다. 제 안한 방식의 안정성은 고차잉여류와 이산대수 문제에 기반을 두고 있다. In this paper we propose the verifiable self-certified schemes(key distribution scheme identification scheme digital signature scheme) based on ${\gamma}$th -residuosity which make up for defects of Girault's self-certified schemes allow the authenticity of public keys to be verified during the use of the keys. The security of our schemes is based on the difficulty of ${\gamma}$th -residuosity problem and discrete logarithm problem simultaneously.

이중해쉬체인에 기반한 분할 가능 전자화폐의 설계 (Design of Divisible Electronic Cash based on Double Hash Chain)

  • 용승림;이은경;이상호
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제30권7_8호
    • /
    • pp.408-416
    • /
    • 2003
  • 전자화폐는 안전성이 제공되어야 하고 이중사용이 방지되어야 하며, 사용자의 편의를 위해 분할성을 만족하는 것이 바람직하다. 분할성은 사용자가 발급받은 전자화폐를 화폐의 총액을 넘지 않는 범위내에서 사용자가 원하는 대로 나누어 사용할 수 있는 성질이다. 분할성을 만족함으로써 거스름돈의 발생을 줄일 수 있고 여러 번의 인출과정을 수행하지 않아도 되는 장점이 있다. 본 논문에서는 이중해쉬체인에 기반한 분할 가능한 전자화폐 프로토콜에 대하여 제안한다. 전자화폐는 이중해쉬체인에 의해 서로 다른 액면금액을 가진 동전으로 구성된다. 전자화폐의 분할성은 지불인증을 이용하여 만족된다. 지불인증이란 은행으로부터 받은 은행의 대리서명 키 쌍으로서, 높은 액면금액의 동전을 낮은 액면금액의 동전으로 분할할 때 은행대신 서명을 하여 동전의 정당성을 인증 받을 수 있다 제안된 방법은 사용자의 익명성을 제공하지는 않지만 해쉬함수를 이용하여 수행속도가 빠르고 위조 불가능한 동전을 생성하며, 분할성을 만족함으로써 사용자가 편리하게 이용할 수 있는 장점이 있다.

한국정치에서 음모론과 선거의 연관성: '장준하 사망', '광주민주화운동', '천안함 침몰'을 중심으로 (A Critical Review of Political Conspiracy in Korea)

  • 정태일
    • 한국과 국제사회
    • /
    • 제1권1호
    • /
    • pp.7-30
    • /
    • 2017
  • 음모론은 모든 국가와 사회에서 발생하고 있으며, 한국사회에서도 정치적 사건에 대한 음모론이 지속적으로 발생하고 있다. 음모론은 사회현상의 근본적인 발생 원인에 대해 공식적 원임규명에 대해 특정한 개인이나 집단에 의해 의도적으로 원인규명에 이의를 제기하면서 반발하는 현상을 말한다. 음모론은 국가와 정부의 사건에 대한 원인규명에 저항하여 신뢰성에 반발하면서 저항하여 타격을 주는 것이다. 한국사회에서 음모론은 주로 정치적 사건에서 발생하였는데, 정치적 사건에 대한 음모론은 정치권력을 안정화시키려는 세력과 정치권력을 교체하려는 보수와 진보의 작용과 반작용의 형태로 나타나고 있다. 장준하 사망사건에 대한 음모론은 집권세력에 저항한 인물의 갑작스런 죽음에 의문을 제기하는 과정에서 발생한 것으로 집권세력의 대한 정당성을 불신하는 측면이 강하였다. 또한 광주민주화운동과 천안함 침몰에 대한 음모론은 전자가 신군부의 정권탈취를 위한 폭력의 정당화, 후자가 남북관계의 단절에 대한 정당화에 근거로 활용되는 것에 대한 국민들의 저항적 성향을 지니고 있다. 한국정치에서 음모론은 각종 선거과 관련하여 활용되는 특성이 강하지만 선거 결과에 직접적이고, 결정적인 영향력을 행사하지는 못하였다. 그렇지만 한국정치에서 음모론은 정치적 사건의 원인규명에 대한 진위논란에서 음모론의 정당성 여부에 관계없이 한국사회를 혼란시키는 요인으로 작용하고 있다.

무선 ATM에서 In-Band 파라미터를 이용한 VBR 트래픽의 적응적 슬롯 할당 (Adaptive Dynamic Slot Assignment of VBR Traffics Using In-band Parameters in Wireless ATM)

  • 백종일;전찬용;김영철
    • 대한전자공학회논문지TC
    • /
    • 제39권7호
    • /
    • pp.30-37
    • /
    • 2002
  • 본 논문에서는 무선 ATM 망에서 VBR(Variable Bit Rate) 트래픽의 QoS(Quality of Service)를 보장하고 무선 채널의 효율성을 극대화 할 수 있는 새로운 적응적 슬롯 할당 알고리즘인 In-VDSA를 제안한다. 제안된 알고리즘에서는 ATM 셀 헤더 부분의 GFC(Generic Flow Field) 필드 상에 단말기의 버퍼 상태를 부호화하여 piggybacking하는 방식을 채택하였으며 다음 프레임에 할당할 슬롯의 개수를 기존의 다른 방식과는 달리 유동적으로 조절하여 할당함으로써 단말기의 셀 손실이나 지연에 대한 QoS를 보장하고 채널 이용 효율을 높일 수 있었다. 제안된 알고리즘은 BONeS tool을 이용한 시뮬레이션을 통하여 기존의 방식과 비교 분석한 결과 그 정당성을 확인하였다.

패턴인식용 VLSI 펄스형 디지탈 다계층 신경망의 구조및 동작 특성 (A VLSI Pulse-mode Digital Multilayer Neural Network for Pattern Classification : Architecture and Computational Behaviors)

  • 김영철;이귀상
    • 전자공학회논문지B
    • /
    • 제33B권1호
    • /
    • pp.144-152
    • /
    • 1996
  • 대규모 병렬처리가 가능하고 칩당 뉴론 집적도가 높은 펄스형 디지털 다계층 신경망 구조를 제안하였다. 제안된 신경망에서는 대수적인 신경망연산이 의사-랜덤 펄스 시퀀스(pseudo-random pulse sequences)와 단순 디지털 논리 게이트를 이용하여 확률적 프로세스로 대치되었다. 확률적 프로세스의 결과로 나타나는 신경망 연산의 통계적 모델을 제시하였으며 이를 바탕으로 랜덤잡음의 영향과 연산의 정확도를 분석하였다. 이진인식 문제를 적용하여 제안된 신경망의 성능을 평가하고 제시한 통계적 분석결과의 정당성을 검증하였다. Gate 레벨과 register transfer 레벨로 기술된 신경망의 VHDL 모델의 시뮬레이션 결과는 개발된 통계적모델로 예측된 인식추정치와 실제 인식률이 거의 일치함을 보였으며, 또한 숫자인식률에 있어서도 일반 Back-Propagation 신경망의 인식률과 거의 차이가 없음을 보였다.

  • PDF

IH-Jar에 적합한 ZVS를 이용한 고주파 공진 인버터에 관한 연구 (A Study on the High Frequency Resonant Inverter using ZVS suitable for IH-Jar)

  • 박동한;이종현;오지용;김구용;김해준;원재선;김종해
    • 전기전자학회논문지
    • /
    • 제22권3호
    • /
    • pp.870-873
    • /
    • 2018
  • 본 논문에서는 IH-Jar에 적합한 스위칭 시 턴 온 및 턴 오프 손실을 줄일 수 있는 소프트 스위칭 기법인 ZVS를 이용한 고주파 공진 인버터에 대해서 나타내고 있다. 또한 제안 회로의 해석은 정규화 파라미터를 도입하여 범용성 있게 기술하였고, 제안 인버터의 운전 특성은 스위칭 주파수와 제 파라미터에 따라 특성 평가를 하였다. 이론 해석을 통해 얻은 특성값을 토대로 1.3[kW] IH-Jar 설계 기법의 일예를 제시하였다. 스위칭 소자료 IGBT를 이용한 실험을 통해 이론 해석의 정당성을 입증하였으며, 향후 유도 가열 조리기, IH-Jar 등과 같은 다양한 전원시스템 응용되리라 사료된다.

직접토크제어에 의한 위치검출기 없는 릴럭턴스 동기전동기의 위치 제어시스템 (A High-Performance Position Sensorless Motion Control System of Reluctance Synchronous Motor with Direct Torque Control)

  • 김동희;김민회;김남훈;배원식
    • 전력전자학회논문지
    • /
    • 제7권5호
    • /
    • pp.427-436
    • /
    • 2002
  • 본 논문은 직접토크제어(Direct torque control, DTC)를 사용한 릴럭턴스 동기전동기(Reluctance synchronous motor, RSM)의 위치센서 없는 모션제어 시스템을 제안한다. 고성능 효율제어를 수행하는데 있어서 DTC를 이용한 릴럭턴스 전동기 드라이브는 고정자 쇄교자속의 포화와 부하전류에 따라 비선형적으로 변하는 인덕턴스로 인해 여러 가지 문제점들이 발생한다. 이러한 이유로 본 논문에서는 정확한 고정자 쇄교자속과 토크를 계산하기 위해서 자속관측기의 $L_d\;와\; L_q$값을 회전자 위치와 고정자 전류에 대해 보상하였으며, 빠른 토크 응답특성과 최적 효율특성을 얻기 위해서 기준자속을 부하에 따라 계산하였다. 제안된 알고리즘의 정당성을 확인하기 위해서 1.0[kW] 릴럭턴스 동기 전동기를 사용하여 $\pm$20[rpm]과 $\pm$1500[rpm]에서 실험을 수행하였고, 실험을 수행한 결과 저속영역과 고속영역 모두 우수한 동특성과 향상된 효율을 얻을 수 있었다.

고역률 단일 전력단 고주파 공진 AC-DC 컨버터의 특성해석 (A Characteristic Analysis of Single-Power-Stage High Frequency Resonant AC-DC Converter with High Power Factor)

  • 남승식;원재선;황계호;오경섭;박재욱;김동희;오승훈
    • 전력전자학회논문지
    • /
    • 제9권4호
    • /
    • pp.372-380
    • /
    • 2004
  • 본 논문은 기존의 2개의 전력 처리단을 갖는 컨버터를 단일 전력단으로 구성하고, ZVS기법을 이용한 고역률 단일전력단 고주파 공진 AC-DC 컨버터를 제안하고 있다. 입력단에 승압형 역률개선 인덕터를 연결하여 일정 듀티비와 가변 스위칭 주파수로 입력전류를 불연속 모드로 제어함으로써 입력 역률을 개선하는 것이 가능하였다. 종래의 2개 전력 처리단을 가지는 컨버터의 경우 역률 제어용 스위치가 별도로 필요하지만 전력 처리단을 하나로 단일화 시키므로써 컨버터의 구성이 간략화 되어져, 비용의 저감과 신뢰성을 증가시킬 수 있는 등의 장점이 있다. 본 연구는 고역률 단일전력단 AC-DC 컨버터의 동작원리와 무차원화 파라미터를 이용한 특성평가를 범용성 있게 행하여, 특성평가에서 산출한 특성값을 기초로 하여 실험장치를 제작하였으며, 실험치와 이론치를 비교ㆍ검토하여 제안 회로의 특성해석의 정당성을 입증하고 있다.

CMOS 집적회로 테스팅을 위한 내장형 전류 감지 회로 설계 (Design of a Built-In Current Sensor for CMOS IC Testing)

  • 김태상;홍승호;곽철호;김정범
    • 전기전자학회논문지
    • /
    • 제9권1호
    • /
    • pp.57-64
    • /
    • 2005
  • 본 논문에서는 전류 테스팅을 이용하여 CMOS 집적회로에 존재하는 결함을 검출하는 내장형 전류 감지회로를 설계하였다. 이 회로는 일반적인 CMOS 공정으로 구현하였으며 결함전류와 기준전류를 전압으로 변환시켜 시험대상 회로의 결함을 고속으로 검출하며, 미세공정에도 적용가능한 회로이다 제안한 전류 감지회로는 전류원 내장으로 인한 추가적인 전력소모를 문제를 해결하였다. 제안한 회로의 정당성 및 효율성은 HSPICE를 이용한 시뮬레이션으로 그 타당성을 입증하였다. 제안한 전류 감지회로가 칩의 전체 면적에서 차지하는 면적소모는 시험대상회로에서 약 9.2%로, 내장형 전류 감지회로에 의한 면적소모는 무시할 만 하다. 제안한 회로는 Hynix O.35um 2-poly 4-metal N-Well 표준 CMOS 공정으로 제작하였다.

  • PDF

LS-ZVS-LSTC를 이용한 D급 SEPP형 고주파 공진 인버터에 관한 연구 (A Study on the High Frequency Resonant Inverter of Class D SEPP type using LS-ZVS-LSTC)

  • 박동한;최병주;김종해
    • 전기전자학회논문지
    • /
    • 제24권1호
    • /
    • pp.260-268
    • /
    • 2020
  • 본 논문에서는 스위칭 시 발생하는 턴-온 및 턴-오프 손실을 줄일 수 있는 LS-ZVS-LSTC를 이용한 D급 SEPP형 고주파 공진 인버터에 대해서 나타내고 있다. 본 논문에서 제안한 LS-ZVS-LSTC를 이용한 고주파 공진 회로의 해석은 무차원화 파라메타를 도입하여 범용성 있게 기술하였다. 또한 제안 인버터의 운전 특성은 무파원화 제어 주파수(μ), 무차원화 부하시정수(τ), 결합계수(κ) 등의 제어 파라메타를 이용하여 특성 평가를 수행하였다. 특성 평가를 통한 특성치를 토대로 1.8[kW] D급 SEPP형 LS-ZVS-LSTC 고주파 인버터 설계 기법의 일예를 제시하였으며, 이론 해석의 정당성은 실험을 통해 입증하였다.