• Title/Summary/Keyword: 전압-전류

Search Result 5,034, Processing Time 0.042 seconds

교류형 플라즈마 방전 표시기 방전유지 전압의 전압 상승 시간의 변화에 따른 방전 현상의 변화

  • 김중균;양진호;윤차근;황기웅
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 1999.07a
    • /
    • pp.229-229
    • /
    • 1999
  • 교류형 플라즈마 방전 표시기(AC Plasma Display Panel, AC PDP)의 구동에서의 방전 현상은 기입방전, 유지방전, 소거 방전이 있다. 이중 유지 방전은 표시장치로서의 휘도와 계조의 표현을 위한 방전으로 표시기로서의 효율을 결정하게 된다. 본 연구에서는 유지 방전 전압의 상승 시간의 변화에 따른 방전현상과 휘도, 효율의 변화를 살펴 보았다. 방전 현상에서의 가장 큰 변화는 교류형 플라즈마 방전 표시기의 방전 개시 전압과 방전 유지 전압의 변화이다. 유지 전압의 상승시간이 증가할수록 방전 개시 전압과 방전 유지 전압의 변화이다. 유지 전압의 상승 시간이 증가할수록 방전 개시 전압과 방전 유지 전압의 차(sustain margin)는 감소하여 상승 시간이 1$\mu$s/100V 이상의 영역에서는 방전 개시 전압과 방전 유지 전압이 차이가 없어지게 된다. 이는 방전 유지 전극 위의 유전체에 쌓이게 되는 벽전하(wall charge) 양의 감소에 의한 방전 약화의 영향을 보여질 수 있다. 그러나 방전 유지 전압의 형태와 전류의 시간적인 변화를 살펴보면 이러한 약한 방전은 벽전하의 감소에 의한 방전 시의 전계 감소보다는 방전 전류의 발생 시간이 방전 전압이 증가하여 최고점에 이르지 못한 시간에 위치하여 방전이 형성될 때의 전계가 강하지 못하기 때문인 것을 알 수 있다. 방전 전류를 측정한 결과에 의하면 방전 전류의 시작은 변위 전류가 흐르고 난 후부터 시작되며 그 결과 방전 전류가 최고점에 도달하는 시간은 방전 전압 상승 시간이 길어질수록 낮은 전압에서 형성되게 된다. 또한 방전 유지 전압의 상승 시간이 길어질수록 플라즈마 방전표시기의 휘도와 효율은 낮아지고 이 결과 또한 약한 전계에서의 방전에 의한 결과로 생각되어진다.플라즈마의 강도값을 입력하여 플라즈마의 radiation을 검출하고, 스퍼터링 공정중 실질적인 in-situ 정보로 이용하였다. PEM을 통하여 In/Sn의 플라즈마 강도변화를 조사하였다. 초기 In/Sn의 플라즈마 강도(intensity)는 강도를 100하여, 산소를 주입한 결과, plasma intensity가 35 줄어들었고, 이때 우수한 ITO 박막을 얻을 수 있었다. Pulsed DC power를 사용하여 아크 현상을 방지하였다. PET 상에 coating 된 ITO 박막의 표면저항과 광투과도는 4-point prove와 spectrophotometer를 이용하여 분석하였고, AES로 박막의 두께에 따른 성분비를 확인하였다. ITO 박막의 광투과도는 산소의 유량과 sputter 된 In/Sn ion의 plasma emission peak에 따라 72%-92%까지 변화하였으며, 저항은 37$\Omega$/$\square$ 이상을 나타내었다. 박막의 Sn/In atomic ratio는 0.12, O/In의 비율은 In2O3의 화학양론적 비율인 1.5보다 작은 1.3을 나타내었다.로 보인다.하면 수평축과 수직축의 분산 장벽의 비에 따라 cluster의 두께비가 달라지는 성장을 볼 수 있었고, 한 축 방향으로의 팔 넓이는 fcc(100) 표면의 경우 동일한 Ed+Ep값에 대응하는 팔 넓이와 거의 동일한 결과가 나타나는 것을 볼 수 있다. 따라서 이러한 비대칭적인 모양을 가지는 성장의 경우도 cluster 밀도, cluster 모양, cluster의 양 축 방향 길이 비, 양 축 방향의 평균 팔 넓이로부터 각 축 방향의 분산 장벽을 얻어낼 수 있을 것으로 보인다. 기대할 수 있는 여러 장점들을 보고하고자 한다.성이 우수한 시

  • PDF

Actual Conditions of Voltage and Current Harmonics on Low-voltage Power Systems Supplying Various Facilities (각종 시설물 전원계통의 전압과 전류고조파 실태)

  • Lee, Bok-Hee;Baek, Young-Hwan
    • Journal of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.19 no.4
    • /
    • pp.62-70
    • /
    • 2005
  • This paper presents the actual conditions and reform measures of voltage and current harmonics being made in low-voltage power systems supplying various loads. The measurements were carried out at the secondary output terminals of 22.9[kV]/380[V]220[V] customer's transformers, and the results were discussed on the basis of the comparison with IEEE and IEC harmonics control standards. The voltage THDs of the power systems employed in this survey were less than $5[\%]$ that is considered to be acceptable. On the contrary, the current distortions were significantly greater than the voltage distortions, and the current THDs were distributed over the wide-range from 15.7 to $60.4[\%]$. In particular, the current distortion on the low voltage power lines of office buildings in which many PC and fluorescent lamps are used is remarkably more serious than that of factory facilities. As a result, the voltage distortion factors are observed within the range of its allowable level or less than the limits, but the current distortion factors are significantly greater than the limits of IEEE and IEC standards.

A Sensing Scheme Utilizing Current-Mode Comparison for On-Chip DC-DC Converter (온칩 DC-DC 변환기를 위한 전류 비교 방식의 센서)

  • Kim, Hyung-Il;Song, Ha-Sun;Kim, Bum-Soo;Kim, Dae-Jeong
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.44 no.4
    • /
    • pp.86-90
    • /
    • 2007
  • An efficient sensing scheme applicable to DC-DC converters is proposed. The output voltage of the DC-DC converter is fed back and converted to a current signal at the input terminal of the sensor to decide if it is in the tolerable range. The comparison is accomplished by a current push-pull action. With the embedded reference current in the sensor realized from the reference voltage. The advantages of the scheme lie in the fairly accurate and efficient implementation in terms of power consumption and chip size overhead compared with conventional voltage-mode schemes as the major parameter in converting voltage to current is determined by (W/L) aspect ratio of the core transistors. In this paper, a DC-DC converter of 5V output from battery range of 2.2V${\sim}$3.6V adopting the proposed sensing scheme is implemented in a 0.35um CMOS process to prove the validity of the scheme.

Design of PFM Boost Converter with Dual Pulse Width Control (이중 펄스 폭을 적용한 PFM 부스트 변환기 설계)

  • Choi, Ji-San;Jo, Yong-Min;Lee, Tae-Heon;Yoon, Kwang-Sub
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.40 no.9
    • /
    • pp.1693-1698
    • /
    • 2015
  • This paper proposed a PFM(pulse-frequency modulator) boost converter which has dual pulse-width. The PFM boost converter is composed of BGR(band gap voltage reference generating circuit), voltage reference generating circuit, soft-start circuit, error amplifier, high-speed comparator, inductor current sensing circuit and pulse-width generator. Converter has different inductor peak current so it has wider load current range and smaller output voltage ripple. Proposed PFM boost converter generates 18V output voltage with input voltage of 3.7V and it has load current range of 0.1~300mA. Simulation results show 0.43% output voltage ripple at ligh load mode and 0.79% output voltage ripple at heavy load mode. Converter has efficiency 85% at light lode mode and it has maximum 86.4% at 20mA load current.

Modeling of a linear GMR Isolator Utilizing Spin Valves (스핀밸브를 이용한 선형 GMR 아이솔레이터의 모델링)

  • Park, S.;Jo, S.
    • Journal of the Korean Magnetics Society
    • /
    • v.14 no.6
    • /
    • pp.232-235
    • /
    • 2004
  • Linear GMR isolator which is profitable for transmitting analog signal was modeled and the output voltage and current in relation to the input current were investigated. GMR isolator modeling was divided into two parts, namely magnetic and electric parts. The flow chart of the modeling was drawn in which the MR curve of the spin valves were incorporated to obtain the electrical voltage output. For magnetic modeling, 3-dimensional model of planar coil was analyzed by FEM method to obtain the magnetic field strength corresponding to the input current. Coil efficiency of the planar coil having magnetic core layer was shown to have about 1.5 times larger than that of the coil without the magnetic core layer. The feedback coil current(output current) corresponding to the input coil current was calculated to be within ${\pm}$0.25 mA of the linear fitting function of I$\_$out/= I$\_$in/-5 mA. Also, the response time and output waveforms were obtained when the coil current was a rectangular waveform. The rise time and fall time was 6 ${\mu}\textrm{s}$, respectively when the slew rate of the op-amp was 0.3 V/${\mu}\textrm{s}$.

Optimum Tuning of Current Controller for Grid-connected Inverter under the Distorted Voltage Condition in Distribution System (배전계통 전압왜곡 하에서의 연계인버터 전류제어기의 최적조정)

  • Ahn, Jong-Bo;Hwang, Ki-Hyun;Park, June-Ho
    • Proceedings of the KIPE Conference
    • /
    • 2005.07a
    • /
    • pp.532-534
    • /
    • 2005
  • 본 논문은 신${\cdot}$재생에너지원을 이용한 분산전원용 계통연계 인버터의 전류고조파저감에 관한 연구로서 전류고조파는 진력풍질 측면에서 중요한 요소 중의 하나이나 전원전압의 불평형, 왜곡 및 부적절한 전류제어기의 조정 등의 원인으로 인하여 이런 목적의 달성이 어렵게 된다. 전류제어기법 중에는 동기좌표게 상에서 동작하는 전향보상부 PI 제어기가 일반적으로 사용되고 있으며 본 논문에서는 전원전압 왜곡 하에서 전류제어기 이득과 전류고조파의 관계를 분석하고 Particle Swarm Optimization(PSO) 알고리즘을 이용하여 PI 제어기를 최적 조정하는 방법을 제안하였으며 모의시험과 적용실험을 통하여 그 유용성을 입증하였다.

  • PDF

Measurement of Activation and Ohmic Losses using a Current Interruption Technique in a Microbial Fuel Cell (미생물연료전지(MFC)에서 전류차단법(current interrupt technique)을 이용한 활성화전압손실(activation loss)과 저항전압손실(Ohmic loss)의 측정)

  • Park, Kyung-Won;Oh, Sang-Eun
    • Journal of Korean Society of Environmental Engineers
    • /
    • v.32 no.4
    • /
    • pp.357-362
    • /
    • 2010
  • Electricity can be directly generated from organic matter even wastewaters using a microbial fuel cell. To achieve high power in MFCs, finding factors decreasing activation and Ohmic losses is very important. In this study we determined activation loss at the anode and cathode and Ohmic loss using the current interruption technique in a H-type MFC. Activation loss at the cathode was four times higher that that of anode activation loss even if pt-coated carbon (0.5 $mg/cm^2$;10%Pt) was used as the cathode. Ohmic loss determined using current interruption technique (1146 ${\Omega}$) was almost same as the internal resistance (1167 ${\Omega}$) measured using AC impedance. The sum of activation losses at the anode and cathode was the same as the value of activation loss of the cell.

Improved Switching Algorithm for Balancing Neutral Pointed Voltage of Three-Level NPC-Based Dual Active Bridge DC-DC Converter (3-레벨 NPC Dual Active Bridge DC-DC 컨버터의 중성점 전압 제어를 위한 향상된 스위칭 알고리즘)

  • Lee, Jun-Young;Choi, Hyeon-Jun;Cho, Jin-Tae;Jung, Jee-Hoon
    • Proceedings of the KIPE Conference
    • /
    • 2017.07a
    • /
    • pp.235-236
    • /
    • 2017
  • 본 논문에서는 저압 직류 배전 시스템에 사용되는 3-레벨 NPC DAB 컨버터의 중성점 전압 제어를 위한 향상된 스위칭 알고리즘을 제안한다. 3-레벨 NPC DAB 컨버터는 구조상 정격전압 감소를 위해 중성점을 기준으로 DC-link 단에 두 개의 캐패시터가 사용되기 때문에 중성점으로 들어오는 전류에 불균형이 발생하며 중성점 전압이 흔들리는 문제점이 나타난다. 중성점 전압이 흔들릴 경우 불균형한 전압이 변압기에 형성되며 이로 인해 전류 Offset과 실효 전류의 증가에 따른 전력 손실증가 등 전체적인 컨버터의 동작에 악영향을 준다. 따라서 본 논문에서는 3-레벨 NPC DAB 컨버터의 동작원리 및 기존 스위칭 패턴을 분석하고, 향상된 스위칭 패턴을 적용시켜 중성점 전압을 제어하는 알고리즘의 타당성을 모의시험을 통해 검증하고자 한다.

  • PDF

Harmonic Characteristics and Circulating Current Analysis of New Offset Voltage Control for MMC HVDC System (HVDC 용 MMC의 새로운 오프셋 전압제어에 따른 고조파 및 순환전류 분석)

  • Kim, Jae-Hyuk;Han, Byung-Moon
    • Proceedings of the KIPE Conference
    • /
    • 2018.11a
    • /
    • pp.30-32
    • /
    • 2018
  • 본 논문에서는 고압 직류송전용 MMC에 오프셋 전압 제어를 적용하는 데 있어 3고조파 주입기법과 제안하는 가변오프셋 전압 제어 기법에 따른 시스템의 고조파 특성과 순환전류 특성에 대해 비교 분석한 내용을 기술하고 있다. 제안한 가변오프셋 전압 제어는 MI(Modulation Index)에 따라 오프셋 전압의 크기를 가변 하여 MMC 출력 상전압이 항상 N+1 레벨을 형성하는 기법이다. 제안하는 기법과 3고조파 주입기법의 비교를 위해 200MW MMC HVDC 시스템에 적용하여 PSCAD/EMTDC 시뮬레이션을 수행하였다. 제안한 기법은 오프셋 전압제어 적용에 따라 발생할 수 있는 고조파 특성에 있어 3고조파 주입기법에 비해 우수함을 확인하였다. 또한 제안하는 기법을 사용할 경우 오프셋 전압에 의한 4고조파 순환전류 저감이 가능함을 알 수 있었다.

  • PDF

Design of high sensitivity sense amplifier with self-bias circuit for CCD image sensor (CCD Image Sensor에서 전압분배회로가 있는 고감도 감지회로의 설계)

  • 김용국
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.5 no.2
    • /
    • pp.65-69
    • /
    • 1998
  • 본 연구는 전하 결합 영양소자에서 감지회로의 특성을 향상시키기 위하여 N형 MOSFET과 Polysilcon 저항에 의한 전압 분배 회로를 가진 감지회로를 설계하였다. 감지회 로에 흐르는 전류는 전압분배회로를 N형 MOSFET으로 설계하였을때가 Polysilicon 저항으 로 설계한 경우보다 감도 특성도 좋은 것으로 나타났다. 이는 전압분배회로를 Polysilicon으 로 설계한 경우보다 N형 MOSFET으로 설계하였을 때 동작 주파수가 높을수록 전압이득 특성이 우수하기 때문이다. 감지회로에 흐르는 전류는 전압분배회로를 N형 MOSFET으로 설계하였을 때 2mA 정도를 나타내고 polysilcon으로 설계하였을 때 4mAwjd도로 나타났다.