• 제목/요약/키워드: 전력증폭기

검색결과 988건 처리시간 0.026초

비냉각 열상장비용 $64\times64$ IRFPA CMOS Readout IC (A $64\times64$ IRFPA CMOS Readout IC for Uncooled Thermal Imaging)

  • 우회구;신경욱;송성해;박재우;윤동한;이상돈;윤태준;강대석;한석룡
    • 전자공학회논문지C
    • /
    • 제36C권5호
    • /
    • pp.27-37
    • /
    • 1999
  • 비냉각 열상장비의 핵심 부품으로 사용되는 InfraRed Focal Plane Array(IRFPA)용 CMOS ReadOut IC (ROIC)를 설계하였다. 설계된 ROIC는 64×64 배열의 Barium Strontium Titanate(BST) 적외선 검출기에서 검출되는 신호를 받아 이를 적절히 증폭하고 잡음제거 필터링을 거쳐 pixel 단위로 순차적으로 출력하는 기능을 수행하며, 검출기 소자와의 임피던스 매칭, 저잡음 및 저전력 소모, 검출기 소자의 pitch 등의 사양을 만족하도록 설계되었다. 검출기 소자와 전치 증폭기 사이의 임피던스 매칭을 위해 MOS 다이오드 구조를 기본으로 하는 새로운 회로를 고안하여 적용함으로써 표준 CMOS 공정으로 구현이 가능하도록 하였다. 또한, tunable 저역통과 필터를 채용하여 신호대역 이상의 고주파 잡음이 제거되도록 하였으며, 단위 셀 내부에 클램프 회로를 삽입하여 출력신호의 신호 대 잡음비가 개선되도록 하였다. 64×64 IREPA ROIC는 0.65-㎛ 2P3M (double poly, tripple metal) N-Well CMOS 공정으로 설계되었으며, 트랜지스터, 커패시터 및 저항을 포함하여 약 62,000여개의 소자로 구성되는 코어 부분의 면적은 약 6.3-{{{{ { mm}_{ } }}}}×6.7-{{{{ { mm}_{ } }}}}이다.

  • PDF

CDMA 통신망의 하드핸드오프 지원을 위한 적응형 파일럿 비콘에 관한 연구 (A Study on Adaptive Pilot Beacon for Hard Handoff at CDMA Communication Network)

  • 정기혁;홍동호;홍완표;나극환
    • 한국통신학회논문지
    • /
    • 제30권10A호
    • /
    • pp.922-929
    • /
    • 2005
  • 본 논문에서는 직접대역 확산 통신 기법을 사용하는 이동통신 시스템에서 하향링크상의 무선신호를 이용하여 오버헤드 채널상의 정보를 취득하고 이 정보를 이용하여 파일롯 채널을 생성함으로써 기지국 간 하드핸드오프를 가능하게 하는 적응형 파일롯 비콘 장치를 제안한다. 본 적응형 파일롯 비콘 장치는 무선 신호 중에서 파일롯 채널 만을 선별하여 생성 및 전송하므로 상대적으로 낮은 전력으로 서비스가 가능하며, CDMA 수신부에서 하향링크상의 파일롯 채널로부터 기지국의 시간동기 및 주파수 동기를 획득하여 장치의 오프셋을 보정하므로 GPS에 의한 시간동기가 필요하지 않으며 기지국 순방향 신호의 수신이 가능한 임의의 장소에 설치가 가능한 장점이 있다. CDMA수신기에서 하향링크 파일롯 신호를 탐색하는 파일롯 서처는 FPGA와 DSP를 이용하며, FPGA에서 구현된 파일롯 서처는 초기동기 획득용으로 사용되곤 DSP에서 구현되는 파일롯 서처는 비콘장치의 클럭과 기지국 장치의 클럭사이에 발생하는 오프셋 오차를 보정하는 역할을 수행한다. 적응형 파일롯 비콘 장치의 CDMA 송신부는 CDMA 수신부에서 취득한 파일롯 채널의 시간정보인 타임오프???V을 이용하여, 기지국에 동기된 하향링크 파일롯 신호를 생성한다. FIR필터를 통하여 출력된 1차 중간주파신호는 RF모듈웨서 상향변환된 후 고출력증폭기와 안테나를 통하여 방사하게 된다.

마이크로파 응용을 위한 고온초전도 필터 서브-시스템

  • 강광용;김현탁;곽민환
    • 한국전자파학회지:전자파기술
    • /
    • 제14권3호
    • /
    • pp.20-40
    • /
    • 2003
  • 고온초전도 필터의 무부하 양호도 값(unloaded Q-value)이 매우 높기 때문에, 삽입손실의 증가없이 극수(pole number)를 크게 증가시킨 대역통과 및 저역통과 필터를 제작할 수 있다(현재, 70-pole 대역통과 필터가 개발). 초전도 필터는 급준한 스컷 특성과 차단대역에 대한 양호한 감쇠수준을 얻을 수 있고, 집중상수형 공진기(lumped element resonators)를 사용하거나 지연파(slow wave) 특성을 활용하면 소형화가 가능하다. 다성분계인 산화물(oxide) 고온초전체를 에피택셜 박막 및 대면적(4-인치급) 박막으로 제조함으로서 다양한 구조의 평면형(planar type) 필터 개발뿐만 아니라, 전력처리력(power handling capability)도 향상시킬 수 있게 되었다. 최근에 고온초전도 평면형 필터는 반도체 저잡음 증폭기(GaAs-based LNA), 초소형 냉각기(mini-cooler)와 집적되어 서브-시스템화되었다. 그리고 이동통신 기지국용 수신전치부(receiver front-end) 서브-시스템으로 발전하여 통신시스템의 잡음수준과 인접한 주파수 대역에 의한 전파간섭을 현저히 줄일 수 있고, 동시에 주파수 이용효율의 향상과 통신시스템의 용량증대도 가능케 하고 있다. 본고에서는 고온초전도체 필터의 원리, 종류 및 설계법, 그리고 초전도 필터의 특징과 상품화의 요구사항에 대해 알아보고, 이동통신 기지국 수신 전치부용으로 사용되고 있는 고온초전도 필터 시스템개발과 관련된 연구 및 시장 동향의 특징들을 살펴보고자 한다.

유전체 공진기 결합 구조 개선을 통한 저위상 잡음 전압 제어 유전체 공진기 발진기 설계 (Design of a Low Phase Noise Vt-DRO Based on Improvement of Dielectric Resonator Coupling Structure)

  • 손범익;정해창;이석정;염경환
    • 한국전자파학회논문지
    • /
    • 제23권6호
    • /
    • pp.691-699
    • /
    • 2012
  • 본 논문에서는 유전체 공진기와 마이크로스트립 라인 간의 결합 구조를 개선시켜 저위상 잡음을 갖는 전압제어 유전체 공진기 발진기(Vt-DRO: Voltage-tuned Dielectric Resonator Oscillator)를 설계, 제작하였다. 설계된 발진기는 유전체 공진기, 위상천이기, 증폭기로 구성된다. 발진기의 위상 잡음은 공진기의 군지연과 밀접하게 관계되며, 이러한 관계를 수식적으로 도출하고, 이를 예측하는 방법을 제안하였다. 유전체 공진기와 마이크로스트립 라인간의 결합 구조를 조정하여 약 53 nsec의 높은 군지연을 갖도록 설계하였다. 각 부의 측정은 측정의 편의성을 위해 웨이퍼 프로브를 이용하였으며, 이를 위하여 각 부의 입출력 포트를 CPW(Coplanar Waveguide)로 설계하였다. 각 부를 연결하여 측정한 S-파라미터는 개루프 발진 조건을 만족하였다. 설계된 개루프의 입출력을 연결하고 폐루프로 구성하여 전압 제어 유전체 공진기 발진기를 구현하였다. 측정 결과, 5.3 GHz의 발진 주파수에서 위상 잡음은 수식으로부터 도출한 값과 근사한, 100 kHz offset 주파수에서 -132.7 dBc/Hz를 얻었다. 이때 출력 전력은 약 4.5 dBm, 전기적 주파수 조정 범위는 0~10 V의 조정 전압에서 약 5 MHz를 보였다. PFTN-FOM(Power Frequency Tuning Normalized Figure of Merit)은 약 -31 dB를 보였다.

소형 IF 발룬이 내장된 MMIC 이중 평형 저항성 혼합기 (An MMIC Doubly Balanced Resistive Mixer with a Compact IF Balun)

  • 정진철;염인복;염경환
    • 한국전자파학회논문지
    • /
    • 제19권12호
    • /
    • pp.1350-1359
    • /
    • 2008
  • 본 논문에서는 $0.5{\mu}m$ p-HEMT 공정을 이용한 MMIC 이중 평형 저항성 혼합기를 개발하였다. 본 혼합기에는 LO, RF, IF 등의 3개의 발룬이 포함된다. $8{\sim}20\;GHz$ 범위에서 동작하는 LO와 RF 발룬은 Marchand 발룬으로 구현하였다. 칩 크기를 줄이기 위해 구부려진 다중 결합 선로를 이용하였고, 이로 인해 발생하는 모드 위상 속도 차이를 보상하기 위해 인덕터 선로를 삽입하였다. IF 발룬은 DC 결합 차동 증폭기로 구현하였다. $0.3{\times}0.5\;mm^2$ 크기를 가진 IF 발룬의 측정 결과, DC에서 7 GHz 주파수 범위에서 크기와 위상의 오차가 각각 1 dB와 $5^{\circ}$ 이내의 결과를 보였다. 개발된 $1.7{\times}1.8\;mm^2$ 크기의 이중 평형 저항성 혼합기의 측정 결과, 동작 주파수 범위에서 16dBm LO 입력 전력에 대해 삽입 손실이 $5{\sim}11\;dB$이고, 출력 OIP3가 $10{\sim}15\;dBm$인 결과를 보였다.

토로이드형 분말코어의 Major B-H Loop 측정 (Major B-H Loop Measurement of Toroidal Shape Magnetic Powder Core)

  • 손대락
    • 한국자기학회지
    • /
    • 제24권3호
    • /
    • pp.76-80
    • /
    • 2014
  • 토로이드 형태의 자성분말합금 코어의 경우 major B-H loop을 측정하기 위해서는 수십 kA/m 이상의 높은 자화력을 인가하여야 한다. 이 경우 측정과정에서 일차코일에 권선된 에나멜 동선에서 발생하는 열 때문에 측정이 매우 어렵다. 본 연구에서는 토로이드 형태의 자성분말합금 코어 major B-H loop을 직접 측정할 수 있는 장치를 설계 제작하고, 그 성능을 측정하였다. 수십 kA/m 이상의 자화력을 인가하기 위하여 최대 전류가 $100A_P$인 전력 증폭기와 측정 시간 중에 높은 전류에 의하여 코일 권선에서 발생하는 열 문제를 해결하기 위하여 실시간으로 자기 이력 곡선을 측정 할 수 있게 실시간으로 B-H 신호를 디지털신호로 변환하여 컴퓨터 소프트웨어에서 자속밀도 B 와 자화력 H 값을 계산하고, 이 값들로 부터 주요 자기 특성인 최대자속밀도 $B_{max}$, 최대 자화력 $H_{max}$, 보자력 $H_c$, 잔류자속밀도 $B_r$ 및 형상인자(FF)를 계산하여 가상계측기(VI)창으로 표시 할 수 있게 하였다. 제작된 장치를 이용하여 외경이 134 mm, 내경이 77 mm, 높이가 42 mm인 자성분말코어에 일차 코일을 직경이 1 mm인 에나멜 동선을 401회 권선하고 이차 코일을 직경이 0.2 mm인 에나멜 동선 5회 권선하여 측정을 하여 본 결과 최대 인가 자기장을 50 kA/m까지 인가하면서 자기이력곡선을 측정 할 수 있었다.

AMOLED 컬럼 구동회로 응용을 위한 시분할 기법 기반의 면적 효율적인 10b DAC (An Area-Efficient Time-Shared 10b DAC for AMOLED Column Driver IC Applications)

  • 김원강;안태지;이승훈
    • 전자공학회논문지
    • /
    • 제53권5호
    • /
    • pp.87-97
    • /
    • 2016
  • 본 논문에서는 시분할 기법을 적용하여 AMOLED 컬럼 구동회로용 DAC의 유효 채널 면적을 최소화한 2단 저항 열 기반의 10비트 DAC를 제안한다. 제안하는 DAC는 시분할 기법 기반의 DEMUX, 6비트 및 4비트의 2단 저항 열 구조를 기반으로 하는 롬 구조의 디코더를 2단계로 사용하여 기존의 디스플레이용 DAC보다 빠른 변환속도를 가지는 동시에 하나의 패널 컬럼 구동을 위한 DAC의 유효 면적을 최소화하였다. 두 번째 단 4비트 저항 열에서는 DAC 채널의 면적과 부하 영향을 줄이는 동시에 버퍼 증폭기로 인한 채널 간 오프셋 부정합을 제거하기 위해 기존의 단위-이득 버퍼 대신 간단한 구조의 전류원으로 대체하였다. 제안하는 1:24 DEMUX는 하나의 클록과 5비트 2진 카운터만을 사용하여, 하나의 DAC 채널이 24개의 컬럼을 순차적으로 구동할 수 있도록 하였다. 각 디스플레이 컬럼을 구동하는 출력 버퍼 입력 단에는 0.9pF의 샘플링 커패시터와 작은 크기의 source follower를 추가하여 top-plate 샘플링 구조를 사용하면서 채널 전하 주입에 의한 영향을 최소화하는 동시에 출력 버퍼의 신호정착 정확도를 향상시켰다. 제안하는 DAC는 $0.18{\mu}m$ CMOS 공정으로 제작하였으며, DAC 출력의 정착 시간은 입력을 '$000_{16}$'에서 '$3FF_{16}$'으로 인가했을 때 62.5ns의 수준을 보인다. 제안하는 DAC 단위 채널의 면적 및 유효 채널 면적은 각각 $0.058mm^2$$0.002mm^2$이며, 3.3V의 아날로그 및 1.8V의 디지털 전원 전압에서 6.08mW의 전력을 소모한다.

일반 수술 침대와 짧은 대퇴 주대를 이용한 인공 고관절 전 치환술의 직접 전방 도달법과 변형된 전 측방 도달법에 따른 결과 비교 (Comparison of the Outcomes after Primary Total Hip Arthroplasty Using a Short Stem between the Modified Anterolateral Approach and Direct Anterior Approach with a Standard Operation Table)

  • 박명식;윤선중;최승민;조홍만;정우철;강경록
    • 대한정형외과학회지
    • /
    • 제54권3호
    • /
    • pp.244-253
    • /
    • 2019
  • 목적: 일반 수술용 침대와 길이가 짧은 대퇴 주대(short stem)를 이용하여 인공 고관절 전 치환술을 직접 전방 도달법(direct anterior approach, DAA)을 이용하여 시행하고, 임상적 영상의학적 결과를 변형된 전 측방 도달법(modified Hardinge; anterolateral approach, ALA)을 시행한 경우와 비교하여 알아보고자 하였다. 대상 및 방법: 2013년 1월부터 2015년 11월까지 단일 술자가 DAA로 인공 고관절 전 치환술을 시행한(DAA group) 102명(102예)과 동 수의 ALA를 사용한 환자(ALA group)를 후향적으로 비교 분석하였다. 수술시간과 출혈량을 비교하였고, 수술 후 통증의 개선 정도와 보행 능력 및 고관절의 기능 회복을 알아보았다. 영상의학적으로 비구 컵과 대퇴 주대의 삽입 위치를 평가하였고, 두 군 간에 발생한 합병증을 알아보았다. 결과: 출혈량은 DAA group에서 유의하게 적었다(p=0.018). 수술 후 3주까지는 하지 근력의 회복이 DAA group에서 유의하게 높았다(굴곡/신전력 p=0.023, 외전력 p=0.031). Harris hip score를 이용한 기능 평가는 3개월까지(p≤0.001), Koval score를 이용한 보행 능력 평가는 6주까지(p≤0.001) DAA group에서 유의하게 나은 결과를 보였고, visual analogue scale score를 이용한 통증의 개선은 7일까지는 DAA group에서 유의하게 높았다(p=0.035). 비구 컵의 경사각(p≤0.001)과 전염각(p≤0.001)은 DAA group에서 ALA group보다 더 안정 범위에 위치하였고, 대퇴 주대의 위치와 하지 길이는 통계적 유의한 차이를 보이지 않았다. DAA group에서 수술 중 2예의 대전자 골절이 발생하였다(p=0.155). 결론: 길이가 짧은 대퇴 주대를 이용하여 일반 수술 침대에서 시행하는 DAA는 수술 후 조기 기능 회복을 보이며, 술자에게 친숙한 해부학적 자세로 수술 중 영상 증폭기 사용이 간편하여 원하는 위치에 인공 관절물을 삽입하는 것과 하지 부동 방지에 유용한 도달법으로 생각된다.