• Title/Summary/Keyword: 저 전력

Search Result 3,459, Processing Time 0.036 seconds

A Low Power Hardware Allocation Algorithm for Design Automation (설계 자동화를 위한 저전력 하드웨어 할당 알고리듬)

  • 최지영;인치호
    • The Journal of Information Technology
    • /
    • v.3 no.1
    • /
    • pp.117-124
    • /
    • 2000
  • This paper proposes a new heuristic algorithm of a low power hardware allocation for Design Automation. The proposed algorithm works on scheduled input graph and allocates functional units, interconnections and registers by considering interdependency between operations and storage elements in each control step, in order to share registers and interconnections connected to functional units, as much as possible. The low power factor of the capacitance is reduced during the allocation. As the resource number reduce maximal . This paper shows the effectiveness of the algorithm by comparing experiments of existing system of the non low power.

  • PDF

Vertical-Cavity Surface-Emitting Laser Device Technology and Trend (표면방출레이저 소자 기술 및 동향)

  • Song, H.W.;Han, W.S.
    • Electronics and Telecommunications Trends
    • /
    • v.20 no.6 s.96
    • /
    • pp.87-96
    • /
    • 2005
  • 반도체 산업의 눈부신 발전은 진공관을 대신할 다이오드와 트랜지스터를 발명함으로써 저전력, 소형화에 성공하였기 때문이며, 또한, IC의 발명으로 이를 집적화하여 대량생산이 가능하고, 제품 제작을 용이하게 함으로써 제품 제작가격을 낮출 수 있게 되었기 때문이다. 이와 마찬가지로 가스 레이저를 대신할 반도체 레이저의 발명은 광통신의 핵심 부품인 광원의 저전력, 소형화를 실현시킴으로써 광통신 시대를 열게 하였다. 반도체 레이저의 발명으로 저전력, 소형화에는 성공하였으나, 비싼 광통신 부품은 본격적인 광통신 시대 실현에 걸림돌이 되고 있다. 반도체 산업의 주역인 IC 칩과 같은 저전력이며, 집적화가 가능하고, 대량 생산이 용이하여 가격이 저렴한 광 부품이 필요하다. 이런 이유로 광 부품 중 핵심 기술인 광원에 있어서는 표면방출레이저(VCSEL)가주목 받고 있다. 본 고에서는 각 파장 대역별로 표면방출레이저 소자의 기술 및 현황을 설명하고, 이들의 다양한 응용 분야 그리고 현재의 표면방출레이저 소자 시장 동향을 살펴 본다.

저전력을 소모하는 난수발생기의 성능 평가

  • Yun, Jeong-Min;Kim, Ji-Hong;Kim, Jin-Hyo
    • Proceedings of the Korean Statistical Society Conference
    • /
    • 2003.05a
    • /
    • pp.225-229
    • /
    • 2003
  • 휴대전화, PDA와 같은 이동 단말기와 무선 통신의 발전으로 인하여, 이동 단말기를 이용한 전자 메일, 게임, 주식거래 등이 가능하게 되었다. 무선 단말기를 통한 주식거래나 게임 등을 위하여서는 난수발생기(Random Number Generator)의 사용이 필수적이다. 그런데 최근까지의 난수발생기는 우수한 난수성에 중점을 두어 개발되었으며, 이동 단말기에서의 에너지 소비량에 대한 연구는 없었다. 이동 단말기는 무게 및 크기의 한계 때문에 배터리의 용량에 제한이 있게되므로, 되도록 에너지 소비량을 줄여서 주어진 배터리를 오랫동안 사용하기를 원하게 된다. 본 논문에서는 이동 단말기에서 많이 사용되는 여러 난수발생기들을 살펴보고, 저전력 에너지 측정도구인 SES(SNU Energy Scanner)를 이용하여 각 난수발생기의 에너지 소비량을 측정하여 이들을 비교한다. 이를 바탕으로 이동 단말기 환경에서 저전력을 소모하는 난수발생기를 제안하였다.

  • PDF

Applying Lightweight DTLS Protocol for Low-energy IoT (저전력 IoT 상에서의 경량 DTLS 프로토콜 적용 방안)

  • Song, Kyoungjin;Kim, Dongho
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2016.04a
    • /
    • pp.972-974
    • /
    • 2016
  • 최근 전 세계적으로 IoT(Internet of Things) 기술이 활발히 연구되고 있다. IoT 환경은 임베디드나 센서 등의 시스템에 적용되는 경우가 많다. 그 특성으로 인해, 적용된 장치들은 경량화되기 때문에 통신을 위한 프로토콜로 UDP 기반 프로토콜을 많이 사용한다. UDP 기반 프로토콜은 TCP 기반 프로토콜보다 보안 기능이 미비하므로 UDP 상에서도 보안 기능을 제공해 줄 수 있는 DTLS(Datagram Transport Layer Security)가 권고된다. 하지만 DTLS는 저전력 IoT 환경을 고려하여 만들어진 프로토콜이 아니다. 그래서 저전력 IoT 환경에서 사용하기에는 힘들다. 하지만 HIGHT(HIGh security and light weigHT) 알고리즘을 사용하면 보안적인 측면을 고려하면서도 DTLS의 알고리즘인 AES(Advanced Encryption Standard)의 높은 에너지 소모량이 해결된다. 본 논문에서는 보안 측면을 고려하면서 에너지 효율까지 고려한 KISA(Korea Internet & Security Agency, 한국인터넷진흥원)의 HIGHT 암호화 알고리즘을 기반으로 DTLS를 경량화하여 저전력 기기에서 적용할 수 있는 방안을 제안한다.

Energy-saving Design Eased on Latched Pass-transistor Adiabatic Logic (래치형 패스 트랜지스터 단열 논리에 기반을 둔 에너지 절약 회로의 설계)

  • 박준영;홍성제;김종
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2004.10a
    • /
    • pp.556-558
    • /
    • 2004
  • 최근 VLSI 설계 분야에서, 단열 논리는 에너지 효율성이 뛰어난 저전력 설계 기술 중 하나로 각광 받고 있다. 이러한 단열 논리는 기존의 저전력 회로 설계를 위해 사용되었던 CMOS 논리들을 서서히 대체해 나갈 컷으로 기대되고 있다. 하지만 않은 단열 논리들의 제시에도 불구하고, 기존의 CMOS논리들을 단열 논리로 대체하는 기법에 관한 연구는 거의 없는 실정이다. 이 논문에서는 래치형 패스 트랜지스터 단열 논리(LPAL)와 이를 이용한 저전력 설계 기법을 소개하였다. 래치형 패스 트랜지스터 단열 논리는 기존의 단열 논리들이 가지고 있는 단정을 해결하고, 보다 저전력 지향적으로 CMOS논리를 대체 할 수 있다는 장점을 가진다.

  • PDF

Development of a 10KW stand-alone power processing unit for SOFC (고체산화물형 연료전지를 위한 10KW급 독린전력변환장치의 개발)

  • Lee J.H.;Jo J.S.;Jang M.S.;Choi S.W.;Han S.B.
    • Proceedings of the KIPE Conference
    • /
    • 2003.07b
    • /
    • pp.711-716
    • /
    • 2003
  • 본 논문은 5KW급의 SOFC와 저전압 배터리를 복합전원으로하는 10kw급 독립형 연료전지발전시스템의 전력 변환장치의 개발에 관한 것이다. 이를 위한 전력변환장치는 연료전지로부터의 저전압을 상승시키기 위한 고주파 DC-DC 컨버터 및 이를 안정된 교류전원으로 변환하기 위한 DC-AC 인버터 그리고 저전압 배터리를 충$\cdot$방전하기 위한 양방향 DC-DC 컨버터로 구성된다. 미국 에너지부 및 IEEE가 주최한 "2003 International Future Energy Challenge Competition"에서 제시한 90$\%$이상의 효율과 $\$40/KW$ 이하의 양산가등의 사양을 목표로 개발된 본 전력변환장치에 대한 토폴로지, 주요 부품의 설계 및 제어방식에 관하여 기술하고 실험결과를 제시한다.

  • PDF

Design and Implementation of Low-power Neuromodulation S/W based on MSP430 (MSP430 기반 저전력 뇌 신경자극기 S/W 설계 및 구현)

  • Hong, Sangpyo;Quan, Cheng-Hao;Shim, Hyun-Min;Lee, Sangmin
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.53 no.7
    • /
    • pp.110-120
    • /
    • 2016
  • A power-efficient neuromodulator is needed for implantable systems. In spite of their stimulation signal's simplicity of wave shape and waiting time of MCU(micro controller unit) much longer than execution time, there is no consideration for low-power design. In this paper, we propose a novel of low-power algorithm based on the characteristics of stimulation signals. Then, we designed and implement a neuromodulation software that we call NMS(neuro modulation simulation). In order to implement low-power algorithm, first, we analyze running time of every function in existing NMS. Then, we calculate execution time and waiting time for these functions. Subsequently, we estimate the transition time between active mode (AM) and low-power mode (LPM). By using these results, we redesign the architecture of NMS in the proposed low-power algorithm: a stimulation signal divided into a number of segments by using characteristics of the signal from which AM or LPM segments are defined for determining the MCU power reduces to turn off or not. Our experimental results indicate that NMS with low-power algorithm reducing current consumption of MCU by 76.31 percent compared to NMS without low-power algorithm.

An Efficient Data Transmission Strategy using Adaptive-Tier Low Transmission Power Schedule in a Steady-state of BMA (적응형 저전력 전송 기법을 사용한 효율적인 BMA 데이터 전송 기술)

  • Kim, Sang-Chul
    • Journal of the Korea Society of Computer and Information
    • /
    • v.15 no.5
    • /
    • pp.103-111
    • /
    • 2010
  • This paper proposes an efficient data transmission strategy using adaptive-tier low transmission power schedule in a TDMA-based ad hoc MAC protocol. Since the network resource of ad hoc networks has the characteristic of reassignment due to the multiple interferences and the contention-based limited wireless channel, the efficient time slot assignment and low power transmission scheme are the main research topics in developing ad hoc algorithms. Based on the proposed scheme of interference avoidance when neighbor clusters transmit packets, this paper can minimize the total energy dissipation and maximize the utilization of time slot in each ad hoc node. Simulation demonstrates that the proposed algorithm yields 15.8 % lower energy dissipation and 4.66% higher time slot utilization compared to the ones of two-tier conventional energy dissipation model.

Development of A Low Power Consuming Semiconductor IC Having High Sensitivity for Earth Leakage Current Detection (누전전류 검출을 위한 고감도, 저전력 반도체 IC 개발)

  • Kim, Il-Ki;Lee, Seung-Yo
    • Proceedings of the KIPE Conference
    • /
    • 2010.07a
    • /
    • pp.113-114
    • /
    • 2010
  • 정부의 친환경, 에너지절감 정책에 따라 누전차단 기능을 갖는 반도체 IC에 있어서도 고감도의 성능을 가지면서도 전력 소모가 적은 IC의 개발이 요구 되고 있다. 본 논문에서는 산업용 누전차단기(Earth Leakage Circuit Breaker)에 사용되는 핵심 반도체로서 고감도이면서도 저전력 소모를 하는 누전전류 검출 IC의 개발을 수행한다.

  • PDF

Cache Replacement Policies for Energy Efficiency (저전력 캐쉬 대체 정책)

  • 이문상;이원진;이준원;맹승렬
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2000.04a
    • /
    • pp.12-14
    • /
    • 2000
  • 소형의 이동 컴퓨터 시스템이 발전하면서 프로세서의 전력 소모(energy dissipation)가 중요한 이슈가 되고 있다. 현재 대부분의 프로세서들은 성능 향상을 위해 캐쉬를 사용하고 있고 이것은 프로세서내의 많은 비율의 전력을 소모한다. 따라서 저 전력 프로세서를 설계하기 위해서는 내장 캐쉬(on-chip cache)의 전력 소모를 줄이는 것이 중요하다. 본 논문은 캐쉬 대체 전략으로 현재 많이 사용되는 LRU(Least Recently Used) 방식을 LFU(Least Frequently Used), LFUT(LFU with Threshold), FIFO(First In First Out) 방식과 관련 효율적 측면에서 비교 분석 한다.

  • PDF