• Title/Summary/Keyword: 장비테스트

Search Result 372, Processing Time 0.024 seconds

Development of an Unmanned Conveyor Belt Recovery Skimmer for Floating Marine Debris and High Viscosity Oil (무인 컨베이어 벨트식 부유쓰레기 및 고점도유 회수장비 개발 연구)

  • Han, Sang-goo;Lee, Won-ju;Jang, Se-hyun;Choi, Jae-hyuk
    • Journal of the Korean Society of Marine Environment & Safety
    • /
    • v.23 no.2
    • /
    • pp.208-215
    • /
    • 2017
  • When persistent oil, such as crude oil or Bunker C oil, is spilled at sea, viscosity increases through the weathering process. Equipment that can collect this oil when mixed with floating marine debris is very limited. In this study, devices that can be attached to the outside of existing oil skimmers have been applied to the inside of the main body, to develop an unmanned conveyor belt type floating marine debris and high viscosity oil recovery skimmer, which is composed of a conveyor belt, a sweeper with a forced inflow device, and a collection tank equipped with a buoyant body. The resulting skimmer was operated at a speed of 1.2 knots at a distance of 30 m in a sea area test. It was stable when moving laterally in any direction. An oil recovery performance test was conducted using a portable storage tank, and oil was recovered from a minimum of $7.8k{\ell}/h$ to a maximum of $23.3k{\ell}/h$. Moreover, recovery of $7.7k{\ell}/h$ was obtained in a wave water tank test with floating marine debris such as PET bottles and oil mixed. If the equipment developed in this study was used in the field for oil pollution accidents, it could be expected to contribute to improved response capability. We believe our equipment could be used in further studies to improvement the performance of existing portable oil skimmers.

A Design and Implementation of GUI-based TDL compiler (GUI 환경하에서 구동되는 TDL 컴파일러의 설계 및 구현)

  • 전상은;김성원;안일환;이호석;김우성
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 1998.10c
    • /
    • pp.252-254
    • /
    • 1998
  • 본 연구는 반도체 검사 장비를 국산화하는 프로젝트의 일환 중에서 메모리 칩의 무결성을 검사하는데 사용되는 메모리 테스트 장비의 소프트웨어 개발에 중점을 둔 것이다. 기존에 발표된 프로그램은 자체 개발된 것 없이 외국의 프로그램을 들여와 단지 운영만을 하는 수준이었다. 더욱이 프로그램들도 text모드 하에서만 구동되는 프로그램이었다. 하지만, 본 연구에서는 새로운 컴퓨팅 환경에서 운영될 수 있도록 윈도우즈 하에서 GUI(Graphic User Interface)에 기반한 새로운 TDL 컴파일러를 개발하였다. 개발된 프로그램은 Test Data를 기술하는데 더 효과적이었으며 오류를 검사하고 수정하는데도 큰 효과를 가져다 주었다.

  • PDF

A Study on the Development of Embedded STEP Converter (임베디드 STEP 컨버터의 개발에 관한 연구)

  • 최준기
    • Journal of the Korea Society of Computer and Information
    • /
    • v.7 no.2
    • /
    • pp.143-154
    • /
    • 2002
  • Recently, new appliances have become built-in ethernet Port but most of the old devices have serial port. So, it complicates and needs long time to maintain at a long distance. It can only controllable and fixable using modem. In this paper, we developed an embedded STEP converter within Linux operating system and other application software so that serial devices(PBX) can control in the ethernet network After completion of development processes, test was conducted. In the remote places, it was connected the STEP converter and controled the serial PBX. Finally, we confirmed that it can apply to other equipments.

  • PDF

A Study on the Built-in Test Circuit Design for Parallel Testing of CAM(Content Addressable Memory) (CAM(Content Addressable Memory)의 병렬테스팅을 위한 Built-in 테스트회로 설계에 관한 연구)

  • 조현묵;박노경;차균현
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.19 no.6
    • /
    • pp.1038-1045
    • /
    • 1994
  • In this paper, algorithm and built-in test circuit for testing all PSF(Pattern Sensitive Fault) occuring in CAM(Content Addressable Memory) are proposed. That is, built-in test circuit that uses minimum additional circuit without external equipment is designed. Additional circuit consist`s of parallel comparator, error detector, and modified decoder for parallel testing. Besides, the study on eulerian path for effectiv test pattern is carried out simultaneously. Consequently, using proposed algorithm, we can test all contents of CAM with 325+2b(b:number of bits) operations regardless of number of words. The area occupied by test circuit is about 7.5% of total circuit area.

  • PDF

Basic research on small ship test bed design for equipment demonstration (기자재 실증을 위한 소형선박 테스트베드 설계에 대한 기초연구)

  • Tae-Ho Kim;Tae-Hyoung Kim;Jeong-Hwan Kim;Yun-Sung Jin;Sung-Dong Kim;Jeong-Min Cheon;Seung-Hun Jeong
    • Proceedings of the Korean Institute of Navigation and Port Research Conference
    • /
    • 2022.06a
    • /
    • pp.373-374
    • /
    • 2022
  • The sea-communication fishing equipment installed on small vessels such as offshore fishing vessels is highly dependent on foreign products due to its high dependence on foreign products. From the perspective of domestication, the development of localization at the overseas level is underway, and we intend to demonstrate it by creating a dedicated testbed in order to secure track records. In this paper, we wanted to derive the testbed shape and design method through basic research for the design of the testbed.

  • PDF

Functional Analysis for Simulation-based Testbed to Evaluate Performance of MASS (자율운항선박 성능검증을 위한 시뮬레이션 기반 테스트베드의 기능 분석)

  • Seunghyeon Lim;Hae-Seong Ahn;Songman Jeon;Dongwon Han;Geun-Tae Yim
    • Proceedings of the Korean Institute of Navigation and Port Research Conference
    • /
    • 2022.11a
    • /
    • pp.341-343
    • /
    • 2022
  • 전 세계적으로 자율운항선박 기술개발을 추진 중이며, 자율운항선박 핵심 기술뿐 아니라, 상용화의 기틀을 마련하는 평가·검증 관련한 연구도 활발히 수행되고 있다. 이에 따라 자율운항선박의 핵심 기술과 주요 장비의 성능검증을 위한 테스트베드의 개발이 필수적이다. 본 연구에서는 국내외 자율운항선박 기술개발 현황과 자율운항선박의 시뮬레이션 기반 테스트베드가 갖춰야 할 요구사항을 분석하였으며, 자율운항선박의 특수성이 반영된 동역학 모델 기반의 조종 시뮬레이션 테스트베드에서의 성능검증을 위한 기능 분석 및 세분화를 통해 플랫폼 운영에 효과적인 기술들을 제안한다.

  • PDF

A Study on the Test Device for Improving Test Speed and Repeat Precision of Semiconductor Test Socket (반도체 테스트 소켓의 검사속도 및 반복 정밀도 개선형 검사장치에 관한 연구)

  • Park, Hyoung-Keun
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.22 no.1
    • /
    • pp.327-332
    • /
    • 2021
  • At the package level, semiconductor reliability inspections involves mounting a semiconductor chip package on a test socket. The form of the test socket is basically determined by the form of the chip package. It also acts as a medium to connect with test equipment through mechanical contact of the leads and socket leads in the chip package, and it minimizes signal loss in a signal transmission process so that an inspection signal can be delivered well to the semiconductor. In this study, a technique was applied to examine the interdependence of adjacent electrical transfer routes and the structure of adjacent electrical transfer paths. The goal was to enable short-circuit testing of fewer than 100 silicon test sockets through a single interface for life tests and precision measurements. The test results of the developed device show a test precision of 99% or more and a simultaneous test speed characteristic of 0.66 sec or less.

Power Trace Selection Method in Template Profiling Phase for Improvements of Template Attack (프로파일링 단계에서 파형 선별을 통한 템플릿 공격의 성능 향상)

  • Jin, Sunghyun;Kim, Taewon;Kim, HeeSeok;Hong, Seokhie
    • Journal of the Korea Institute of Information Security & Cryptology
    • /
    • v.27 no.1
    • /
    • pp.15-23
    • /
    • 2017
  • Template attack is a powerful side-channel analysis technique which can be performed by an attacker who has a test device that is identical to target device. Template attack is consisted of building template in profiling phase and matching the target device using template that were calculated in profiling phase. One methods to improve the success rate of template attack is to better estimate template which is consisted sample mean and sample covariance matrix of gaussian distribution in template profiling. However restriction of power trace in profiling phase led to poor template estimation. In this paper, we propose new method to select noisy power trace in profiling phase. By eliminating noisy power trace in profiling phase, we can construct more advanced mean and covariance matrix which relates to better performance in template attack. We proved that the proposed method is valid through experiments.

Mobile WiMAX 기반의 전술이동통신체계 테스트베드 성능분석

  • Yu, Jeong-Hun;Jo, Jeong-Ho;Gwon, O-Ju;Park, Gwi-Sun
    • Information and Communications Magazine
    • /
    • v.26 no.3
    • /
    • pp.9-15
    • /
    • 2009
  • 전쟁양상이 네트워크 중심 전으로 발전되기 위해서는 기동중에도 멀티미디어 등 대용량의 정보를 실시간으로 소통할 수 있는 정보통신기반체계가 필수적으로 요구된다. 이러한 기반을 구축하기 위해 개발 중인 전술정보통신체계(TICN: Tactical Information and Communication Network)의 부체계 중 하나인 전술이동통신체계는 이동하는 전장가입자에게 음성서비스이외 전장상황 공유를 위한 대용량의 데이터 서비스를 제공해야 하므로, 주파수 효율성이 좋은 Mobile WiMAX 기술을 기반으로 구현되었다. 구현된 장비는 전장 환경과 비슷한 산악지형의 테스트베드에 설치되어서 운용 가능성을 검증하였다. 본고에서는 Mobile WiMAX기반의 전술이동통신체계의 가용성을 확인하기 위해 수행한 이론적인 분석과 테스트베드에서 확인한 성능에 대해 소개한다.

통신망 테스트베드구축계획

  • 심영진
    • Information and Communications Magazine
    • /
    • v.12 no.4
    • /
    • pp.11-28
    • /
    • 1995
  • 정부에서는 다가오는 2000년대에 우리나라의 과학기술을 선진 7개국 수준으로 진입시킴은 물론 기술개발을 통한 국가 경쟁력의 확보를 목표로 여러 기술분야에 걸쳐 HAN(highly Advanced national) 프로젝트를 기획하고 1992년부터 기술개발에 착수하였다. 국가 초고속 정보통신망 기반 구축사업의 일부로 추진되고 있는 HAN/B-ISDN프로젝트는 통신망 교환 전송 단말 분야로 나뉘어 초고속정보통신망의 구축에 소요되는 다양한 장치들을 개발할 예정이다. 장기간에 걸쳐 여러 기관들이 다양한 장비들을 공동으로 개발하게 되는 이러한 대형 프로젝트의 경우 개발 결과물을 통신망에 적용하여 사업화하기 이전에 검증하기 위한 통신망 테스트베드의 구축과 운용이 절실히 필요하다. 본고는 이러한 NTB의 목적 및 필요성 등에 관하여 언급한 뒤 세계 여러 나라에서 구축 및 운용되는 테스트베드들의 사례를 살펴보고 HAN/B-ISDN 프로젝트 중 NTB의 구축 및 운용계획과 관련연구 내용 등에 관하여 기술한 것이다.

  • PDF