• 제목/요약/키워드: 이산시간제어

검색결과 283건 처리시간 0.034초

비병치 유연계의 시간지연 이산제어 (Time Delay Control of Noncolocated Flexible System in z-Domain)

  • 강민식
    • 대한기계학회논문집
    • /
    • 제16권6호
    • /
    • pp.1089-1098
    • /
    • 1992
  • 본 연구에서는 이산제어 관점에서 비병치제어를 고려한다. 연소시간계에서 많은 장점을 가진 병치제어는 이산시간계로 변환되면 샘플링과 홀딩에서 야기되는 시 간지연 요소때문에 그 특성이 달라진다.따라서 본 논문에서는 연속시간계에서 제안 된 시간지연을 갖는 비병치제어를 이산시간계로 확장하고 제어기 설계 방법을 제시코 저 한다.

이산시간 특이시스템의 비약성 제어기 설계 (Non-fragile controller design for discrete-time descriptor systems)

  • 김종해
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2008년도 심포지엄 논문집 정보 및 제어부문
    • /
    • pp.209-210
    • /
    • 2008
  • 본 논문에서는 제어기에 승산형 섭동을 가지는 제어기와 이산시간 특이시스템을 안정화시키는 비약성 제어기 설계방법을 제시한다. 강인 비약성 제어기가 존재할 조건과 제어기 설계방법을 블록최적화가 가능한 선형 행렬부등식 접근방법으로 제안한다. 또한, 제어기의 약성 성도를 표시하는 비약성 척도를 동시에 계산함으로 승산형 섭동의 제어기 최대 변동정도를 제시한다. 제안한 비약성 제어기는 제어기의 이득 변동에도 불구하고 이산 시간 특이시스템의 강인 안정성을 보장한다.

  • PDF

이산 시간 TS 퍼지 시스템의 출력 추종 제어기 설계 (Output Tracking Controller Design of Discrete-Time TS Fuzzy Systems)

  • 이호재;주영훈;박진배
    • 한국지능시스템학회논문지
    • /
    • 제11권1호
    • /
    • pp.45-51
    • /
    • 2001
  • 본 논문은 이산 시간 Takagi-Sugeno (TS) 퍼지 시스템에 대한 출력 추종 제어기 설계에 관하여 연구한다. 출력 추종 제어기의 설계를 위하여 이산 시간 TS 퍼지 시스템을 불확실성을 포함한 선형 시스템의 집합으로서 표현하는 기법을 제시한다. 시스템의 상태에 대하여 어파인 변환을 하여 출력 추종 제어문제를 안정화 문제로 변환한다. 점근적 추종성능을 보장하는 제어기 설계를 위한 충분조건은 선형 행렬 부등식의 형태로 표현되면 주어진 제어기 설계의 해는 여러 가지 수치적 기법을 이용하여 효율적으로 구해질 수 있다. 트레일러 트럭의 임의의 위치에 후진 주차시키기 위한 제어기 설계의 예를 통하여 본 논문에서 제안한 추종 제어 기법의 효용성을 검증한다.

  • PDF

이산시간 학습제어 시스템의 설계법 (A Design Method of Discrete Time Learning Control System)

  • 최순철
    • 한국통신학회논문지
    • /
    • 제13권5호
    • /
    • pp.422-428
    • /
    • 1988
  • 반복 학습제어시스템은 시행을 반복함으로써 유한시간의 목표출력에 대하여 추종해 가도록 하는 것이다. 본 논문에서는 이산시간 시스템에 있어서의 이산 시간 학습제어 입력을 구하는 방법을 제안한다. 여기서 현재시행의 제어입력은 바로 전시행에서 입력 sequence와 time-shift된 error sequence의 선형조합에 의하여 구해진다. 컴퓨터로 제어되는 이산시간 시스템에서 error신호의 미분조작이 필요한 연속시간 Betterment Process에 비하여 error sequence의 time-shift조작은 보다 간단해지며 컴퓨터 시뮬레이션을 통하여 그 유효성을 확인하였다.

  • PDF

비병치 유연계의 시간지연 이산제어에서 한스텝선행 미분제어기의 특성 (Characteristics of One Step Advanced Discrete Time D-Control with Time Delay in Noncolocated Flexible System)

  • 강민식
    • 대한기계학회논문집
    • /
    • 제17권7호
    • /
    • pp.1678-1685
    • /
    • 1993
  • This paper considers a time delay control of noncolocated flexible mechanical systems in discrete time domain. A stability criterion suggested in the previous paper is,extended in the consideration of infinite mode property of flexible systems and finite control sampling frequency. Based on the stability criterion, the one step advanced discrete time derivative control is suggested, which can stabilize infinite number of modes of a flexible system. The sensitivity analysis shows the robustness of the one step advanced control to the system parameter uncertainties and time delay errors. Application to a simply supported beam verifies the extended stability criterion and the effectiveness of the one step advanced D-control.

이산시간 슬라이딩 모드 제어를 이용한 유연 구조물의 진동제어 (Vibration Control of Flexible Structures via Discrete-Time Sliding Mode Control)

  • 김명석;최승복
    • 한국소음진동공학회:학술대회논문집
    • /
    • 한국소음진동공학회 1995년도 춘계학술대회논문집; 전남대학교, 19 May 1995
    • /
    • pp.246-251
    • /
    • 1995
  • 유연구조물의 진동제어를 위해 압전필름 작동기를 사용하였고 이와 연계하 여 샘플링 과정을 고려한 DSMC를 구성하였다. 변수변화 및 외란의 경계치 를 알고 있다는 가정하에 시스템을 이산화시킨 후 제어기를 설계하였다. 일 반적으로 연속시간 시스템의 이산화 과정에서 정합조건의 가정이 보장되지 않기 때문에 제어기 설계시 이를 배제하였다. 이산시간 리아푸노프 이론을 근거로 DSMC의 존재성을 도출하였고, 이것에 기초하여 슬라이딩 모드가 발생되도록 불연속제어기를 설계하였다. 이때, 불연속게인을 상수로 하지 않고 RP의 위치에 따라 계속 새롭게 수정함으로써 슬라이딩 영역을 최소화 하였다. 그리고 기존의 DSMC 기법상에서 발생되는 슬라이딩 영역의 문제를 .betha. 등가제어기를 이용하는 이원화 방법으로 극복하였으며, 컴퓨터 시뮬 레이션을 통하여 제안된 기법의 설계 효율성 및 제어기의 강건성을 입증하였다. 향후, 제안된 기법에 대한 실험적 고찰 및 중요 제어인자에 대한 연구가 계속적으로 수행될 예정이다.

  • PDF

평균전류모드제어의 전류응답예측을 위한 새로운 이산시간 소신호 모델 (New Discrete-time Small Signal Model of Average Current Mode Control for Current Response Prediction)

  • 정영석
    • 전력전자학회논문지
    • /
    • 제10권3호
    • /
    • pp.219-225
    • /
    • 2005
  • 본 논문에서는 평균전류모드제어를 이용하는 컨버터의 전류응답을 예측할 수 있는 새로운 이산시간 소신호 모델을 구한다. 평균전류모드제어는 최대전류모드제어와 달리 전류제어를 위해 복잡한 보상기 회로를 사용하므로 컨버터의 동작 특성 해석이 어렵다. 평균전류모드제어를 사용하는 컨버터의 소신호 전류응답을 예측하기 위해 샘플러모델을 제안하고, 이 모델로부터 새로운 이산시간 소신호 모델을 구한다. 제안된 방식은 기존 방식과 달리 복잡한 형태의 보상기를 사용하는 컨버터에도 적용 가능하다. 제안한 새로운 이산시간 소신호 모델을 이용한 예측 결과를 스위칭 모델 시뮬레이션 프로그램인 PSIM을 이용한 시뮬레이션 결과 및 실험결과와 비교하여 제안한 새로운 이산시간 소신호 모델의 우수성을 보인다.

뉴트럴 시간 시간을 포함하는 이산 비선형 시스템의 퍼지 제어기 설계 (T-S Fuzzy Controller for Discrete Nonlinear Systems with neutral type time-delays)

  • 송민국;박진배;주영훈
    • 한국지능시스템학회:학술대회논문집
    • /
    • 한국지능시스템학회 2008년도 춘계학술대회 학술발표회 논문집
    • /
    • pp.392-395
    • /
    • 2008
  • 본 논문은 퍼지 제어기를 이용하여 이산 비선형 뉴트럴 시스템을 안정화 시킨다. 시간 지연을 가지는 이산 비선형 모델에 퍼지 제어기를 연결하여 폐회로를 구성하고, 이에 대한 안정도 분석 및 성능 평가에 대해 연구한다. 이산 비선형 시스템을 먼저 T-S 퍼지모델로 모델링 하고, 모델링된 시스템을 안정화 시키기 위한 제어기를 설계한다. 퍼지 모델과 퍼지 제어기 모두 같은 멤버쉽 함수를 가진다고 가정하며, 제어기 이득값 설계를 위한 선형 행렬 부등식 조건을 유도한다. 모의 실험을 통하여 제안된 제어기의 안정도를 입증한다.

  • PDF

이산 제어 시스템의 안정도를 위한 시간 지연의 분석 (Analysis of Time Delay for Stability of Discrete Control System)

  • 김병호;엄광식;서동수;서일홍
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1999년도 추계학술대회 논문집 학회본부 B
    • /
    • pp.687-689
    • /
    • 1999
  • 본 논문에서는 이산 제어 시스템의 작업 수행 시, 특정작업에 있어서의 불규칙한 시간 지연 때문에 시스템이 불안정해지는 것을 막기 위해 시간 지연을 갖는 시스템의 안정도를 분석한다. Soft real time OS인 Windows NT 운영체제를 갖는 PC-based 이산 제어 시스템에서는 하드웨어적으로 인터럽트를 사용하여 시간 제한성이 있는 작업을 수행한다. 그러나 인터럽트와 함께 수반되는 DPC(Deferred Procedure Call)의 불규칙한 수행 시간 때문에 다른 작업이 수행되어야 할 표본시간이 길어지게 된다. 이러한 현상으로 다른 작업의 시간 지연이 발생하게 되며, 시간 지연은 시스템을 불안정하게 하는 요인이 된다. 안정성 분석 면에서 보면, 시간 지연을 고려하지 않은 시스템의 극점은 안정한 위치에 존재하게 되는데 반해, 시간 지연을 고려한 시스템의 극점은 불안정한 위치에 존재하게 된다. 따라서 본 논문에서는 시간 지연이 존재하는 제어 시스템의 안정성을 보장하기 위해서 시스템의 안정성을 분석한다.

  • PDF

상태와 제어입력에 시간지연을 가지는 이산 불확실성 시스템의 견실 $H_{\infty}$ 제어 (Robust $H_{\infty}$ Control of Discrete Uncertain Systems with Time Delays in States and Control Inputs)

  • Jong Hae Kim;Hong Bae Park
    • 제어로봇시스템학회논문지
    • /
    • 제4권6호
    • /
    • pp.689-694
    • /
    • 1998
  • 본 논문에서는 상태와 제어입력에 시간지연을 가지는 이산 불확실성 시스템의 견실 H/sub ∞/ 상태궤환 제어기 설계문제를 다룬다. 동일한 제어기에 대해서, 파라미터 불확실성을 가지는 시간지연 시스템이 자승적 안정성(quadratic stability)과 폐루프 시스템의 H/sub ∞/ 노옴의 한계를 유지하면서 파라미터 불확실성이 없는 등가의 시스템으로 변형된다. 그리고 주어진 이산 불확실성 시간지연 시스템의 견실 H/sub ∞/ 상태궤환 제어기가 존재할 충분조건과 제어기 설계 알고리듬을 제시한다. 또한 변수치환과 Schur 여수(complement) 정리를 이용하면 구한 충분조건은 LMI(linear matrix inequality) 형태로 쓸 수 있다. 예제를 통하여 제시한 결과의 타당성을 보인다.

  • PDF