• Title/Summary/Keyword: 위상 보상

Search Result 525, Processing Time 0.038 seconds

Residual Frequency Offset Estimation in Packet Based OFDM System (패킷 방식의 OFDM 시스템의 잔존 주파수 옵셋 추정)

  • Jo Jeil;Han Dong-Seog
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2004.11a
    • /
    • pp.181-183
    • /
    • 2004
  • 본 논문은 패킷 방식의 OFDM(orthogonal frequency division multiplexing) 시스템에서 등화기 출력과 비터비 복호기 출력을 이용한 잔존 주파수 옵셋 추정 법을 제안한다 패킷 방식의 OFDM에서는 패킷의 앞 부분의 훈련열을 이용하여 한번 추정하기 때문에 시간이 지남에 따라 추정 오차에 의한 위상 회전이 축적된다. 이러한 위상 회전의 축적을 막기 위해 등화기 출력과 비터비 복호기의 출력에서 잔존 주파수 옵셋을 추정하여 매 심볼마다 보상한다. 잔존 주파수 옵셋의 추정은 먼저 첫 번째 심복의 등화기 출력과 그것의 비터비 복호기 출력 사이에서 위상차를 구한다. 두 번째 심복의 위상차도 처음 심복과 같은 방법으로 구한다. 두 번째 구한 위상차는 이전 심볼의 위상차에서 잔존 주파수 옵셋의 영향이 더해져 있다. 이득 두개의 위상차의 차로부터 잔존 주과수 옵셋을 구할 수 있다. 이 방법은 전송된 데이터를 사용하여 추정하기 때문에 추가적인 훈련열을 사용하지 않고 매 심볼마다 보상을 할 수 있다는 장점이 있다.

  • PDF

VLSI Implementation of CORDIC-based Derotator (CORDIC 구조를 이용한 디지털 위상 오차 보상기의 VLSI 구현)

  • 안영호;남승현;성원용
    • Journal of the Korean Institute of Telematics and Electronics C
    • /
    • v.36C no.3
    • /
    • pp.35-46
    • /
    • 1999
  • A derotator VLSI which compensates for the frequency and phase errors of a received signal in digital communication systems was developed employing a CORDIC algorithm. The CORDIC circuit directly rotates the input signal according to the phase error information, thus is much simpler than the conventional derotator architecture which consists of a DDFS (Direct Digital Frequency Synthesizer) and a complex multiplier. Since a derotator needs only small phase error accumulation, a fast direction sequence generation method which exploits the linearity of the arctangent function in small angles is utilized in order to enhance the operating speed. The chip was designed and implemented using a $0.6\mu\textrm{m}$ triple metal CMOS process by the full custom layout method. The whole chip size is $6.8\textrm{mm}^2$ and the maximum operating frequency is 25 MHz.

  • PDF

X-Band Phased Array Antenna Module for the Beam Compensation of an Aircraft Wing Mounted Antenna (항공기 날개 탑재 안테나의 빔 보상을 위한 X-대역 위상 배열 안테나 모듈)

  • Choi, Woo-Yeol;Seo, Jung-Hoon;Kim, Hyun-Ho;Baek, Kun-Woo;Hong, Sung-Yong
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.27 no.11
    • /
    • pp.978-986
    • /
    • 2016
  • X-band phased array antenna module for the compensation of deformed beam direction by wing deformation is designed and fabricated. The phased array antenna module consists of array antenna, phase shifter, power divider and control circuit. To select out the best component, the variation of radiation pattern by wing bending and phase error of components is simulated. The fabricated phased array antenna module shows an antenna gain of 5.84 dBi, a return loss of 13.6 dB and a bandwidth of 10.6 % at 9.375 GHz. The test bed was set up to verify the performance of beam direction compensation. This test confirmed that the main beam direction of array antenna has been well restored under wing bending of 9 %.

Performance analysis of joint equalizer and phase-locked loop in underwater acoustic communications (수중 음향통신에서 위상고정루프와 결합된 등화기의 성능분석)

  • Kim, Seunghwan;Kim, In Soo;Do, Dae-Won;Ko, Seokjun
    • The Journal of the Acoustical Society of Korea
    • /
    • v.41 no.2
    • /
    • pp.166-173
    • /
    • 2022
  • In this paper, the performance of joint equalizer and phase-locked loop in underwater communications is analyzed. In the channel where the Doppler frequency exists, it is difficult to recover the transmitted data only by the equalizer. To compensate for the Doppler frequency, the phase-locked loop is used. For removing the time-varying multipath and the Doppler frequency simultaneously, the equalizer and the phase-locked loop operate jointly. Also, if the initial Doppler frequency error obtained by Fast Fourier Transform (FFT) is compensated, the convergence speed of the joint equalizer and phase-locked loop can be improved. To verify the performance, lake and sea experiments were conducted. As a result, it was showed that the joint equalizer and phase-locked loop converges sufficiently in the preamble (known data) period regardless of whether the Doppler frequency is compensated or not. And, the bit error in random data period is not occurred. However, we can increase the convergence speed of the equalizer more than twice through the compensation of Doppler frequency.

Current Compensation Method of a Three Phase PWM Converter under Unbalanced Source Voltages (불평형 전원전압 하에서 삼상 PWM 컨버터의 전류 보상 기법)

  • Park, N.C.;Kim, S.H.
    • Proceedings of the KIPE Conference
    • /
    • 2012.11a
    • /
    • pp.109-110
    • /
    • 2012
  • 본 논문에서는 불평형 전원 전압 하에서 삼상 PWM 컨버터의 전류 보상 기법을 제안하였다. 전원 전압이 불평형인 경우 PLL(Phase Locked Loop)를 이용하여 추출한 위상각에는 왜곡 성분이 포함된다. 이러한 왜곡된 위상각으로 컨버터를 제어하는 경우 입력 전류에도 고조파가 포함되게 된다. 본 논문에서는 불평형 전원 전압 하에서도 입력 전류의 THD(Total Harmonic Distortion)를 IEEE Std. 519 규정인 5% 이내로 제한할 수 있도록 하는 전류 보상 기법을 제안하였다. 제안된 기법은 시뮬레이션을 통해 그 타당성을 검증하였다.

  • PDF

Analysis of effects of rotor speed error on Gopinath flux observer and error compensation algorithm (회전자 속도 오차가 고피나스 자속 추정기에 미치는 영향 분석 및 오차 보상 알고리즘)

  • Kim, Yoon-Jae;Nam, Kwanghee
    • Proceedings of the KIPE Conference
    • /
    • 2014.11a
    • /
    • pp.41-43
    • /
    • 2014
  • 본 논문은 전류모델과 전압모델의 장점을 취해 자속을 추정하는 고피나스(Gopinath) 모델 자속 추정기에 속도 피드백 오차가 미치는 영향에 대해 분석하였다. 속도 오차는 전류 모델의 위상 지연 및 크기 오차를 발생시키고, 이로 인해 고피나스 모델에 의해 추정 된 회전자 자속의 위상 및 크기에 오차가 발생하였다. 따라서 전류모델에 발생한 위상 지연을 통해 속도 오차를 보상하여 자속 추정 오차를 감소시키는 새로운 알고리즘을 제시하였고, 시뮬레이션 결과를 통해 검증하였다.

  • PDF

Reactive Power Control of Single-Phase Reactive Power Compensator for Distribution Line (배전선로용 단상 무효전력 보상기의 무효전력제어)

  • Sim, Woosik;Jo, Jongmin;Kim, Jichan;Cha, Hanju
    • Proceedings of the KIPE Conference
    • /
    • 2019.07a
    • /
    • pp.35-37
    • /
    • 2019
  • 본 논문은 배전선로 안정화 구현을 위한 무효전력 보상기의 새로운 무효전력 제어기법을 제안하였으며, 시뮬레이션 및 실험을 통해 무효전력제어 알고리즘의 성능을 검증하였다. 무효전력 제어는 동기좌표계 d축 전류성분 제어를 통해 수행되고, DC 링크 전압을 일정하게 유지하기 위한 전압 제어와 이에 필요한 유효전력은 q축 전류성분 제어를 통해 구현된다. 제안된 무효전력 제어기법에 포함된 DC 리플 보상방식은 추출된 DC 전압의 오프셋 성분을 제거하는 HPF(high pass filter)부와 HPF 위상 특성으로 인해 발생한 위상변화 특성을 보상하기 위한 지연함수부로 구성되며, 리플성분이 보상된 전압을 전압제어기 피드백 성분으로 적용하였다. 시뮬레이션 및 실험을 통해 DC 전압 리플 보상방식이 적용된 무효전력 제어 기법이 적용된 경우 전류 THD가 크게 향상된 결과로부터 제안된 알고리즘의 성능을 검증하였다.

  • PDF

Type-Based Group Delay Equalizer Considering the Nonlinear Phase Distortion of HPA (HPA의 비선형 위상 왜곡을 고려한 타입기반 군 지연 등화기)

  • Kim, Yongguk;Jo, Byung Gak;Baek, Gwang Hoon;Ryu, Heung-Gyoon
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.37A no.10
    • /
    • pp.895-902
    • /
    • 2012
  • In this paper, we propose a novel equalizer to compensate for the group delay including AM/PM nonlinear distortion characteristics by the nonlinear power amplifier (PA). The group delay characteristic is a nonlinear non-constant time delay that appears differently depending on each frequency component. The phase distortion by AM/PM characteristics arising from the power amplifier is a major factor to increase group delay. By the group delay distortion, the signal in the constellation expands and is rotated. Considering the problem mentioned above, the nonlinear time delay that appears differently depending on each frequency component is classified as a static group delay and AM/PM characteristic of PA, the different phase transitions depending on the size of input signal as a dynamic group delay. Static group delay estimates and compensate for phase distortions in the frequency domain with type-based method and dynamic group delay compensates for phase rotation in the time domain. We confirmed that the group delay compensation techniques were enough to compensate the group delay characteristics including AM/PM characteristics of the power amplifier.

A Low Phase Noise Phase Locked Loop with Current Compensating Scheme (전류보상 기법을 이용한 낮은 위상 잡음 위상고정루프)

  • Song, Youn-Gui;Choi, Young-Shig;Ryu, Ji-Goo
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.43 no.12 s.354
    • /
    • pp.74-80
    • /
    • 2006
  • This work presents a novel architecture of phase locked loop (PLL) with the current compensating scheme to improve phase noise performance. The proposed PLL has two Charge Pump (CP), main-CP (MCP) and sub-CP (SCP). The smaller SCP current with same time duration but opposite direction of UP/DN MCP current is injected to the loop filter (LF). It suppress the voltage fluctuation of LF. In result, it improves phase noise characteristic. The Proposed PLL has been fabricated with 0.35fm 3.3V CMOS process. Measured phase noise at 1-MHz offset is -103dBc/Hz resulting in a minimum 3dBc/Hz phase noise improvement compared to the conventional PLL.

Attitude Controller Design for a Bias Momentum Satellite with Double Gimbal (더블김벌을 장착한 바이어스 모멘텀 위성의 자세제어기 설계)

  • Park, Young-Woong;Bang, Hyo-Choong
    • Journal of the Korean Society for Aeronautical & Space Sciences
    • /
    • v.32 no.4
    • /
    • pp.34-42
    • /
    • 2004
  • In this paper, a double gimbal is used for roll/yaw attitude control of spacecraft and two feedback controllers are designed. One is a PD controller of no phase difference between roll and yaw control input. The other is a PD controller with a phase lag compensator about the yaw control input. The phase lag compensator is designed a first order system and a lag parameter is designed for the control of yaw angle. There are two case simulations for each of controllers; constant disturbance torques and initial errors of nutation. We obtain the results through simulations that a steady-state error and a rising time of yaw angle are developed by the compensator. In this paper, simulation parameters use the values of KOREASAT 1.