• Title/Summary/Keyword: 위상조절

Search Result 318, Processing Time 0.026 seconds

Design of Phase Shift Lines in Linear Power Amplifier Using Shifted Photonic Bandgap (가변 PBG 천이격자를 이용한 선형증폭기 위상제어 선로 설계)

  • 윤진호;서철헌
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.27 no.5C
    • /
    • pp.496-499
    • /
    • 2002
  • In this paper, a phase shifter with shifting photonic bandgap(PBG) cell in linear feedforward amplifier is designed and fabricated in 5GHz wireless LAN band. Now a day, the phase shifter has been fabricated with hybrid type. In this paper, a portion of PBG cell is shifted for the tuning phase. The phase shift was achieved maximum 80o in our PBG structure. Shifting PBG cell has been applied in feedforward main loop to cancel the main two tone signal.

Improved Phase Detection Technique under Frequency Variation of Single-Phase Power System (단상 계통의 주파수 변화시 개선된 위상검출 기법)

  • Park, Jin-Sang;Lee, Dong-Choon
    • Proceedings of the KIPE Conference
    • /
    • 2013.07a
    • /
    • pp.506-507
    • /
    • 2013
  • 본 논문은 단상 전원 시스템에서 입력전원의 위상각 추정에 2차 일반화 적분기(Second-Order Generalized Integrator - SOGI)를 기반으로 하는 적응 필터구조를 적용한다. SOGI 출력은 전원 위상각과 관련되고, 올바른 출력을 위해서는 중심 주파수 ${\omega}^{\prime}$이 전원 주파수를 빠르게 추정할 수 있도록 FLL(Frequency Locked Loop)제어가 필요하다. SOGI-FLL의 기존의 방법과는 다르게 비선형 특성이 강한 주파수 동기화 동특성 모델에 퍼지제어를 적용함으로써 복잡한 선형화 과정이 필요하지 않으며, 실시간 이득 조절로 빠르게 전원 주파수 추정을 할 수 있는데 이는 최종적으로 빠른 전원 위상각 추정을 의미한다. 제안된 방법에 대해서 시뮬레이션을 통하여 그 타당성을 검증한다.

  • PDF

Phase Shifted Magnetic Resonance Wireless Power Transfer System with two transmit coils. (두 개의 송신코일을 갖는 위상 천이 자기 공진 무선 전력 전송 시스템)

  • Jung, Jae Yup;Lee, Byung-Hee;Yi, Kang Hyun
    • Proceedings of the KIPE Conference
    • /
    • 2017.07a
    • /
    • pp.316-317
    • /
    • 2017
  • 본 논문에서는 새로운 자기 공진형 무선 전력 전송 시스템을 제안한다. 송신부 2개를 배치하여 기존의 1 대 1 자기 공진보다 더욱 넓은 범위를 확보하여 실용성을 높이고자 한다. 동일한 송신부 2개를 배치하여 자기장의 세기를 높임으로써 수신부에 전송되는 전력의 크기 및 거리를 증대시킬 수 있다. 또한, 송 수신코일의 위치에 따라 서로 다른 출력 전력을 위상 제어를 통하여 다양한 범위의 일정한 전력을 제어할 수 있다. 이때 위상천이를 하지 않을 시에 고정된 입력 전류가 흐르게 된다. 하지만 위상천이, 즉 2개의 송신코일에서 전달하는 전류 조절을 시도함으로써 수신 측으로 전달하여 일정한 전력을 얻을 수 있었다. 실험을 통해, 기존의 방식보다 높은 성능을 가짐을 확인하였다.

  • PDF

Low Noise Phase Locked Loop with Negative Feedback Loop including Frequency Variation Sensing Circuit (주파수 변화 감지 회로를 포함하는 부궤환 루프를 가지는 저잡음 위상고정루프)

  • Choi, Young-Shig
    • The Journal of Korea Institute of Information, Electronics, and Communication Technology
    • /
    • v.13 no.2
    • /
    • pp.123-128
    • /
    • 2020
  • A low phase noise phase locked loop (PLL) with negative feedback loop including frequency variation sensing circuit (FVSC) has been proposed. The FVSC senses the frequency variation of voltage controlled oscillator output signal and controls the volume of electric charge in loop filter capacitance. As the output frequency of the phase locked loop increases, the FVSC reduces the loop filter capacitor charge. This causes the loop filter output voltage to decrease, resulting in a phase locked loop output frequency decrease. The added negative feedback loop improves the phase noise characteristics of the proposed phase locked loop. The size of capacitance used in FVSC is much smaller than that of loop filter capacitance resulting in no effect in the size of the proposed PLL. The proposed low phase noise PLL with FVSC is designed with a supply voltage of 1.8V in a 0.18㎛ CMOS process. Simulation results show the jitter of 273fs and the locking time of 1.5㎲.

PWM Control Technique and Performance Analysis for DC-Link Ripple Reduction Module Integrated Converter Photovoltaic Systems (모듈 통합형 태양광 전력조절기의 DC-Link 리플 저감을 위한 PWM 제어 기법 및 성능 분석)

  • Jung, An-Yeol;Lee, Jong-Hyun;Park, Jong-Hu;Jeon, Hee-Jong
    • Proceedings of the KIPE Conference
    • /
    • 2010.11a
    • /
    • pp.70-71
    • /
    • 2010
  • 태양광 전력조절기에서 임의의 위상을 갖는 모듈통합형 스트링 구조는 출력 커패시터의 리플 크기가 모듈 수만큼 생기게 되어 일정 리플을 위한 커패시턴스를 키워야 하고 이는 크기 및 가격, 효율 면의 입장에서 불리한 요소가 될 수 있다. 본 논문에서는 모듈간의 위상 동기화를 통한 인터리빙 기법을 적용하여 DC-Link 전압의 리플이 저감됨을 분석 및 시뮬레이션을 통해 확인하고 이를 하드웨어 Prototype 제작하여 타당성을 검증하였다.

  • PDF

Phase-Shift Full-Bridge DC/DC Converter with Fixed-Phase Operation Inverter (고정 위상 동작 인버터를 포함하는 위상천이 풀 브리지 DC/DC 컨버터)

  • Kim, Jin-Ho;Park, Jae-Sung;Kim, Hong-Kwon;Park, Jun-Woo;Shin, Yong-Saeng;Ji, Sang-Keun;Cho, Sang-Ho;Roh, Chung-Wook;Hong, Sung-Soo
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.335-336
    • /
    • 2012
  • 본 논문에서는 출력 인덕터 전류의 리플을 저감할 수 있는 새로운 방식의 위상천이 풀 브리지 컨버터를 제안한다. 제안된 회로는 2개의 풀 브리지 인버터가 연결된 구조로 되어 있으며 하나의 풀 브리지 인버터가 고정 위상($0^{\circ}$)으로 동작할 때, 다른 풀 브리지 인버터의 위상을 조절하여 출력 전압을 제어하는 방식이다. 정상 동작 시, 제안회로는 기존 위상천이 풀 브리지 컨버터에 비해 출력 인덕터 전류 리플이 매우 작고, 2차 측 정류기의 공진 전압도 작아져 출력 LC 필터의 소형화 및 고효율화가 가능하여 대전류 사양에 매우 적합한 장점을 갖는다. 본 논문에서는 제안된 회로의 이론적인 특성을 분석하고, 450W 전원장치를 시작품으로 제작하여 그 우수성을 확인하였다.

  • PDF

Unbalanced Voltage Control Using Asymmetrical Phase Angle Control (비대칭 위상각 제어를 이용한 불평형 전압 제어)

  • Chang, Doo-Won;Choi, Kyeong-Dal;Ju, Hyeong-Gil
    • Proceedings of the KIEE Conference
    • /
    • 2007.04c
    • /
    • pp.171-172
    • /
    • 2007
  • 본 논문은 3상 불평형 전압이 인가될 때 선간 전압의 실효간을 측정해서 불평형율을 검출하고 선간 전압의 실효간이 평형이 되도록 각 상의 상전압을 전력소자를 사용한 위상각제어를 통해서 각 상별 스위칭각을 비대칭적으로 조절함으로서 3상 전압 불평형을 개선하고자 한다. 이를 모의실험을 통해 저항 부하와 유도 전동기 부하에서 검증하였다.

  • PDF

On a Pitch Alteration Technique in Time-Frequency Hybrid Domain for High Quality Prosody Control of Speech Signal (고음질 운율조절용 시간-주파수 혼성영역 피치변경법)

  • Lee, Sang-Hyo;Bae, Myung-Jin
    • The Journal of the Acoustical Society of Korea
    • /
    • v.16 no.4
    • /
    • pp.106-109
    • /
    • 1997
  • In the area of the speech synthesis techniques, the waveform coding methods maintain the intelligibility and naturalness of synthetic speech. In order to apply the waveform coding techniques to synthesis by rule, however, we must be able to alter the pitches for prosody control of synthetic speech. In this paper, we propose a new pitch alteration technique in time-frequency hybrid domain, that compensates phase distortion of the cepstral pitch alteration method with time scaling method in the time domain. This method can remove some phase spectrum distortion which is occurred in conjunction point between the waveforms in continued frames. Also, we can obtain little magnitude spectrum distortion below 1.18% for pitch alteration of 200%.

  • PDF

A Study on Ti:LiNbO3 Integrated Optical Wavelength Tunable Polarization Mode Controllers (Ti:LiNbO3 집적광학형 파장가변 편광모드 조절기에 관한 연구)

  • Moon, Je-Young;Jung, Hong-Sik
    • Korean Journal of Optics and Photonics
    • /
    • v.16 no.4
    • /
    • pp.376-383
    • /
    • 2005
  • We designed and fabricated integrated-optic tunable polarization controllers based on $LiNbO_3$ with the Ti-indiffused waveguide along the y-axis utilizing the electro-optic effect. The device consists of $TE↔TM$ mode converters and TE/TM phase shifters. We analyzed the operation principles of each device utilizing transfer matrices based on a Jones matrix and simulated shifting of the center wavelength by inducing voltage. We confirmed experimentally that the fabricated devices control the tunability of the center wavelength and the input SOP.

Linearization Technique for Bang-Bang Digital Phase Locked-Loop by Optimal Loop Gain Control (최적 루프 이득 제어에 의한 광대역 뱅뱅 디지털 위상 동기 루프 선형화 기법)

  • Hong, Jong-Phil
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.51 no.1
    • /
    • pp.90-96
    • /
    • 2014
  • This paper presents a practical linearization technique for a wide-band bang-bang digital phase locked-loop(BBDPLL) by selecting optimal loop gains. In this paper, limitation of the theoretical design method for BBDPLL is explained, and introduced how to implement practical BBDPLLs with CMOS process. In the proposed BBDPLL, the limited cycle noise is removed by reducing the proportional gain while increasing the integer array and dither gain. Comparing to the conventional BBDPLL, the proposed one shows a small area, low power, linear characteristic. Moreover, the proposed design technique can control a loop bandwidth of the BBDPLL. Performance of the proposed BBDPLL is verified using CppSim simulator.