• Title/Summary/Keyword: 웨이퍼 공정

Search Result 599, Processing Time 0.027 seconds

Micro blaster를 이용한 태양전지용 재생웨이퍼의 표면 개선에 관한 연구

  • Lee, Yun-Ho;Jeong, Dong-Geon;Jo, Jun-Hwan;Gong, Dae-Yeong;Seo, Chang-Taek;Jo, Chan-Seop;Lee, Jong-Hyeon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.293-293
    • /
    • 2010
  • 최근 태양전지 연구에서 저가격화를 실현하는 방법 중 하나로 폐 실리콘 웨이퍼를 재생하는 방법에 관하여 많은 연구가 진행되고 있다. 그러나 기존 웨이퍼 재생공정은 높은 재처리 비용과 복잡한 공정등의 많은 단점을 가지고 있다. 챔버 내에 압축된 공기나 가스에 의해 가속된 미세 파우더들이 재료와 충돌하면서 식각하는 기계적 건식 식각 공정 기술이라고 할 수 있는 micro blaster 공정을 이용하면 기존 재생공정보다 낮은 재처리 비용과 간단한 공정으로 재생웨이퍼를 제작할 수 있다. 하지만 이러한 micro blaster 공정은 식각 후 표면에 많은 particle과 crack을 형성시켜 태양전지용으로 사용하기에 단점을 가진다. 본 연구에서는 이러한 micro blaster를 이용한 태양전지용 재생 웨이퍼를 제작하기 위해 폐 실리콘 웨이퍼의 표면 물질을 식각하고, 식각 후 충돌에 의해 발생된 표면의 particle과 crack을 DRE(Damage Remove Etching)공정으로 제거하는 연구를 진행 하였다. 먼저 폐 실리콘 웨이퍼와 같은 표면을 형성하기 위하여 시편 표면에 각각 Al($2000{\AA}$), $Si_3N_4(3000{\AA})$, $SiO_2(1{\mu}m)$, AZ1512($1{\mu}m$)을 형성하고 micro blaster의 파우더 크기, 압력, 스캔 속도 등의 공정 조건에 따라 폐 실리콘 웨이퍼 표면 물질을 식각하였다. 식각 후 폐 실리콘 웨이퍼의 식각된 깊이와 표면 물질 잔량을 측정하고, 폐 실리콘 웨이퍼의 표면에 particle과 crack, 요철이 형성되어 있는지를 확인하였다. 그 결과 폐 실리콘 웨이퍼에 형성된 물질의 두께 이상으로 식각되었으며, 표면 물질의 잔량이 남아 있지 않았고, 표면에 많은 particle과 crack, 요철이 형성되었다. 표면에 형성된 요철은 유지하면서 많은 particle과 crack을 제거하기 위하여 micro blaster공정 후 DRE 공정으로 표면 개선이 필요하였다. 이때 남겨진 요철은 입사광량을 증가시키고, 표면 반사율을 감소시켜 태양전지내의 흡수하는 빛의 양을 증가시키는 태양전지 texturing 공정 효과로 작용하게 된다. 표면에 남은 particle과 crack을 완전히 제거하면서 요철은 유지할 수 있게 HNA 용액의 농도와 시간에 따른 식각 정도를 측정하였다. DRE 공정 후 표면 particle과 crack이 완전히 제거되어 표면이 개선됨을 확인하였다. Micro blaster를 이용하여 폐 실리콘 웨이퍼의 표면을 식각하고, DRE공정으로 표면을 개선함으로써 태양전지용 기판으로의 재생 가능성을 확인하였다.

  • PDF

매엽식 방법을 이용한 웨이퍼 후면의 박막 식각

  • An Yeong-Gi;Kim Hyeon-Jong;Gu Gyo-Uk;Jo Jung-Geun
    • Proceedings of the Korean Society Of Semiconductor Equipment Technology
    • /
    • 2006.05a
    • /
    • pp.177-181
    • /
    • 2006
  • 반도체를 만드는데 있어서 여러가지 박막을 형성하는 공정이 있다. 이때 가장 많이 쓰이는 방법이 CVD(Chemical Vapor Deposition)방법이나 PVD(Physical Vapor Deposition)방법이다. 이들 방법으로 막을 형성하게 되면, 웨이퍼 이면에도 막이 형성되게 된다. 웨이퍼 후면에 증착된 막은 공정 특성상 두께분포가 균일하지 못하고 다음 공정 중에 웨이퍼 전면을 오염시킬 수 있다. 후면의 박막이 있는 상태로 웨이퍼가 batch 방식의 습식공정이 진행되면, 후면의 박막이 떨어져 나와서 웨이퍼 전면을 오염시키게 된다. 또한 공정에 따라서 기판전면은 식각 시키지 않고 후면만 식각 시키는 경우가 발생하는데, 이때 웨이퍼 아래에 설치된 노즐을 사용하여 웨이퍼 후면의 박막을 식각할 수 있다. 본 연구는 노즐에서 약액이 분사되는 방향과 위치를 조절하여 매엽식 장비에서 웨이퍼 후면의 막을 균일하게 식각 시킬 수 있는 노즐을 제작하고 웨이퍼 후면의 $Si_{3}N_{4}$막을 분당 $1000{\AA}$이상 식각 하였으며 균일도를 5% 이하로 하였다.

  • PDF

마이크로 블라스터를 이용한 태양전지용 재생웨이퍼 제작

  • Jeong, Dong-Geon;Gong, Dae-Yeong;Jo, Jun-Hwan;Jeon, Seong-Chan;Seo, Chang-Taek;Lee, Yun-Ho;Jo, Chan-Seop;Bae, Yeong-Ho;Lee, Jong-Hyeon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.02a
    • /
    • pp.376-377
    • /
    • 2011
  • 결정질 실리콘 태양전지 연구에 있어서 가장 중요한 부분은 재료의 저가화와 공정의 단순화에 의한 저가의 태양전지 셀 제작 부분과 고효율의 태양전지 셀 제작 부분이다. 본 논문에서는 마이크로 블라스터를 이용하여 폐 실리콘 웨이퍼를 태양전지용 재생웨이퍼를 제작함으로써 고효율을 가지는 단결정 실리콘 웨이퍼를 저 가격에 생산하기 위한 것이다. 특히 마이크로 블라스터를 이용하여 폐 실리콘 웨이퍼를 가공 할 때 표면에 생성되는 요철은 기존 태양전지 셀 제작에서 텍스쳐링 공정과 같은 표면 구조를 가지게 됨으로써 태양전지 셀에 제작 공정을 줄일 수 있는 효과도 가지게 된다. 마이크로 블라스터는 챔버 내에 압축된 공기나 가스에 의해 가속 된 미세 파우더들이 재료와 충돌하면서 재료에 충격을 주고 그 충격에 의해 물질이 식각되는 기계적 건식 식각 공정 기술이다. 이러한 물리적 충격을 이용하는 마이크로 블라스터 공정은 기존 재생웨이퍼 제작 공정 보다 낮은 재처리 비용으로 간단하게 태양전지용 재생웨이퍼를 제작 할 수 있다. 하지만 마이크로 블라스터를 이용하면 표면에 식각된 미세 파티클의 재흡착이 일어나게 되므로 이를 제거하기 위하여 DRE(damage remove etching) 공정이 필요하게 된다. 본 연구에서는 이방성, 등방성 식각 공정으로 태양전지용 재생웨이퍼를 제작하기 위해 가장 적합한 DRE 공정을 찾기 위해 등방성 식각은 RIE 식각으로, 그리고 이방성 식각은 TMAH 식각을 이용하였다. 마이크로 블라스터 공정 후 표면 반사율과 SEM 사진을 이용한 표면 요철 구조를 확인 하였고, DRE 공정 후 표면 반사율과 SEM 사진을 이용하여 표면 요철 구조를 확인 하였다. 각각의 lifetime을 측정하여 표면 식각으로 생성된 결함들을 분석하여 태양전지용 재생웨이퍼 제작에 가장 적합한 공정을 확인 하였다.

  • PDF

Ultra-Thinned Si Wafer Processing for Wafer Level 3D Packaging (웨이퍼 레벨 3D 패키징을 위한 초박막 Si 웨이퍼 공정기술)

  • Choi, Mi-Kyeung;Kim, Eun-Kyung
    • Journal of Welding and Joining
    • /
    • v.26 no.1
    • /
    • pp.12-16
    • /
    • 2008
  • 본 보고에서는 3D 패키징에서 중요한 공정의 하나인 초박막 Si 웨이퍼 Thinning 공정에 대해 간략히 소개하였고, 표면처리에 대해 살펴보았다. 기계적, 특히 전기적 Damage를 줄이기 위한 최적화된 Thinning 공정과 신뢰성 분석 및 평가, 그리고 초박막 웨이퍼 핸들링 방법 등이 시스템적으로 개발되는 것이 중요하다. 칩 소형화 추세와 더불어 3D 패키징 기술이 중요시되는 산업 요구에 맞추어 향후 웨이퍼 Thinning 기술을 포함한 3D 기술의 핵심 공정기술들은 그 중요성이 증대할 것이고, 이에 대한 활발한 연구가 진행되리라 기대한다.

기판 세정공정 변화에 따른 실리콘 웨이퍼/비정질 실리콘 박막 나노계면 및 이종접합 태양전지 소자 특성 연구

  • O, Jun-Ho;Lee, Jeong-Cheol;Kim, Dong-Seok;Kim, Ga-Hyeon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.423.1-423.1
    • /
    • 2014
  • 본 발표에서는 실리콘 이종접합 태양전지에서 중요한 실리콘 웨이퍼 표면/계면 제어에 대하여 발표한다. 다시 말하여, 실리콘 웨이퍼 기판 세정공정 변화에 따른 실리콘 웨이퍼 표면의 소수전하수명(minority carrier lifetime, MCLT) 및 태양전지 소자특성 변화에 대하여 연구하였다. 구체적으로, 실리콘 웨이퍼 클리닝 최초단계로써 KOH damage etching 공정을 도입할 때, 이후 클리닝 공정을 통일하여 적용한 웨이퍼 표면의 MCLT 및 상기 웨이퍼를 이용하여 플라즈마 화학기상증착법(PECVD)을 통하여 제작한 태양전지 소자 효율은 KOH etching 시간이 10분일 때 최대치에 도달한 후 감소하였다. 또한, RCA1, RCA2, Piranha로 이루어진 웨이퍼 클리닝 단계의 사이에, 또는 맨 마지막에 묽힌 불산용액(DHF, 5 %) 처리를 하여 표면 산화막 제거 및 수소종단처리를 하여 기판의 passivation 특성을 향상시키고자 할 때, 불산용액 처리 순서에 따른 웨이퍼 표면의 MCLT 및 태양전지 소자 효율을 비교하였다. 그 결과, 묽은불산용액을 클리닝 단계 사이에 적용하였을 때의 MCLT 및 태양전지 소자의 특성이 더 우수하였다.

  • PDF

A Study on Classifying the Shapes of Silicon Wafers (실리콘 웨이퍼 형상 분류에 관한 연구)

  • 김수희
    • Proceedings of the KAIS Fall Conference
    • /
    • 2000.10a
    • /
    • pp.140-144
    • /
    • 2000
  • 실리콘 웨이퍼 생산의 여러 단계의 공정 중 평탄도를 측정하고 제어하는 polishing 공정은 평탄한 정도에 의하여 제품의 합격 여부가 결정되는 측면에서 매우 중요한 과정이다. 이 연구에서는 polishing 공정의 자동화를 모색해 보기 위해 웨이퍼의 형상을 추정한 데이타를 이용하여 그 형상을 분류하는 알고리즘을 개발하였다 추정된 웨이퍼의 모양에 따라 9개의 카테고리로 분류하고, 각 카테고리를 세 종류의 통계값을 이용하여 세부 분류한다. 개발한 알고리즘을 구현하여 웨이퍼의 형상을 분류하는 모듈을 개발하였다. 개발한 알고리즘을 검증하기 위해 여러 웨이퍼를 대상으로 실험을 수행하였다. 대부분의 웨이퍼를 정확하게 잘 분류하고 있으나 인부의 미세한 변화를 감지하지 못함으로 인하여 정확하게 분류하기가 어려운 경우를 관찰할 수 있었다. 웨이퍼의 형상을 다양하게 분류함으로써 polishing 공정의 자동화를 좀 더 구체적이고 효율적으로 접근할 수 있는 계기가 됨 깃으로 기대한다.

Development of Cluster Tool Dispatching Algorithm for Next Generation Wafer Production System (차세대 웨이퍼 생산시스템을 위한 클러스터 툴 디스패칭 알고리즘 개발)

  • Hur, Sun;Lee, Hyun;Park, Eu-Gene
    • Proceedings of the KAIS Fall Conference
    • /
    • 2010.11b
    • /
    • pp.792-796
    • /
    • 2010
  • 차세대 반도체 공정인 450mm 웨이퍼 생산 환경의 가장 큰 특징은 반도체 생산의 전 공정에 대한 완전 자동화이다. 이러한 완전 자동화는 작업자의 공정개입을 불가능하게 하고 개별 웨이퍼의 중요도를 크게 증가시키며 전체 반도체 생산 공정에 대한 견고한 디스패칭 시스템을 필요로 한다. 또한, 차세대 반도체 공정의 디스패칭 시스템은 개별 웨이퍼에 대한 실시간 모니터링과 데이터 수집이 가능해야 하며, 수집된 반도체 공정의 정보를 반영한 실시간 디스패칭이 가능해야 한다. 본 연구에서는 차세대 반도체 환경인 450mm 웨이퍼 생산 환경에서 중요한 역할을 하는 클러스터 툴에 대해 분석하고 클러스터 툴에서 웨이퍼의 작업순서를 결정할 수 있는 디스패칭 알고리즘을 제안한다.

  • PDF

Development of Cu CMP process for Cu-to-Cu wafer stacking (Cu-to-Cu 웨이퍼 적층을 위한 Cu CMP 특성 분석)

  • Song, Inhyeop;Lee, Minjae;Kim, Sungdong;Kim, Sarah Eunkyung
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.20 no.4
    • /
    • pp.81-85
    • /
    • 2013
  • Wafer stacking technology becomes more important for the next generation IC technology. It requires new process development such as TSV, wafer bonding, and wafer thinning and also needs to resolve wafer warpage, power delivery, and thermo-mechanical reliability for high volume manufacturing. In this study, Cu CMP which is the key process for wafer bonding has been studied using Cu CMP and oxide CMP processes. Wafer samples were fabricated on 8" Si wafer using a damascene process. Cu dishing after Cu CMP and oxide CMP was $180{\AA}$ in average and the total height from wafer surface to bump surface was approximately $2000{\AA}$.

A Neural Network Approach for Wafer-lot Batching (웨이퍼 팹공정에서 뱃칭을 위한 신경회로망의 적용)

  • Sung, Chang-Sup;Choung, You-In;Yoon, Sang-Hum
    • IE interfaces
    • /
    • v.10 no.1
    • /
    • pp.37-45
    • /
    • 1997
  • 본 연구에서는 웨이퍼 팹공정에서 웨이퍼 로트들이 뱃치공정을 위해 확률적으로 도착되는 상황에서 최적 뱃치크기를 결정하는 뱃칭문제를 다루고 있다. 뱃치공정이란 여러 개의 웨이퍼 로트들을 기계의 용량을 넘지 않는 한도 내에서 하나의 뱃치로 구성하여 한꺼번에 가공하는 공정을 말한다. 목적함수는 생산율을 높이고 재공재고 및 사이클타임을 줄이기 위해 웨이퍼 로트들의 평균 대기시간의 최소화를 채택하였다. 문제의 해결을 위해서, 확률적인 상황변동 하에서 실시간 제어를 위해 많이 활용되고 있는 신경회로망 중 다층 퍼셉트론을 이용한 뱃치크기 결정 모델을 제시하였다. 제시한 모델의 효율성을 확인하기 위해 기존에 잘 알려져 있는 최저뱃치크기(MBS) 규칙과 실험, 비교하였다.

  • PDF

Characteristics of Recycled Wafer for Solar Cell According to DRE Process (DRE 공정이 태양전지용 재생웨이퍼 특성에 미치는 영향)

  • Jung, D.G.;Kong, D.Y.;Yun, S.H.;Seo, C.T.;Lee, Y.H.;Cho, C.S.;Kim, B.H.;Bae, Y.H.;Lee, J.H.
    • Journal of the Korean Vacuum Society
    • /
    • v.20 no.3
    • /
    • pp.217-224
    • /
    • 2011
  • of materials and simplification of process. Micro-blasting is one of the promising method for recycling of waste wafer due to their simple and low cost process. Therefore, in this paper, we make recycling wafer through the micro-blaster. A surface etched by micro-blaster forms particles, cracks and pyramid structure. A pyramid structure formed by micro-blaster has a advantage of reflectivity decrease. However, lifetime of minority carrier is decreased by particles and cracks. In order to solve this problems, we carried out the DRE(Damage Romove Etching). There are two ways to DRE process ; wet etching, dry etching. After the DRE process, we measured reflectivity and lifetime of minority carrier. Through these results, we confirmed that a wafer recycled can be used in solar cell.