• Title/Summary/Keyword: 어레이 설계

검색결과 368건 처리시간 0.029초

어레이 안테나 장착을 위한 단순화된 주익 구조의 복합재 모자형 보강재 최적설계 (Optimal Design of the Composite Hat-shaped Stiffeners for Simplified Wing Box with Embedded Array Antenna)

  • 박승현;김인걸;이석제;전우철
    • Composites Research
    • /
    • 제25권6호
    • /
    • pp.224-229
    • /
    • 2012
  • 정찰 및 감시를 위한 어레이 안테나가 내장된 날개는 컷아웃이 수반되기 때문에 구조성능이 저하된다. 본 논문에서는 단순화된 복합재 날개에 어레이 안테나 탑재시 안테나성능 저하와 날개구조 성능 저하를 최소화할 수 있는 복합재 모자형 보강재의 두께에 대해 최적설계를 수행하였다. 최적의 모자형 보강재 형상 선정을 위하여 모자형 보강재의 웹 경사도와 플랜지의 길이에 변화를 주어 상용 유한요소해석 프로그램을 이용하여 구조 해석을 수행하였다. 복합재 모자형 보강재형상에 대하여 응력과 좌굴에 대한 구속조건으로 상용 최적화 프로그램인 VisualDOC와 상용 유한요소해석 프로그램을 이용하여 최적화를 수행하여 보강재의 두께를 결정하였다.

패치크기에 의존하는 마이크로스트립 어레이 안테나 설계 (The Design of Microstrip Array Antenna Depend on Patch Size)

  • 고영혁;이종악;정의붕
    • 한국통신학회논문지
    • /
    • 제16권11호
    • /
    • pp.1063-1070
    • /
    • 1991
  • 마이크로스트립 어레이 안테나를 Tchebyscheff 다항식을 이용하여 구형 마이크로스트립 패치크기에 의존하도록 상대적 전류 분포를 1:2:2:1, 그리고 1:1:2:2:1:1 되게 설계하여 첨예한 빔 패턴을 얻었으며 주부엽의 차가 21.97dB, 29.54dB의 이론치를 얻을 수 있었다. 설계된 마이크로스트립 패치 어레이 안테나는 반사 손실, 공진 주파수, V.S..W.R. 방사 패턴,벤드폭, 빔폭등의 여러 특성을 측정하였고, 이론치와 서로 일치함을 확인하였다. 또한 빔 스케닝을 위해 상대적 전류 분포에 따른 패치 어레이 안테나의 위상 변환 과정을 제시하였다.

  • PDF

전자기결합 다이폴을 이용한 직선편파 마이크로스트립 안테나의 설계 (Design for Linearly Polarized Microstrip Antenna using Electromagnetic-Coupled Dipoles)

  • 민경식;장철순
    • 한국전자파학회논문지
    • /
    • 제12권7호
    • /
    • pp.1057-1066
    • /
    • 2001
  • 본 논문에서는 전자기적으로 결합하는 다이폴을 이용하여 직선편파를 복사하는 마이크로스트립 안테나의 설계에 관하여 기술하였다. 다이폴의 위치에 의해 서로 다른 직선편파를 가지는 안테나의 해석 및 설계는 FDTD 법으로 행하였다. 급전선로와 복사소자간의 상호결합을 고려한 단일 소자 안테나의 설계로부터 각 편파에 대한 설계파라미터들을 구했으며, 이를 이용한 어레이 설계에서 Offset을 변화시켜 복사전력을 조절할 수 있었다. 또한 어레이 소자간의 간격을 조정함으로써 원하는 방향으로의 지향각을 설계할 수 있었다. 5 소자 어레이 안테나를 제작하여 측정을 행하였고, 이들 결과는 이론치와 잘 일치하였다.

  • PDF

고속 프랙탈 영상압축을 위한 최적의 파이프라인 주기를 갖는 VLSI 어레이 구조 설계 (Design of VLSI Array Architecture with Optimal Pipeline Period for Fast Fractal Image Compression)

  • 성길영;우종호
    • 한국통신학회논문지
    • /
    • 제25권5A호
    • /
    • pp.702-708
    • /
    • 2000
  • 본 논문에서는 프랙탈 영상압축의 고속수행을 위한 최적의 파이프라인 주기를 갖는 일차원 VLSI 어레이를 설계했다. 고정분할 알고리즘을 변형하여 VLSI 어레이 설계에 적합하며 화질의 손상을 최소화하면서 압축율이 높은 알고리즘을 유도했다. 파이프라인의 각 세그먼트를 구성하는 PE의 연산시간을 가능한 균등하게 분포시켜 최적의 파이프라인의 주기를 얻었다. 이러한 결과로써 약 4배의 속도 향상을 얻을 수 있다. 정의역과 치역블럭의 입출력과 연산장치를 공유하여 입출력 핀의 수를 줄였다.

  • PDF

고속 RSA 모듈러 곱셈을 위한 시스톨릭 어레이의 설계 (Design of Systolic Array for Fast RSA Modular Multiplication)

  • 강민섭;남승용
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2002년도 춘계학술발표논문집 (하)
    • /
    • pp.809-812
    • /
    • 2002
  • 본 논문은 RSA 암호시스템에서 고속 모듈러 곱셈을 위한 최적화된 시스톨릭 어레이의 설계를 제안한다. 제안된 방법에서는 미리 계산된 가산결과를 사용하여 개선된 몽고메리 모듈러 곱셈 알고리듬을 제안하고, 고속 모듈러 곱셈을 위한 새로운 구조의 시스톨릭 어레이를 설계한다. 미리 계산된 가산결과를 얻기 위해 CLA(Carry Look-ahead Adder)를 사용하였으며, 이 가산기는 덧셈연산에 있어서 캐리전달 지연이 제거되므로 연산 속도를 향상 시킬 수 있다. 제안된 시스톨릭 구조는VHDL(VHSlC Hardware Description Language)을 사용하여 동작적 수준을 기술하였고, Ultra 10 Workstation 상에서 $Synopsys^{TM}$ 툴을 사용하여 합성 및 시뮬레이션을 수행하였다. 또한, FPGA 구현을 위하여 Altera MaxplusII를 사용하여 타이밍 시뮬레이션을 수행하였고, 실험을 통하여 제안한 방법을 효율성을 확인하였다.

  • PDF

시스토릭 어레이를 이용한 Montgomery 모듈라 곱셈기 설계 (Design of Montgomery Modular Multiplier based on Systolic Array)

  • 하재철;문상재
    • 정보보호학회논문지
    • /
    • 제9권1호
    • /
    • pp.135-146
    • /
    • 1999
  • 공개 키 암호 시스템에서의 주 연산은 멱승 연산이며 이는 모듈라 곱셈의 반복으로 이루어져 있다. 본 논문에서는 고속 모듈라 곱셈을 위해 Montgomery 알고리듬에 기반한 선형 시스토릭 어레이 곱셈기를 제안하고 이를 설계하였다. 제안 곱셈기는 각 처리기 내부 구조를 간소화할 수 있어 기존 곱셈기에 비해 하드웨어 설계에 필요한 논리 게이트를 약 14%정도 줄일 수 있을 뿐만 아니라 모듈라 곱셈 속도를 약 20%정도 감소시킬 수 있다.

병렬 광 신호 전송을 위한 250-Mbps 10-채널 CMOS 광 수신기 어레이의 설계 (Design of 250-Mbps 10-Channel CMOS Optical Receiver Away for Parallel Optical Interconnection)

  • 김광오;최정열;노성원;임진업;최중호
    • 전자공학회논문지SC
    • /
    • 제37권6호
    • /
    • pp.25-34
    • /
    • 2000
  • 본 논문에서 범용의 CMOS 트랜지스터 공정을 사용하여 250-Mbps 10-채널 CMOS 광 수신기 어레이칩을 설계하였다. 이러한 광 수신기 어레이는 병렬 광 신호 전송 시스템의 성능을 결정하는 가장 중요한 블록이며 이를 CMOS 트랜지스터로 설계함으로써 낮은 단가의 시스템의 구현을 가능하게 하였다. 각 데이터 채널은 집적화 된 광 검출 소자 및 여러 단의 증폭기로 구성된 아날로그 프런트-엔드, D-FF (D-flip flop)과 칩 외부 구동기로 구성된 디지털 블록으로 구성되어 있다. 전체 칩은 광 수신기 어레이와 데이터의 동기식 복원을 위해 PLL (Phase-Lock Loop) 회로로 구성 되어있다. 설계한 광 수신기 어레이 칩은 0.65-㎛ 2-poly, 2-metal CMOS 공정을 사용하여 제작하였으며, 각 채널은 ±2.5V의 전원 전압에 대하여 330㎽의 소비 전력을 보였다.

  • PDF

역 경계요소법에 기초한 음향 홀로그래피 개념에 따른 음원 어레이 설계 (Design of Acoustic Source Array Using the Concept of Holography Based on the Inverse Boundary Element Method)

  • 조완호;이정권
    • 한국음향학회지
    • /
    • 제28권3호
    • /
    • pp.260-267
    • /
    • 2009
  • 원하는 복잡한 음장을 지정된 구역에 정확히 형성하는 것은 음향 어레이를 이용한 응용에 있어서 가장 어렵고도 중요한 일이다. 이를 해결하기 위해, 본 논문에서는 역 경계요소법을 원용한 음향홀로그래피 방법을 이용하여 원하는 음장의 특성을 얻기 위한 음원 어레이의 필터 계수를 설계하는 방법을 제안하였다. 음원 파악에 적용되는 음향 홀로그래피는 음장에서의 음압을 측정하여 표면에서의 음원 특성을 재구성하게 되는데, 이와 유사한 음원 설계 문제에서는 목적하는 음장 특성이 주어진 조건이 되며, 음원의 체적 속도는 이러한 음장을 얻기 위한 출력 신호가 된다. 설계 과정에 있어서 먼저 목표 음장의 특성 제한 조건을 갖는 음장 데이터를 구성하고, 음원과 공간을 경계요소법으로 모델링 한 뒤, 소요되는 음원의 정보를 역으로 유도한다. 예제로서 16개의 스피커를 갖는 어레이를 이용해 전방의 반은 평면파 전파, 나머지 반은 정숙공간을 동시에 갖도록 하는 목표 음장을 구현하였다.

비휘발성 EEPROM을 위한 SNOSFET 단위 셀의 어레이에 관한 연구 (A study on the array of SNOSFET unit cells for the novolatile EEPROM)

  • 강창수;이형옥;이상배;서광열
    • E2M - 전기 전자와 첨단 소재
    • /
    • 제6권1호
    • /
    • pp.28-33
    • /
    • 1993
  • Short channel 비휘발성 SNOSFET EEPROM 기억소자를 CMOS 1 Mbit 설계규칙에 따라 제작하고 특성과 응용을 조사하였다. 논리 어레이를 실현하기 위한 SNOSFET는 4단자와 2단자 비휘발성 메모리 셀로 구성하고 이에 대한 기록과 소거 특성을 조사하였다. 결과적으로 4단자 소자와 2단자 소자의 메모리 윈도우는 각각 기록과 소거에 의하여 "1"상태와 "0"상태로 동작되는 저전도 상태와 거전도 상태를 나타냈다. 4단자 2 x 2 메트릭스 어레이는 양극성으로 동작하였으며 2단자 2 x 2 메트릭스 어레이는 단극성으로 동작하였다.릭스 어레이는 단극성으로 동작하였다.

  • PDF

최악조건을 고려한 태양전지 어레이 션트 전압조절기 (A Solar Array Shunt Switching Unit Considering Worst Case Analysis)

  • 최재동
    • 전력전자학회논문지
    • /
    • 제10권4호
    • /
    • pp.403-410
    • /
    • 2005
  • 본 논문은 정지궤도 위성을 위한 완전조절방식을 갖는 태양전지 어레이 션트 전압조절기를 나타낸다. 스위칭 션트 전압조절기는 태양전지 어레이 전력을 조절하는 어레이 스위치 모듈들로 구성된다. 이러한 태양전지 어레이 션트 모듈들은 스위칭을 통해 버스에 태양전지 회로가 접속되거나 분리되며, 단지 FPGA 로직변경 만을 통해 이전의 회로설계로부터 간단하게 확장이 가능하다. 제안된 설계회로를 검증하기위해 제어로직 및 최악조건해석이 수행되었으며, 시뮬레이션 및 실험결과를 보여준다.