• 제목/요약/키워드: 실리콘산화막

검색결과 411건 처리시간 0.038초

전자재료 산화박막에 대한 Ti표면처리 효과 (Effect of Surface Treatment of Ti on Oxidative Thin Film of Electronic Materials)

  • 이원규;조대철
    • 한국산학기술학회논문지
    • /
    • 제6권3호
    • /
    • pp.270-272
    • /
    • 2005
  • 코발트 실리사이드는 낮은 전기 저항성 때문에 고효율 소자를 제조하는데 적합한 물질이다. 이는 전자소재가 소형화되면서 접촉저항과 혼합을 줄이기 위해 더욱 필요하게 되었다. 본 연구에서는 티타늄의 표면산화에 미치는 영향과, RTO 조건에서 온도에 따른 코발트 실리사이드 박막의 산화정도를 측정했다. 기질로서 p-형 실리콘웨이퍼를 사용하였고, 고속 열 가공을 통하여 박막을 가공하였다. 티타늄 층을 입혔을 때 산화충의 두께는 $500{\AA}$정도 성장하였다. 고속 열산화의 온도변화에 따라 산화막은 $550^{\circ}C\~700^{\circ}C$까지는 성장을 보였으나 $700^{\circ}C$이상에는 산화막 성장이 포화상태를 보였다.

  • PDF

산화막 두께에 따른 20nm 이하 MOSFET의 전류-전압 특성 곡선 분석 (Analysis of sub-20nm MOSFET Current-Voltage characteristic curve by oxide thickness)

  • 한지형;정학기;이재형;정동수;이종인;권오신
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2009년도 추계학술대회
    • /
    • pp.917-919
    • /
    • 2009
  • 본 연구에서는 산화막 두께에 따른 20nm 이하 MOSFET의 전류-전압 특성 곡선 분석하였다. 산화물 내의 등가 포획 전하는 가우시안 함수를 사용하였다. 채널의 길이가 20nm 이하인 LDD MOSFET를 설계하여 사용하였고, 소자를 시뮬레이션 하기 위하여 실리콘 공정 디바이스 시뮬레이터인 MicroTec의 SemSim을 사용하였다. SemSim은 디바이스 시뮬레이터로써 입력 바이어스에 의해 공정 시뮬레이션인 SiDif와 디바이스 조립인 MergIC에 의해 소자를 시뮬레이션 한다. 산화막의 두께를 2nm, 3nm, 4nm로 시뮬레이션 한 결과 산화막의 두께가 얇아짐에 따라 드레인에 흐르는 전류가 증가함을 알 수 있었다.

  • PDF

3차원 산화 시뮬레이터 개발 (Development of three-dimensional thermal oxidation simulator)

  • 이제희;윤상호;광태영
    • 전자공학회논문지D
    • /
    • 제34D권2호
    • /
    • pp.38-45
    • /
    • 1997
  • 본 논문에서는 반도체 소자 제조 공정 중, 염산화 공정 시에 발생하는 스트레스에 따른 산화막의 3차원적 거동을 시뮬레이션하였다. 이를 위해, 이동하는 3차원 경계면에서의 노드 생성 및 제거 기능을 지는 3차원 적응 메쉬 생성기를 개발하였고, 지배 방정식을 유한요소법(finite element method)으로 이산화시켜 수치 해석적으로 해를 구하는, 스트레스 효과를 고려한 3차원 산화 시뮬레이터를 개발하였다. 본 연구에서는 열산화 공정에 의한 산화막의 3차원적 거동을 관찰하기 위하여, 섬구조(island) 및 공구조(hole structure)의 산화막 성장을 <100> 실리콘 기판에 대하여 $1000^{\circ}C$, 60분간 습식 산화 조건에서 시뮬레이션하였다. 초기 산화막의 두께는 $300\AA$, 질화막의 두께는 $2,000\AA$으로 가정하였다. 마스크의 형태에 따라 코너에서의 새부리(bird's beak)형태가 변하는데, 코너에서의 효과는 마스크 형태에 따라 산화제의 확산이 다른 영역에 비해 감소하거나 증가하는 영향이 주된 이유이지만, 스트레스에 의해 그 영향이 더 커짐을 확인하였다. 섬구조에서는 compressive 스트레스에 의해 코너 부근에서 산화가 감소하는 결과를 가져오고, 공구조에서는 tensile 스트레스로 인해 산화가 더 증가하는 결과를 보임을 확인하였다.

  • PDF

Hot water oxidation 공정을 이용한 고품위 실리콘 기판 제작 (Fabrication of high-quality silicon wafers by hot water oxidation)

  • 박효민;탁성주;강민구;박성은;김동환
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2009년도 춘계학술대회 논문집
    • /
    • pp.89-89
    • /
    • 2009
  • 높은 소수반송자 수명(life-time)을 가지는 고품위 실리콘 기판은 고효율 실리콘 이종접합 태양전지 제작을 위한 중요 요소 기술 중 하나이다. 본 연구에서는 n-type c-Si 기판을 이용한 고효율 실리콘 이종접합 태양전지제작을 위해 hot water oxidation(HWO) 공정을 이용하여 고품위 실리콘 기판을 제작하였다. 실리콘 기판의 특성 분석은 Qusi-steady state photoconductance (QSSPC)를 이용하여 소수반송자 수명을 측정하였으며, 기판의 면저항 및 wetting angle을 측정하여 공정에 따른 특성변화를 분석하였다. Saw damage etching 된 기판을 웨이퍼 표면으로부터 particle, 금속 불순물, 유기물 등의 오염을 제거하기 위해 $60{\sim}85^{\circ}C$로 가열된 Ammonia수, 과산화수소수($NH_4OH/H_2O_2/H_2O$), 염산 과산화수소수($HCL/H_2O_2/H_2O$) 및 실온 희석불산(DHF) 중에 기판을 각각 10분 정도씩 침적하여, 각각의 약액 처리 후에 매회 10분 정도씩 순수(DI water)에서 rinse하여 RCA 세정을 진행한 후 HWO 공정을 통해 기판 표면에 얇은 산화막 을 형성시켜 패시베이션 해주었다. HF를 이용하여 자연산화막을 제거시 HWO 공정을 거친 기판은 매끄러운 표면과 패시베이션 영향으로 기판의 소수 반송자 수명이 증가하며, 태양전지 제작시 접촉저항을 감소시켜 효율을 증가 시킬수 있다. HWO 공정은 반응조 안의 DI water 온도와 반응 시간에 따라 life-time을 측정하여 진행하였으며, 이후 PE-CVD법으로 증착된 a-Si:H layer 및 투명전도 산화막, 금속전극을 증착하여 실리콘 이종접합 태양전지를 제작하였다.

  • PDF

광촉매 TiO2 층의 비접촉식 공정을 통한 저온 실리콘 산화박막 성장 (Low Temperature Growth of Silicon Oxide Thin Film by In-direct Contacting Process with Photocatalytic TiO2 Layer on Fused Silica)

  • 고천광;이원규
    • 공업화학
    • /
    • 제19권2호
    • /
    • pp.236-241
    • /
    • 2008
  • 자외선 조사에 따른 광촉매 $TiO_2$의 표면에서 발생하는 활성산소종의 기상확산을 이용하여 실리콘기판 위에 산화박막을 성장시켰다. 자외선의 세기, 기판의 온도와 반응기 내의 산소 압력을 공정변수로 한 결과, 일정두께의 실리콘 산화박막의 성장이 자외선의 세기가 증가할수록 빨랐으며, 자외선램프의 세기를 60 W BLB 램프에서 1 kW 고압수은 랩프로 변경할 경우 성장속도가 8배 정도 빨라졌다. 반응기 내의 압력이 증가할수록 실리콘 산화박막의 성장속도는 느렸다. 대부분 산화박막의 성장은 $20{\AA}$에서 포화되었으며, 자외선의 세기가 증가할수록 포화상태까지 도달시간이 빨라졌다. 성장된 산화박막을 열처리를 통하여 전형적인 열산화막의 물성에 도달할 수 있었다. 광활성 산소종의 기상확산은 실리콘 산화박막의 저온 형성에 대한 광촉매 활용이라는 새로운 산화공정 방법으로 사용이 가능함을 확인할 수 있었다.

플라즈마 실리콘 OXYNITRIDE막의 구조적 특성에 관한 고찰 (A Study on the Structure Properties of Plasma Silicon Oxynitride Film)

  • 성영권;이철진;최복길
    • 대한전기학회논문지
    • /
    • 제41권5호
    • /
    • pp.483-491
    • /
    • 1992
  • Plasma silicon oxynitride film has been applied as a final passivation layer for semiconductor devices, because it has high resistance to humidity and prevents from alkali ion's penetration, and has low film stress. Structure properties of plasma silicon oxynitride film have been studied experimentally by the use of FT-IR, AES, stress gauge and ellipsometry. In this experiment,Si-N bonds increase as NS12TO/(NS12TO+NHS13T) gas ratio increases. Peaks of Si-N bond, Si-H bond and N-H bond were shifted to high wavenumber according to NS12TO/(NS12TO+NHS13T) gas ratio increase. Absorption peaks of Si-H bond were decreased by furnace anneal at 90$0^{\circ}C$. The atomic composition of film represents that oxygen atoms increase as NS12TO/(NS12TO+NHS13T) gas ratio increases, to the contrary, nitrogen atoms decrease.

  • PDF

Crystallization of an Hydrogenated Amorphous Silicon (a-Si:H) Thin Film by Plasma Electron Annealing

  • 박종배;김대철;김영우
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2016년도 제50회 동계 정기학술대회 초록집
    • /
    • pp.244.2-244.2
    • /
    • 2016
  • 폴리 실리콘 박막은 저온 안정성, 산화 안정성, 가스 투과성 및 전기재료로서의 우수한 물성 때문에 산업에서 계속적으로 넓게 쓰이고 있다. 특히 최근 높은 색 재현율과 고화질로 각광을 받고 있는 능동형 유기발광 다이오드 (AMOLED)를 위한 Thin Film Transistor (TFT)는 신뢰성 및 우수한 특성이 요구되기 때문에 반드시 폴리실리콘 TFT가 적용되어야 한다. 이러한 이유 때문에 아모포스 실리콘을 폴리실리콘으로 결정화 시키는 방법들이 많이 연구 되어져왔다. 이 연구에서는 아모포스 실리콘 박막을 고품질의 폴리실리콘 박막으로 제조하기 위해, 기판에 positive DC 전압을 펄스 형태로 인가함으로써, 기판에 입사되는 전자를 이용한 열처리 방법을 사용하였다. 열처리 온도는 기판에 들어오는 current값을 조절함으로써 제어할 수 있었다. 열처리를 위해 사용 된 수소화 된 아모포스 실리콘은 Low Pressure Chemical Vapor Deposition (LPCVD)장비로 530도에서 증착 되었으며, 이러한 아모포스 실리콘 박막은 공정시간 60 s 이내에 샘플 표면온도가 600도 이상으로 증가함으로써 균일한 폴리실리콘 막으로 제조 되었다.

  • PDF