• 제목/요약/키워드: 신호 천이

검색결과 398건 처리시간 0.033초

실리콘기판 효과를 고려한 전송선 파라미터 추출 및 신호 천이 (Parameter extraction and signal transient of IC interconnects on silicon substrate)

  • 유한종;어영선
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 하계종합학술대회논문집
    • /
    • pp.871-874
    • /
    • 1998
  • A new transmission line parameter extraction method of iC interconnects on silicon substrate is presented. To extract the acurate parameters, the silicon substrate effects were taken into account. Since the electromagnetic fields under the silicon substrate are propagated with slow wave mode, effective dielectric constant and different ground plane with the multi-layer dielectric structures were employed for inductance and capacitance matrix determination. Then accurate signal transients simulation were performed with HSPICE by using the parameters. It was shown that the simulation resutls has an excellent agreement with TDR/TDT measurements.

  • PDF

UC3879 PWM 제어기를 사용한 풀브릿지 위상천이 컨버터의 피드백 개방 및 과전압 보호 회로 (Protection Circuit for Open Feedback and Over Voltage of Phase-shift Full-Bridge Converters with UC3879 PWM Controllers)

  • 정인화;김종수;;임근희
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2004년도 춘계학술대회 논문집 전기기기 및 에너지변환시스템부문
    • /
    • pp.140-142
    • /
    • 2004
  • 본 논문에서는 UC3879 PWM 제어기를 사용한 풀브릿지 위상천이 컨버터의 출력전압 피드백 신호선의 개방과 과전압이 발생하였을 경우에 컨버터를 안정적으로 유지시키기 위한 보호 회로를 제안하고 있다.

  • PDF

논리 회로 시뮬레이션을 위한 효율적인 C 코드 발생 (Efficient C Code Generation for Logic Circuit Simulation)

  • 한기영;표창우
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2001년도 가을 학술발표논문집 Vol.28 No.2 (1)
    • /
    • pp.367-369
    • /
    • 2001
  • 논리 회로는 하드웨어로 직접 구현할 수도 있으나, 설계된 디지털 논리를 프로그램으로 구현하고 이를 내장형 프로세서가 실행하게 하는 방식으로 구현할 수 있다. 이러한 구현은 내장형 시스템에 적합하도록 코드 크기와 실행 속도가 효율적이어야 한다. 본 논문에서는 복사 전파, 데드코드 삭제, 위상 정렬등의 컴파일러 최적화 기술과 함수 단위 모듈 개념을 도입하여 신호 흐름 분석 기법의 C 코드 자동 발생기를 구현하였다. 회로 시뮬레이션 구현 기법 중 유한 상태 천이 모델 기법으로 코드를 발생하는 Esterel 시스템과 성능 비교 실험을 한 결과, 코드 크기는 평균 84.17%로 감소되었으며 실행 속도는 평균 4.68배로 향상되었다.

  • PDF

리미트사이클을 발생하는 연속시간 모델 순환결합형 신경회로망에서 카오스 신호의 영향 (Analysis of Dynamical State Transition and Effects of Chaotic Signal in Continuous-Time Cyclic Neural Network)

  • 박철영
    • 한국지능시스템학회논문지
    • /
    • 제16권4호
    • /
    • pp.396-401
    • /
    • 2006
  • 순환결합형 신경회로망은 복수 개의 리미트사이클을 생성하며 따라서, 많은 동적 정보를 저장할 수 있는 메모리 시스템으로 사용할 수 있다는 것이 알려져 있다. 본 논문에서는 각 뉴런이 최근접 뉴런에만 이진화한 결합하중 ${\pm}1$로 연결된 연속 시간모델 순환결합형 신경회로망을 구현하였다. 그리고 이런 회로망을 통해 생성되는 리미트사이클의 수와 패턴을 시뮬레이션을 통하여 나타내었다. 또한 카오스 신호를 인가하여 리미트사이클 사이의 천이 가능성을 입증하였다. 특히, 카오스 신호 이외의 랜덤 노이즈를 이용한 해석을 통하여 동적 신경회로망에 카오스 노이즈를 인가하는 경우의 유효성을 검토하였다.

K대역 마이크로파 움직임 감지 센서를 이용한 에너지 절감형 LED 모듈 개발 (Development of a Energy-saving LED module Using K-band Microwave Motion Detecting Sensor)

  • 김호운;우동식
    • 전기전자학회논문지
    • /
    • 제24권2호
    • /
    • pp.446-452
    • /
    • 2020
  • 본 논문에서는 실외용 움직임 감지에 적합한 K대역 마이크로파 움직임 감지 센서를 활용한 에너지 절감형 LED 모듈을 제안하였다. 헤어핀 형태의 마이크로스트립 공진기를 이용한 발진기를 설계하여 안정성을 높이고 제작이 쉽도록 하였다. 신호의 방사를 위해 송수신 2채널 패치 배열 안테나를 개발하여 적용하였다. 수신된 신호로부터 도플러 천이 값을 획득하기 위해 윌킨슨 전력분배기 및 링 하이브리드 혼합기를 개발하여 적용하였다. 신호의 안정성 및 원치 않는 외부잡음으로부터 보호하기 위해 쉴드 캔을 제작하여 장착하였다. 제안된 움직임 감지 센서를 실증용 LED 모듈에 장착하여 에너지 절감 성능을 모의실험을 통하여 검증하였다.

호모다인 검파방식을 이용한 X-밴드 도플러 레이더 센서의 설계 및 제작 (Design and implementation of a X-band Doppler radar sensor using the homodyne detection)

  • 장남영;최평석;은재정
    • 융합신호처리학회논문지
    • /
    • 제2권2호
    • /
    • pp.75-82
    • /
    • 2001
  • 본 논문에서는 Gunn 다이오드와 SBD를 이용하여 X-밴드 내역의 송신기 및 수신기를 설계 ·제작하였다. 이 시스템은 이동 물체의 속도를 측정하는 도플러 레이더 센서로서, 이동 물체에 의해 반사된 도플러 천이 신호를 호모다인 검파방식을 통해 검출한다. 실험을 통해 송신기의 발진조건은 대략 도파관에 위치한 Gunn 다이오드의 지지대와 도과관의 단락판 사이의 거리가 반파장일 때 만족함을 알 수 있었으며, 제작된 도플러 레이더 센서를 이용한 이동 물체의 속도측정 오차는 1.24%로 측정 되었다.

  • PDF

디지틀 랜덤 비트 동기 회로 설계 (Circuit Design for Digital Random Bit Synchronization)

  • 오현서;박상영;백창현;이홍섭
    • 한국통신학회논문지
    • /
    • 제19권5호
    • /
    • pp.787-795
    • /
    • 1994
  • 본 논문에서는 랜덤한 NRZ 신호에 동기된 클럭을 추출하는 비트 동기 알고리즘을 제안하고 회로 설계 및 성능을 분석하였다. 설계된 동기 회로는 데이터 천이 검출기, Mod 64 계수기, 위상비교 및 제어기, 64분주기로 구성되었으며, 데이터 처리 속도가 16Kbps로서 마스터 클럭은 4.096MHz, 그리고 위상 보정은 매 비트마다 데이터 신호 주기의 1/64만큼 이루어진다. 입력신호에 대한 위상 지터의 최대 허용치는 23.8%이고, 복원된 클럭의 편차가 1.6%임을 실험을 통해 측정하였다. 동기 회로는 완전 디지틀 회로로서 하나의 반도체 칩으로 실현이 용이할 뿐 아니라 저속의 디지틀 이동통신에 효과적이다.

  • PDF

수평 및 수직 필터의 적응적 선택에 의한 NTSC 칼라영상신호의 성분분리 (The Separation of NTSC Signal Components by Using Adaptive Selection Method of Horizontal and Vertical Filters)

  • 권병헌;황병원
    • 한국통신학회논문지
    • /
    • 제19권2호
    • /
    • pp.211-224
    • /
    • 1994
  • 본 논문에서는 NTSC 칼라영상신호를 프레임내에 휘도신호와 색도신호를 분리하기 위한 새로운 적응형 필터링방식을 제안하였다. 이 방식은 인가되는 신호의 상태, 즉 수직방향에서의 상관관계, 그리고 수평방향과 대각선방향에서의 천이상태를 검출하여 제어신호를 생성하고, 이 신호에 의해 수직 필터군과 수평 필터군에서 각각 적응적으로 필터를 선택하여 처리함으로써 색도신호를 얻으며, 휘도신호는 칼라영상신호에서 색도신호를 감하여 얻는다. 여기에 사용된 필터들은 NTSC 칼라영상신호를 칼라부반송과 주파수의 4배로 샘플링한 경우에 대해서 설계되었으며, 몇가지 평가방법에 의해, 제안된 방식과 기존의 방식을 컴퓨터 시뮬레이션과 SVP(Serial Video Processing) 시스템을 이용하여 비교하였다.

  • PDF

천이 제한 HMM을 이용한 잡음 환경에서의 음성 인식 (Speech Recognition in Noisy environment using Transition Constrained HMM)

  • 김원구;신원호;윤대희
    • 한국음향학회지
    • /
    • 제15권2호
    • /
    • pp.85-89
    • /
    • 1996
  • 본 논문에서는 상태간의 천이가 특정한 시간 구간에서만 발생하도록 하는 천이 제한(transition constrained) HMM를 제안하고 잡음 환경에서의 성능을 평가하였다. 천이 제한 HMM는 상태 지속을 제한하고 음성 신호의 시간적 변화를 단순하고 효과적으로 표현할 수 있다. 제안된 천이 제한 HMM은 기존 HMM 보다 성능이 우수할 뿐만아니라 계산량도 매우 감소한다. 제안된 방법의 성능을 평가하기 위하여 반연속(semi-continuous) HMM을 이용하여 잡음이 SNR 20, 10, 0 dB로 첨가된 음성에 화자독립 단독음 인식실험을 수행하였다. 실험 결과에서 제안된 방법은 잡음에 강인한 특성을 나타내었다. 두 가지 종류의 잡음을 SNR 10dB로 첨가하여 사용한 경우, 천이제한 HMM의 인식률은 기존 HMM의 단어 인식률 81.08%와 75.36%에 비하여 각각 7.31%와 10.35% 향상되었다.

  • PDF

저전력 비동기식 시스템 설계를 위한 혼합형 dual-rail data encoding 방식 제안 및 검증 (Mixed Dual-rail Data Encoding Method Proposal and Verification for Low Power Asynchronous System Design)

  • 지화준;김상만;박주성
    • 전자공학회논문지
    • /
    • 제51권7호
    • /
    • pp.96-102
    • /
    • 2014
  • 본 논문에서는 dual-rail data encoding방식을 적용하여 비동기식시스템을 설계할 때, 신호천이를 줄이고 소비전력을 줄이기 위하여 4-phase handshaking 프로토콜과 2-phase handshaking 프로토콜을 혼합한 dual-rail data encoding방식을 제안한다. 기존의 dual-rail data encoding 4-phase handshaking 프로토콜은 space state가 존재함으로 말미암아 신호 천이가 많이 발생하게 되고 많은 전력소비를 발생한다. 이론적으로 dual-rail data encoding 2-phase handshaking 프로토콜은 dual-rail data encoding 4-phase handshaking 프로토콜보다 빠르고 신호천이도 적지만 표준 라이브러리를 사용하여 설계할 수 없다. 제안하는 혼합형 dual-rail data encoding 방식의 성능을 평가하기 위하여 Adder블록, Multiplier블록, Latch를 포함한 benchmark회로를 설계를 설계하였다. Benchmark회로를 이용하여 시뮬레이션해본 결과, 제안하는 혼합형 dual-rail data encoding방식은 기존의 dual-rail data encoding 4-phase handshaking 프로토콜에 비해 35%이상 전력소비가 감소되는 결과를 얻었다.