• Title/Summary/Keyword: 시간복잡도

Search Result 3,681, Processing Time 0.035 seconds

단계적 도면 인식을 통한 3차원 솔리드 모델의 복원

  • 이한민;한순흥
    • Proceedings of the Korean Society of Precision Engineering Conference
    • /
    • 2004.05a
    • /
    • pp.45-45
    • /
    • 2004
  • B-rep 기반의 솔리드 복원 기법은 비교적 복잡한 물체의 경우에도 복원이 잘 되지만, 후보면의 수가 증가함에 따라 탐색 공간 및 시간이 기하급수적으로 늘어나는 단점이 있다. 빈번한 조합 탐색과 복잡한 기하 연산으로 인해 도면이 복잡해질수록 복원 효율성이 떨어지고, 모호성이 발생하는 문제가 있다. 그러나, 이차 곡면을 포함하는 복잡한 물체에 대해서도 복원이 가능하므로 복원 대상 범위가 넓다고 할 수 있다. CSG 기반의 솔리드 복원 기법은 세 투영면에서 돌출 시킨 각각의 솔리드를 서로 교차시켜서 3차원 물체를 복원하는 방법으로, 복잡한 조합 탐색이나 기하 연산 작업을 하지 않게 때문에 비교적 효율적인 복원이 가능하다.(중략)

  • PDF

Reduction of Structural and Computational Complexity in IMD Reduction Method of the PTS-based OFDM Communication System (PTS 방식의 OFDM 통신 시스템에서 IMD 저감 기법의 복잡도와 계산량 저감)

  • Kim, Seon-Ae;Lee, Il-Jin;Baek, Gwang-Hoon;Ryu, Heung-Gyoon
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.34 no.8A
    • /
    • pp.583-591
    • /
    • 2009
  • OFDM(orthogonal frequency division multiplexing) signal with high PAPR(peak to average power ratio) produces the nonlinear distortion and/or decreases down the power efficiency of HPA(high power amplifier). So, the IMD(inter-modulation distortion) reduction method was proposed to reduce the nonlinear distortion, which shows better BER(bit error rate) performance than the PAPR reduction methods. However, IMD reduction method has inherent problem which system complexity and processing time increases because the FFT(fast Fourier transform) processor is added in transmitter and decision criterion of IMD reduction method is computed in frequency domain,. In this paper, therefore, we propose a new IMD reduction method to reduce the computational complexity and structure of IMD computation. And we apply this proposed method into OFDM system using PTS(partial transmit sequence) scheme and compare the computational complexity between conventional and proposed IMD reduction method. This method can reduce the system size and computational complexity. Also, the proposed has almost same BER performance with the conventional IMD reduction method.

A Study on Complexity Analysis of Extensible Profile Verification Software for Energy Storage System (에너지저장장치용 확장성 프로파일 검증 소프트웨어 복잡도 분석에 관한 연구)

  • Kwon, Hyeokyoung;Ryu, Youngsu;Park, Jaehong;Kwon, Kiwon
    • Journal of Internet Computing and Services
    • /
    • v.17 no.5
    • /
    • pp.59-65
    • /
    • 2016
  • Recently, a study has been progressed about the energy storage system for resolving energy shortage problems in the world. The energy storage system can maximize energy storage system's energy usage by monitoring and controlling about all energy infrastructures on energy network. However, compatibility problems among main components or devices of the energy storage system are obstacles to development of energy storage system products. An extensible profile and extensible profile verification software being able to verify the extensible profile have been required in order to resolve compatibility problems. In this paper, the study on complexity analysis for the extensible profile verification software for the energy storage system is performed. A XML based profile and C language structure based profile are used for analysis of the profile verification software. The complexity of complex verification structure that parses the XML based profile several times and simple verification structure that parses the C language structure based profile are analyzed and compared. Time complexity, space complexity, and cyclomatic complexity are used for complexity analysis. By using these complexity analysis, the study result that compares and analyzes the complexity of XML based and C language structure based profile verification software is presented.

Simple Neutral-Point Voltage Control of Grid-Connected 3-level NPC Inverter system (계통연계형 3-레벨 NPC 인버터 시스템의 중성점 전압 불평형 제어)

  • Choi, Ui-Min;Jeong, Hea-Gwang;Lee, Kyo-Beum
    • Proceedings of the KIPE Conference
    • /
    • 2011.11a
    • /
    • pp.213-214
    • /
    • 2011
  • 본 논문은 계통연계형 3-레벨 NPC 인버터 시스템의 중성점 전압 불평형 제어기법을 제안한다. 3-레벨 NPC 인버터는 직류단 커패시터를 2개로 나누어 사용하기 때문에 두 커패시터간의 전압차이가 발생할 수 있으며 이는 출력전류의 왜곡을 야기한다. 본 논문에서는 복잡한 모델링을 통한 제어기 설계나 공간 벡터 전압 변조 방법의 변형 없이 간단하게 시간오프셋을 추가하여 N형과 P형의 small 전압 벡터의 인가시간을 조절함으로써 중성점 전압 불평 형을 제어하고, 복잡한 계산 없이 적절한 시간오프셋을 구한다. 10kW급 계통연계 3-레벨 NPC 인버터 모델을 기반으로 수행된 시뮬레이션 결과를 바탕으로 제안하는 제어기법의 타당성을 보인다.

  • PDF

Layout-Aware Synthesis of Arithmetic Circuits (최종 배선을 고려한 연산 회로 합성)

  • 엄준형;김태환
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2002.04a
    • /
    • pp.664-666
    • /
    • 2002
  • 현대의 Deep-Sumicron Technology(DSM)에서 배선은 논리 구성 요소들보다 더욱 중요한 위치를 차지 하게 되었다. 최근에, [2]는 연산 회로를 합성하기 위해 비트 단위의 최적 지연시간의 partial product reduction tree(PPRT)를 생성하는 방법을 제시하였고, 이는 현재의 최적 지연시간을 갖는 회로를 능가한다. 그러나, [2]를 포함하는 기존의 합성방법에서는, 합성의 복잡함이나, 배선에서 발생하는 여러가지 예상치 못하는 문제등으로 인하여 최종 배선을 고려하지 못하는 회로를 생성하며, 이는 길고 복잡하며, 특정한 부분에 밀집 되어 있는 배선을 형성하는 결과를 낳게 된다. 이러한 제한점을 극복하기 위하여, 우리는 carry-save-adder(CSA)를 이용한 새로운 모듈 함성 알고리즘을 제시한다. 이는 단지 상위 단계에서의 회로의 지연시간만을 고려한 알고리즘이 아니라, 이후의 배선을 고려하여 최종 배선에서 규칙적인 배선 토폴로지를 생성한다.

  • PDF

Ensemble SVM Learning Using Margin Vector (마진 벡터를 이용한 앙상블 SVM의 학습)

  • Park, Sang-Ho;Kim, Tae-Soon;Park, Sun;Kang, Yun-Hee;Lee, Ju-Hong
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2003.11a
    • /
    • pp.301-304
    • /
    • 2003
  • SVM은 일반화된 높은 분류 정확률을 보인다. 그러나, SVM은 데이터의 양이 커질수록 높은 시간 공간적 복잡성 때문에 근사화 알고리즘(Approximation Algorithm)을 이용한다. 이러한 접근 방법은 실제구현에서 높은 시간 공간적 복잡성을 요구하여 분류 정확률과 효율성을 낮아지게 한다. 따라서, 본 논문은 SVM을 앙상블 구조로 구성하여 분류 정확률을 높이고, 분류자의 최적 하이퍼플랜(Optimal Hyperplane)결정을 위해 마진 벡터만을 이용하여 시간 공간적 문제를 해결하였다. 실험결과, 본 논문에서 제시한 방법이 단일 SVM을 이용한 방법보다 높은 분류 정확률과 높은 효율성을 가짐을 보여준다...

  • PDF

A Discrete-time Sliding Mode Control Scheme to Improve Transients of Grid-connected Inverter under Distorted Grid (왜곡 계통 조건에서 계통연계 인버터의 과도응답을 개선하기 위한 이산시간 슬라이딩 모드)

  • Yoon, Seung-Jin;Kim, Kyeong-Hwa
    • Proceedings of the KIPE Conference
    • /
    • 2018.07a
    • /
    • pp.338-339
    • /
    • 2018
  • 최근 분산전원 시스템 개발로 인해 계통연계 인버터의 사용이 증가해 왔다. 계통연계 인버터의 주요한 역할은 계통연계 환경에서의 안정적인 운전과 계통 사고 시 중요 부하에 대한 연속적인 전력을 공급하기 위한 독립운전에 있다. 각 모드 전환시의 출력전압의 변동성과 과도응답 특성을 개선하기 위해 최근 다중 루프 및 간접 전류 제어 방식이 계통연계 인버터에 적용되었다. 하지만 이러한 제어 방식은 캐패시터 전압 및 인버터 전류의 측정이 요구되어 시스템의 비용 및 복잡성을 증가시키게 된다. 본 논문에서는 이산시간 상태공간에서의 전상태 관측기를 설계하여 무순단 절체 동작 시 제어기가 요구하는 변수를 추정하고 이를 궤환신호로 사용하여 시스템의 설계 비용 및 복잡성을 줄인다. 또한 계통연계 시 계통유입 고조파 전류를 억제하기 위해 일반적으로 사용되는 기존 공진형 제어기의 과도 응답을 개선하기 위해 이산시간에서 슬라이딩 모드와 공진제어기가 결합된 새로운 제어기 구조를 제안한다. 제안된 기법의 타당성은 PSIM 시뮬레이션을 통하여 입증된다.

  • PDF

Ripple Voltage instantaneous following Compensation Controller using Analogue Integrator (아나로그 적분기를 이용한 리플전압 순시추종 보상 제어기)

  • Kim, K.T.;Kim, S.D.;Gho, H.S.;Lee, H.W.
    • Proceedings of the Korean Institute of IIIuminating and Electrical Installation Engineers Conference
    • /
    • 2004.05a
    • /
    • pp.486-489
    • /
    • 2004
  • 대용량의 직류 전원을 연속적으로 얻기 위한 가장 손쉬운 방법은 상용 교류전력을 정류하여 사용하는 것이다. 이렇게 얻어진 직류 전압 원은 리플을 포함하는 문제와 허용된 법위에 있지만 전압 변동율이 존재하게 된다. DC-DC 컨버터나 인버터 제어에서 이러한 문제를 해결하기 위하여 많은 연구가 행해지고 있다. 그러나 보상제어시간이 길거나 제어나 제어 이론이 복잡하여 시스템이 복잡하게 되는 등 각각의 문제점을 가지고 있다. 본 연구에서는 아나로그 적분기의 적분시간이 적분기 입력전압의 크기에 반비례하는 원리를 이용하여 이 펄스 변조 스위칭 컨버터를 순시 추종 제어하는 방법을 제시한다. 제안된 제어방법의 주요 특징은 정주촉수로 동작한다. 보상제어시간은 스위칭 주기를 기본단위로 추종제어 한다. 제어결과는 한 주기의 평균치로 추종 제어한다. 정상상태는 물론 과도 상태에서도 정확하게 지령치에 추종하여 제어됨을 알 수 있다.

  • PDF

Parallelism of the bit-serial multiplier over Galois Field (유한체 상에서 비트-직렬 곱셈기의 병렬화 기법)

  • 최영민;양군백
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.26 no.3B
    • /
    • pp.355-361
    • /
    • 2001
  • 유한체(Galois Field) 상에서의 곱셈(multiplication)을 구현하는 방법은 크게 병렬 곱셈기(parallel multiplier)와 직렬 곱셈기(serial multiplier)로 나누어질 수 있는데, 구현시 하드웨어 면적을 작게 차지한다는 장점 때문에 직렬 곱셈기가 널리 사용된다. 하지만 이 직렬 곱셈기를 이용하여 계산을 하기 위해서는 병렬 곱셈기에 비해 많은 시간이 필요하게 된다. 직렬기법과 병렬기법의 결합이 이를 보완할 수 있게 된다. 본 논문에서는 복잡도는 직렬 곱셈기와 큰 차이가 없으면서 연산시간을 줄인 곱셈기*(multiplier)를 제안하였다. 이 곱셈기를 사용하면 복잡도는 크게 늘어나지 않았으면서 유한체 상에서의 곱셈을 하는데 필요한 시간을 줄이는 효과를 얻을 수 있다.

  • PDF

Comparison of Linear Time Suffix Array Construction Algorithms (선형 시간 접미사 배열 생성 알고리즘들의 비교)

  • 이성림;박근수
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2003.10a
    • /
    • pp.496-498
    • /
    • 2003
  • 접미사 배열은 긴 문자열에 대해 효율적인 문자열 검색을 가능하게 하는 자료구조이다. 접미사 배열은 문자열의 접미사들의 사전식 정렬순서를 배열로 저장한다. 비슷한 효과를 가진 접미사 트리에 비해서 접미사 배열은 저장 공간을 적게 차지하기 때문에 생명정보과학의 염기 서열 등 큰 크기의 문자열의 처리에 더욱 유리하다. 본 논문에서는 2003년에 발표된 Ko-Aluru, K$\square$rkk$\square$inen-Sanders 및 기존의 Manber-Myers 등 세 개의 접미사 배열 생성 알고리즘들의 염기 서열 입력 자료에 대한 실행 시간 및 기억 장치 사용량을 실험을 통해 비교한다. 특히 Ko-Aluru와 K$\square$rkk$\square$inen-Sanders 알고리즘은 실행 시간 및 저장 공간의 이론적인 복잡도가 O(n)으로 동일하기 때문에 실험을 통해서 계산 복잡도에 숨어있는 상수를 비교한다. 실험 결과 K$\square$rkk$\square$inen-Sanders 알고리즘이 가장 효율적임을 보인다.

  • PDF