• Title/Summary/Keyword: 속도 변환 방법

Search Result 738, Processing Time 0.065 seconds

An Efficient high-speed reverse conversion method of the SIMD base for the decoder of the H.264 (H.264의 복호화기를 위한 SIMD기반의 효율적인 고속 역 변환 방법)

  • Yu Sang-Jun;Kim Seong-Hoon;Oh Seoung-Jun;Sohn Chae-Bong;Ahn Chang-Beom;Park Ho-Chong
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2004.11a
    • /
    • pp.99-102
    • /
    • 2004
  • 본 논문에서는 SIMD 명령어를 이용하여 H.264 복호화기의 역 정수 변환 과정과 역 양자화 과정을 고속으로 처리 할 수 있는 방법을 제안한다. 제안하는 고속 역 변환 방법을 ZERO 블록에 대하여 역 변환과 역 양자화 과정을 수행하지 않음으로써 속도 향상을 얻을 수 있다. 움직임이 적은 Akiyo 영상에서는 QP=0일 때 참조 코드(reference code)의 역 정수 변환과 역 양자화 과정에 비하여 7.52배, QP=24인 경우 8.1배의 속도 향상을 얻을 수 있다. 또한 움직임이 많은 Stefan 영상에 대해서는 QP=0일 때 고속 역 변환 방법이 참조 코드의 역 정수 변환과 역 양자화 과정에 비하여 6.7배. QP=36인 경우 7.83배의 속도 향상을 얻을 수 있다

  • PDF

Design of Translator for Efficient Stack Based Codes from 3-Address Codes in CTOC (CTOC에서 3주소 코드를 효율적인 스택 기반 코드로의 변환기 설계)

  • 김영국;김기태;조선문;김웅식;유원희
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2004.10a
    • /
    • pp.766-768
    • /
    • 2004
  • 자바는 객체 지향 언어이고, 분산 환경을 지원하고, 플랫폼에 독립적인 장정을 갖지만 다른 C나 C++같은 컴파일언어에 비해서는 실행속도가 느리다는 단점을 가진다. 이러한 단점을 극복하기 위한 방법으로 네이티브 코드로의 변환, 코드 최적화, JIT 컴파일 방법 등을 이용한다. 그러나 이전 방법들은 다음과 같은 한계점을 가진다. 클래스 파일을 네이티브 코드로의 변환은 플랫폼의 종속되고, 코드 최적화 방법은 고유의 최적화 방법만을 적용할 수 있었고, JIT컴파일 방법은 한 번의 실행 후 다음 실행해야 속도향상을 꾀할 수 있었다. 본 논문은 바이트 코드를 최적화하기 위한 자바최적화 프레임워크를 설명하고 자바최적화 프레임워크의 구성을 하는 부분 중 3주소형식의 중간코드를 스택기반 코드로 변환하는 부분을 설계하고. 3주소 코드로 변환한 중간 코드를 스택 기반 코드로 변환하면서 생기는 과다한 load/store의 문제점을 지적하고 그것을 해결할 수 있는 변환기를 제안한다.

  • PDF

THREE-STEP SPEED CONTROL IN THE INDUCTION MOTOR BY PHASE CONVERSION (상변환에 의한 유도전동기의 3단 속도제어에 관한 연구)

  • Je, Hae-Yeong;Kim, Su-Un
    • Proceedings of the KIEE Conference
    • /
    • 1983.07a
    • /
    • pp.79-82
    • /
    • 1983
  • 상변환에 의한 농형유도전동기의 1/3, 2/3 속도제어 방법에 대하여 연구하였고, 종래의 국수변환 방법과 비교하였다. 1마력, 36슬롯을 모델로 하여 1800, 1200, 600rpm을 얻어 내었으며, 국수변환 방법에 비하여 고정자의 크기, 슬롯수, 동량을 줄일 수 있는 장점을 가지고 있었다.

  • PDF

A Study on the Prediction & Transformation of Blasting Vibration for Environmental Regulation Standard (발파진동의 예측기법과 환경규제 기준으로의 변환 연구)

  • 김남수;양형식
    • Tunnel and Underground Space
    • /
    • v.11 no.1
    • /
    • pp.14-19
    • /
    • 2001
  • The estimation of proper prediction method and the transformation method of environmental regulation standard were carried out by measuring blasting vibration. Vibration velocity was more adequate than vibration level in the blasting design by scaled distance. Thus, design and construction mutt be controlled by vibration velocity, and it is required that the vibration velocity is transformed to vibration level to meet regulation standard. Three transformation methods were studied. First, transformation formula is derived from the shock vibration data only. The second method it the transformation by correlation equation of vibration velocity and vibration level measured at the same time. The last one is the transformation of vibration velocity by FFT. It seems to be difficult to estimate damages by these methods because that every method shows considerable error. But transformation formula of PPV component to vibration level was most practical.

  • PDF

Design and Implementation of Lok-up Table for Pre-scaling in Very-High Radix Divider (높은 자릿수 나눗셈 연산기에서의 영역변환상수를 위한 검색테이블 설계 및 구현)

  • 이병석;송문식;이정아
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 1999.10c
    • /
    • pp.3-5
    • /
    • 1999
  • 나눗셈 알고리즘은 다른 덧셈이나 곱셈 알고리즘에 비해 복잡하고, 수행 빈도수가 적다는 이유로 그동안 고속 나눗셈의 하드웨어 연구는 활발하지 않았다. 그러나 멀티미디어의 발전 및 고성능의 그래픽 랜더링을 위한 보다 빠른 부동소수점연산기(FPU)가 필요하게 되었으며, 이에 따라서 고속의 나눗셈 연산기의 필요성이 증가하게 되었다. 특히, 전체의 수행 시간 향상을 위해서라도 고속 나눗셈 연산기의 중용성은 더욱 부각되고 있다. 그러나 고속 나눗셈 연산기는 연산 속도와 크기라는 서로 상반되는 요소를 가지고 있다. 즉, 연산 속도가 빠르면 크기는 늘어나고, 크기를 줄이면 연산 속도는 늦어지게 된다. 본 논문은 높은 자릿수(Very-High Radix) 나눗셈 알고리즘에서 영역변환상수를 구하는 방법으로 연산이 아닌 검색테이블(Look-up Table)을 이용한다. 그리고 검색테이블의 크기를 줄이는 방법으로 영역변환상수의 범위 분석 및 캐리 저장형을 이용한 검색테이블 분할 방법을 이용하였다. 전체적으로는 영역변환상수를 구하는 연산주기가 필요없게 되므로 나눗셈 연산기의 영역 크기의 변화가 적으면서 연산 속도는 빨라졌음을 알 수 있다.

  • PDF

Excluding the Control Prefixes on Asynchronous Secure Communication (안전한 비동기 통신에서 제어접두문자의 제거 방법)

  • 정현철
    • Proceedings of the Korea Institutes of Information Security and Cryptology Conference
    • /
    • 1996.11a
    • /
    • pp.297-304
    • /
    • 1996
  • 본 논문에서는 비동기 프로토콜 상으로 데이터를 암호화하여 전송할 때 발생하는 모의 제어문자에 대해 제어접두문자를 추가하지 않고 일정한 변환만 하여 송신하므로써 데이터의 길어짐을 방지하고 전체 통신 속도를 높이는 문자 변환 방법을 제시하였다. 이러한 변환을 위해 전송 데이터의 유효 범위를 가정하고 이 범위를 벗어나지 않도록 하였으며 실험을 통하여 이 방법이 기존의 방법에 비해 통신속도가 향상됨을 보이고 암호화된 데이터의 임의성을 확인하므로써 암호화에 문제가 없음을 보였다.

  • PDF

Motion vector resampling and refinement technique for digital video transcoder (동영상 변환부호화기를 위한 모션벡터 재추출 및 정제 기법에 관한 연구)

  • Park, Kang-Seo;Yoon, Kyu-Seop;Park, Sang-Hui
    • Proceedings of the KIEE Conference
    • /
    • 2000.07d
    • /
    • pp.3160-3162
    • /
    • 2000
  • 변화 부호화는 기존에 부호화 되어있는 영상의 비트율을 더 낮은 비트율의 영상으로 재 부호화하거나. 다른 부호화 표준으로 재 부호화 하는 기법이다. 변환 부호화기의 설계에서 가장 중요시되는 문제는 화질 향상과 부호화 속도의 향상이다. 변환 부호화기의 많은 응용분야에서 실시간 변환을 필요로 하기 때문에 변환 속도를 향상시키면서 화질을 높이는 방법이 연구되어 왔다. 비트율 변환비가 매우 클 때에나 표준화 방법의 목적 영상 사이즈가 다를 때엔 비트율의 변환과 함께 영상의 크기를 함께 변환(1/2)해 주어야할 필요가 있다. 본 논문에서는 이러한 경우에 적합한 변환 부호화기법을 제안한다. 우선 영상의 크기를 다운스케일링 해 준후, 기존 영상의 움직임 벡터들로부터 AWW기법을 이용해 1차 추정 벡터를 추출하여 속도를 향상시키고, 1차 추출 벡터 부근의 한정된 영역으로부터 움직임 벡터 추정과정을 거쳐 최종 추정 벡터를 정제하여 화질을 향상시킨다. 실험 결과 기존의 재 부호화 기법에 비해 속도가 향상됨을 확인 할 수 있었으며. AWW 기법에 비해 연산량은 조금 많아지나 정제 과정을 통하여 약 1dB 정도의 화질 향상이 있음을 확인할 수 있었다.

  • PDF

A Design Method of Multistage FIR Filters for Sampling Rate Converters (표본화 속도 변환기용 다단 FIR 필터의 설계방법)

  • Baek, Je-In
    • Journal of the Institute of Electronics Engineers of Korea SP
    • /
    • v.47 no.1
    • /
    • pp.150-158
    • /
    • 2010
  • Filtering is necessary for the SRC(sample rate converter), that is used to change the sampling rate of a digital signal. The larger the conversion ratio of the sampling rate becomes, the more signal processing is needed for the filter, which means more complexity on realization. Thus it is important to reduce the amount of signal processing for the case of substantial conversion ratios. In this paper it is presented an efficient design method of a multistage FIR(finite impulse response) filter, with which the rate conversion occurs in stages rather than in one step. In this method, filter searching is performed exhaustively over all possible factorization of the conversion ratio, and also the filter complexity is measured based on direct realization rather than on estimation. It has been shown a designed multistage filter to have a less number of multiplications for filtering operation in comparison with a conventionally designed one. It has also been found that by allowing some variations of the filter architecture such as a halfband filter or a filter with multiple transition bands, the number of multiplications can be reduced further.

Implementation of Fast HEVC Inverse Transform using AVX2 Instruction Set (AVX2 명령어 집합을 이용한 고속 HEVC 역-변환 구현)

  • Mok, Jung-Soo;Ma, Jonghyun;Ahn, Yong-Jo;Sim, Donggyu
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2015.07a
    • /
    • pp.552-554
    • /
    • 2015
  • 본 논문은 AVX2 (Advanced Vector eXtension 2) 명령어 집합을 이용하여 HEVC (High Efficiency Video Coding) 복호화기의 역-변환 모듈을 고속화하는 방법을 제안한다. AVX2 명령어 집합은 256 비트 레지스터를 사용하여 다수의 데이터를 한번의 명령을 통해 병렬적으로 연산할 수 있으며 반복적인 산술 연산 혹은 논리 연산 구조에서 효율적이다. 제안하는 방법은 AVX2 명령어 집합을 이용하여 $8{\times}8{\sim}32{\times}32$ 크기의 TU (Transform Unit) 단위로 수행되는 역-변환 연산을 행렬의 곱 형태로 연산하여 고속화하였다. 실험 결과 AVX2 명령어 집합을 이용한 역-변환 연산은 Chen 알고리즘에 비해 평균 51% 속도 향상을 보였으며 SSE (Streaming SIMD Extension) 명령어 집합을 이용한 연산에 비해 평균 20%의 속도 향상 결과를 얻을 수 있었다.

  • PDF

Specification and Synthesis of Speed-independent Circuit using VHDL (VHDL을 이용한 속도 독립 회로의 기술과 합성)

  • Jeong, Seong-Tae
    • The Transactions of the Korea Information Processing Society
    • /
    • v.6 no.7
    • /
    • pp.1919-1928
    • /
    • 1999
  • There are no standard language for the specification of speed-independent circuits because existing specification methods are designed appropriately to each synthesis methodology. This paper suggests a method of using VHDL, a standard hardware description language, for the specification and synthesis of speed-independent circuits. Because VHDL is a multi-purpose language, we define a subset of VHDL which can be used for the synthesis. We transform the VHDL description into a signal transition graph and then synthesize speed-independent circuits by using a previous synthesis algorithm which uses a signal transition graph as the specification method. We suggest a systematic transformation method which transforms each VHDL statement into a partial signal transition graph and then merges them into a signal transition graph. This work is a step towards to the development of an integrated framework in which we can utilizes the existing CAD tools based on VHDL. Also, this work will enable a easier migration of the current circuit designers into asynchronous circuit design.

  • PDF