• Title/Summary/Keyword: 비정질 실리콘

Search Result 464, Processing Time 0.028 seconds

Influence of the interface defect density on silicon heterojunction solar cells (실리콘 이종접합 태양전지에서 계면 결함 밀도의 영향)

  • Kim, Chan Seok;Lee, Seunghun;Tak, Sung Ju;Choi, Suyoung;Boo, Hyun Pil;Lee, Jeong Chul;Kim, Donghwan
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2011.05a
    • /
    • pp.103.1-103.1
    • /
    • 2011
  • 실리콘 이종접합 태양전지에서 계면 결함 밀도는 효율을 결정하는데 가장 중요한 요인으로 작용한다. 계면 결함은 캐리어의 재결합 위치로 작용하여, 계면 결함 밀도가 증가하면 재결합 속도가 증가하게 된다. 흡수층으로 사용되는 실리콘 웨이퍼 (결정질 실리콘)를 가능한 깨끗하게 세정함으로써, 또한 emitter로 쓰이는 비정질 실리콘을 낮은 데미지로 증착하여 계면 결함 밀도를 감소 시킬 수 있다. 이러한 계면 결함 밀도의 감소가 어떠한 변화로 인해 태양전지 특성에 영향을 주는지 시물레이션을 통해 알아보았다. n-type 웨이퍼에 p-type 비정질 실리콘을 emitter로 하여 TCO/p/i/n-type wafer/i/n/TCO/metal의 구조를 적용했고, wafer 전면과 i로 쓰인 무첨가된 비정질 실리콘 간의 계면 결함 밀도를 변수로 적용했다. 그 결과, 계면 결함 밀도가 감소함에 따라 재결합이 감소하여 태양전지 특성이 증가하는 측면도 있지만, 흡수층의 장벽 (barrier height)이 높아져 재결합을 더욱 감소시킴으로 인해 태양전지 특성이 증가함을 알 수 있었다.

  • PDF

Effect of plasma treatments on the initial stage of micro-crystalline silicon thin film

  • 장상철;남창우;홍진표;김채옥
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 1999.07a
    • /
    • pp.71-71
    • /
    • 1999
  • 현재 소자 제작에 응용되는 수소화된 비정질 실리콘은 PECVD 방법으로 제작하는 것이 보편적인 방법이다. 그러나 비정질 실리콘 박막 트랜지스터는 band gap edge 근처에서 국재준위가 많아 mobility가 작으며 상온에서 조차 불안정하여 신뢰성이 높지 않고, 도핑된 비정질 실리콘의 높은 비저항 등의 단점으로 인하여 고속 회로에 응용이 불가능하다. 반면 다결정질 실리콘 박막 트랜지스터는 a-Si:H TFT 에 비해 재현성이 우수하고 high resolution, high resolution, high contrast LCD에 응용할 수 있다. 하지만, 다결정 실리콘의 grain boundary로 인해 단결정에 비해 많은 defect 들이 존재하여 전도성을 감소시킨다. 따라서 Mobility를 증가시키기 위해서 grain size를 증가시키고 grain boundary 내에 존재하는 trap center를 감소시켜야 한다. 따라서 본 실험에서는 PECVD 장비로 초기 기판을 plasma 처리하여 다결정 실리콘 박막을 제작하여, 기판 처리에 대한 다결정 실리콘 박막의 성장의 특성을 조사하였다. 실험 방법으로는 PECVD 시스템을 이용하여 SiH4 gas와 H2 gas를 선택적으로 증착시키는 LBL 방법을 사용하여 $\mu$c-Si:H 박막을 제작하였다. 비정질 층을 gas plasma treatment 하여 다결정질 실리콘의 증착 initial stage 관찰을 주목적으로 관찰하였다. 다결정 실리콘 박막의 구조적 성질을 조사하기 위하여 Raman, AFM, SEM, XRD를 이용하여 grain 크기와 결정화도에 대해 측정하여 결정성장 mechanism을 관측하였다. LBL 방법으로 증착시킨 박막의 Raman 분석을 통해서 박막 증착 초기에 비정질이 증착된 후에 결정질로 상태가 변화됨을 관측할 수 있었고, SEM image를 통해서 증착 회수를 증가시키면서 grain size가 작아졌다 다시 커지는 현상을 볼 수 있었다. 이 비정질 층의 transition layer를 gas plasma 처리를 통해서 다결정 핵 형성에 영향을 관측하여 적정한 gas plasma를 통해서 다결정질 실리콘 박막 증착 공정을 단축시킬 수 있는 가능성을 짐작할 수 있었고, 또한 표면의 roughnes와 morphology를 AFM을 통하여 관측함으로써 다결정 박막의 핵 형성에 알맞은 증착 표면 특성을 분석 할 수 있었다.

  • PDF

The Mechanism for the Low Temperature Crystallization of Amorphous Silicon Produced under Three Different Conditions (세가지 다른 조건으로 형성시킨 비정질 실리콘에 대한 저온 열처리 결정화 기구)

  • Lee, Jae-Gap;Jin, Won-Hwa;Lee, Eun-Gu;Im, In-Gwon
    • Korean Journal of Materials Research
    • /
    • v.6 no.3
    • /
    • pp.309-317
    • /
    • 1996
  • 세가지 다른 방법을 이용하여 형성시킨 비정질 실리콘(SiH4 a-Si, Si2H6 a-Si, Si+ implanted SiH4 a-Si)들에 대한 저온 결정화 기구의 차이를 고전적 이론인 Avrami 식(X=1-exptn, X=결정화 분율, t=열처리 시간, n=지수)을 이용하여 검토하였다. Silane으로 형성된 비정질 실리콘의 결정화 과정에서는 Avrami 식에서의 n의 값이 2.0을 나타내고 있어, 결정성장이 이차원적으로 이루어지면서 핵생성률이 시간에 따라 감소하고 있음을 알 수가 있었다. Si+ 이온 주입에 의하여 형성된 비정질 실리콘의 결정화에서는 3.0의 지수 값이 얻어지고 있어, 정상상태의 핵생성과 함께 2차원적인 결정 성장이 이루어지고 있었다. Disilane으로 형성된 비정질 실리콘에 대한 결정화에서는 2.8의 지수값이 얻어져, 정상상태의 핵 생성이 우세하게 일어나는 2차원적인 결정성장이 일어나고 있음을 알 수 있었다. 또한 TEM을 이용하여 시간에 따라 변하는 핵생성률을 조사하여, Avrami 식의 적용이 타당성 있음을 증명하였다. 마지막으로, 최종 입자의 크기가 열처리 온도에 크게 영향을 받고 있지 않음을 확인하였다.

  • PDF

Characterization of Atomic Structure in Rapidly Solidified Amorphous Silicon (급냉응고된 비정질 실리콘 분말의 원자구조에 관한 연구)

  • Kim, Yeon-Ok
    • Korean Journal of Materials Research
    • /
    • v.4 no.6
    • /
    • pp.644-650
    • /
    • 1994
  • The submicron powders of high-purity silicon have been produced by Electrohydrodynamic Atomization. Field-emission scanning transmission electron microscopy(STEM) is used to determine the microstructure and solidification phase. .Then it is found that the droplets less than 60nm diameter are solidified as the amorphous phase. A useful and accessible characterization of atomic arrangements in amorphous solids can be given in terms of a radial distribution function. According to experimental determinations of the radial distribution function for amorphous silicon, its similarity to the crystalline structure at small radial distances indicates that the basic tetrahedral arrangement found in the diamond cubic structure of silicon must be maintained in the amorphous structure.

  • PDF

DC magnetron sputtering을 이용하여 증착한 ZnO 기반의 박막 트랜지스터의 특성 및 stability 향상을 위한 후열처리

  • Kim, Gyeong-Taek;Mun, Yeon-Geon;Kim, Ung-Seon;Park, Jong-Wan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.188-188
    • /
    • 2010
  • 최근까지는 주로 비정질 실리콘이 디스플레이의 채널층으로 상용화 되어왔다. 비정질 실리콘 기반의 박막 트랜지스터는 제작의 경제성 및 균일성을 가지고 있어서 널리 상용화되고 있다. 하지만 비정질 실리콘의 구조적인 문제인 낮은 전자 이동도(< 1 cm2/Vs)로 인하여 디스플레이의 대면적화에 부적합하며, 광학적으로 불투명한 특성을 갖기 때문에 차세대 디스플레이의 응용에 불리한 점이 있다. 이런 문제점의 대안으로 현재 국내외 여러 연구 그룹에서 산화물 기반의 반도체를 박막 트랜지스터의 채널층으로 사용하려는 연구가 진행중이다. 산화물 기반의 반도체는 밴드갭이 넓어서 광학적으로 투명하고, 상온에서 증착이 가능하며, 비정질 실리콘에 비해 월등히 우수한 이동도를 가짐으로 디스플레이의 대면적화에 유리하다. 특히 Zinc Oxide, Tin Oxide등의 산화물이 연구되고 있으며, indium이나 aluminum등을 첨가하여 전기적인 특성을 향상시키려는 노력을 보이고 있다. 본 연구에서는 Zinc Oxide 기반의 박막 트랜지스터를 DC magnetron sputtering를 이용하여 상온에서 제작한 후 다양한 조건에서의 후열처리를 통하여 소자의 특성의 최적화를 이루는 것을 시도하였다. 그리고 ITO를 전극으로 사용하여 bottom gate 구조의 박막 트랜지스터를 만들고 air 분위기에서 온도별, 시간별 열처리를 진행하였다. 또한 gate insulator의 처리를 통하여 thin film의 interface 개선을 통하여 소자의 성능 향상을 시도 하였다. semiconductor analyzer로 소자의 출력 특성 및 전이 특성을 평가하였다. 그 결과 기존의 a-Si 기반의 박막 트랜지스터보다 우수한 이동도의 특성을 갖는 ZnO 박막 트랜지스터를 얻었다. 그리고 이를 바탕으로 ZnO를 이용하여 대면적 적합한 디스플레이를 제작할 수 있다는 가능성을 보인다. 그리고 Temperature, Bias Temperature stability, 경시변화 등의 다양한 조건에서의 안정성을 평가하여 안정성이 향상을 확보하여 비정질 실리콘을 대체할 유력한 후보중위 하나가 될 것이라고 생각된다.

  • PDF

The optimization of HIT solar cells on crystalline silicon substrates and amorphous silicon layers (HIT 태양전지 결정 실리콘 기판 및 비정질 실리콘 층의 최적조건)

  • Lyou, Jong H.
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2011.05a
    • /
    • pp.110.2-110.2
    • /
    • 2011
  • 일본 Sanyo 사에 의해서 획기적으로 HIT 태양전지가 개발된 바 있다. 이러한 HIT 태양전지는 기존의 확산-접합 Si 태양전지에 비해서 저비용 고효율의 장점을 갖는다: 22% 이상의 변환효율, $200^{\circ}C$ 이하의 공정온도, 낮은 태양전지 온도 의존도, 높은 개방전압. 한편 Sanyo사의 HIT 태양전지는 n-형 Si 웨이퍼를 이용한 반면에, 최근 미국 National Renewable Energy Laboratory는 p-형 Si 웨이퍼를 이용해서 변환효율 19% 대의 HIT 태양전지를 개발한 바 있다. 그 동안 지속적으로 p-형 Si HIT 태양전지를 고효율화하기(< 22%) 위해서 많은 노력이 진행되어 왔지만 이와 같은 노력에도 불구하고 아직 p-형 HIT는 n-형 HIT 태양전지에 비해서 다소 성능면에서 떨어져 있다. 본 연구는 n- 및 p-형 실리콘 웨이퍼로 구성된 HIT 태양전지의 물리적인 차이점에 초점을 맞추고, 결정 및 비정질 실리콘 층의 역할에 대해서 연구하였다. 특히 태양전지 효율을 향상시키는 요소들로서 결정 실리콘의 불순물 준위(n- 및 p-형) 또는 비저항, 비정질 실리콘으로 구성된 emitter 층, intrinsic 층, 경계면이 고려되었다. 그리고 이러한 요소들이 HIT 태양전지에 미치는 영향을 조사하기 위해서 AMPS-1D 컴퓨터 프로그램을 사용하였고, 이를 통해서 HIT 태양전지의 결정 및 비정질 실리콘 층의 역할을 물리적 정량적으로 분석하였다. 본 연구에 적용되는 HIT는 ITO/a-Si:H(p+)/a-Si:H(i)/c-Si(n)/a-Si:H(i)/a-Si:H(n+) 및 ITO/a-Si:H(n+)/a-Si:H(i)/c-Si(p)/a-Si:H(i)/a-Si:H(p+)의 구조로서 다음과 같은 태양전지 특성을 갖는다: n-형 HIT의 경우, fill factor ~ 0.78, 단락전류밀도 ~ 38.1 $mA/cm^2$, 개방전압 0.74 V, 변환효율 22.3 % (그리고 p-형 HIT의 경우, fill factor ~ 0.76, 단락전류밀도 ~ 36.5 $mA/cm^2$, 개방전압 0.69 V, 변환효율 19.4 %).

  • PDF

비정질 실리콘 박막의 초기성장 연구

  • 정지용;이용달;방경윤;김세덕;안일신
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 1999.07a
    • /
    • pp.67-67
    • /
    • 1999
  • 기판위에 증착되는 박막에서 박막의 초기성장을 분석하는 것은 최종적으로 성장된 박막을 더욱 효과적으로 성장시킬 수 있다는 장점이 있다. 따라서 본 연구는 두께가 수십 $\AA$ 이하인 비정질 실리콘 박막의 초기성장과정을 분석하였는데 특히, 기판과 증착조건에 따른 박막성장의 차이를 알아 보았다. 여러 종류의 기판에서 Sputtering으로 비정질 실리콘을 증착시켰고, 박막의 초기성장과정을 실시간 분광 Ellipsometer와 AFM(Atomic Force Microscope)을 이용하여 분석하였다. C-Si, gold, Chrome 기판에 대하여 같은 조건에서 증착시간을 1초부터 8초까지 달리하면서 각각의 시간대별로 박막성장의 차이를 비교분석하였다. 증착조건 및 증차시간과 기판을 서로 다르게 할 때, 비정질 실리콘 박막의 초기성장과정에서의 차이를 볼 수 있었다.

  • PDF

Characteristics of Amorphous Silicon Gate Etching in Cl2/HBr/O2 High Density Plasma (Cl2/HBr/O2 고밀도 플라즈마에서 비정질 실리콘 게이트 식각공정 특성)

  • Lee, Won Gyu
    • Korean Chemical Engineering Research
    • /
    • v.47 no.1
    • /
    • pp.79-83
    • /
    • 2009
  • In this study, the characteristics of amorphous silicon etching for the formation of gate electrodes have been evaluated at the variation of several process parameters. When total flow rates composed of $Cl_2/HBr/O_2$ gas mixtures increased, the etch rate of amorphous silicon layer increased, but critical dimension (CD) bias was not notably changed regardless of total flow rate. As the amount of HBr in the mixture gas became larger, amorphous silicon etch rate was reduced by the low reactivity of Br species. In the case of increasing oxygen flow rate, etch selectivity was increased due to the reduction of oxide etch rate, enhancing the stability of silicon gate etching process. However, gate electrodes became more sloped according to the increase of oxygen flow rate. Higher source power induced the increase of amorphous silicon etch rate and CD bias, and higher bias power had a tendency to increase the etch rate of amorphous silicon and oxide.

Influence of wafer cleaning on silicon heterojunction solar cells (웨이퍼 세척이 실리콘 이종접합 태양전지에 미치는 영향)

  • Kang, Min-Gu;Tark, Sung-Ju;Lee, Seung-Hun;Park, Sung-Eun;Kim, Chan-Seok;Jeong, Dae-Young;Lee, Jung-Chul;Kim, Dong-Hwan
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2009.06a
    • /
    • pp.95-95
    • /
    • 2009
  • 실리콘 이종접합 태양전지는 비정질 실리콘을 사용하여 p-n 접합을 만들기 때문에 결정질 태양전지에 비해 개방전압이 높은 특성을 보인다. 그렇지만 결정질 태양전지는 접합을 확산공정으로 만들어 p층과 n층의 계면에서 결함이 존재하지 않는 반면 이종접합 태양전지는 결정질 실리콘 표면에 접합을 만들기 때문에 결정질 실리콘의 표면에 defect이 존재할 가능성이 많아진다. 이번 실험에서 결정질 실리콘의 cleaning 조건 변화에 따른 이종접합 태양전지의 특성변화를 보았다. 실리콘 이종접합 태양전지는 전면전극/ITO/p a-Si:H/i a-Si:H/n c-Si/i a-Si:H/n a-Si:H/후면전극의 구조로 만들으며 p형 및 n형 비정질 실리콘은 PECVD를 이용하여 증착하였고 i형 비정질 실리콘은 HWCVD를 이용하여 증착하였다. 만들어진 태양전지의 특성을 평가하기 위해 암전류 특성, 광전류 특성, 양자효율, 소수반송자수명을 측정하였다.

  • PDF

Deposition of a-SiN:H by PECVD (PECVD에 의한 질화 실리콘 박막의 증착)

  • Hur, Chang-Wu
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.11 no.11
    • /
    • pp.2095-2099
    • /
    • 2007
  • In this paper, the optimum amorphous silicon nitride thin film is deposited using plasma enhanced chemical vapor deposition(PECVD). Amorphous silicon nitride is deposited using $SiH_4$ and $NH_3$ gas. At this time, electrical and optical characteristics of amorphous silicon nitride and deposition rate are changed under deposition condition such as $SiH_4$, $NH_3$ and $N_2$ gas flow rate, chamber pressure, rf power and substrate temperature. From the experimental results, we can estimate that the deposition condition makes a good electrical characteristic of amorphous silicon nitride thin film.