• Title/Summary/Keyword: 부정합

Search Result 327, Processing Time 0.029 seconds

경주시 마동 탑골에 발달하는 제4기 단층(탑골단층)의 구조적 특성

  • Ryoo, Chung-Ryul;Son, Moon;Lee, Yung-Hee;Choi, Sung-Ja
    • Proceedings of the KSEG Conference
    • /
    • 2002.04a
    • /
    • pp.183-191
    • /
    • 2002
  • 울산단층대 동변인 경북 경주시 마동 탑골 부근에 발달하는 제4기단층을 기재한다. 이 단층(이후 탑골단층)은 제3기초의 화강암과 제4기의 하성 사력층의 경계부 부근에서 여러 조의 단층들이 단층대를 이루며, 북북서 내지 남-북의 주향에 동측으로 $20^{circ}{\;}~45^{\circ}$ 의 경사를 보인다. 이 단층대는 서측으로부터 제4기 사력층 내의 역단층 3조와 제4기층을 화강암과 이를 부정합으로 덮는 제4기층이 올라탄 역단층 1조로 구별되며, 복합적인 역단층성 단층대의 양상을 보인다. 단층조선은 남동 방향($125^{\circ}$)으로 $20^{\circ}$ 침강한다. 이는 남동-북서 압축에 기인한 역단층성운동에 의해 생성된 것으로 보인다. 이 단층대는 불국사 일원에서 이미 알려진, 보다 서편에 발달하는 북서-남동 방향의 제4기단층선과는 다른 또 하나의 제4기단층선으로 확인된다.

  • PDF

Design of DC Matching Circuit for Active Replica LDO Regulator (능동 Replica LDO 레귤레이터를 위한 DC정합회로 설계)

  • Yu, Jae-Young;Bang, Jun-Ho;Ryu, In-Ho;Lee, Woo-Choun
    • Proceedings of the KAIS Fall Conference
    • /
    • 2011.05a
    • /
    • pp.362-365
    • /
    • 2011
  • 본 논문에서는 PSRR특성을 향상할 수 있는 능동 Replica LDO레귤레이터 회로를 설계하였고, 능동 Replica LDO레귤레이터의 Replica단과 출력단에서 발생할 수 있는 DC전압 부정합을 최소화하기 위하여 DC정합이 가능한 전압제어회로를 설계하였다. 설계된 회로에서 DC정합을 위한 전압제어회로를 사용함으로써 PSRR 특성향상과 함께 안정된 출력특성을 얻을 수 있었다. HSPICE 시뮬레이션 결과, 5V 가변입력할 때, DC출력특성은 3V∼3.12V까지 일정한 값을 유지함을 알 수 있었으며 PSRR특성은 -28@10HZ로 확인되었다.

  • PDF

Case Study of Failed Structure and Criticized Construction (실패한 구조물과 혹평된 구조물 사례 연구)

  • Park, Kun-Woo;Jang, Young-Il;Kim, Ye-Rin
    • Proceedings of the Korean Society of Disaster Information Conference
    • /
    • 2016.11a
    • /
    • pp.167-170
    • /
    • 2016
  • 본 논문에서는 실패한 구조물에 초점을 맞추어 조사를 진행하였다. 실패한 구조물은 구조적, 역학적, 환경적 부정합으로 인해 구조물이 붕괴된 경우로 인명 피해가 발생한 것으로 정의하였다. 삼풍백화점과 성수대교의 국내 사례와 방글라데시 라나 플라자, 미국 미시시피 강 교량의 국외 사례를 통하여, 각각의 붕괴사고의 원인을 규명하였으며, 붕괴사고의 해결책을 모색하고 체계적으로 분석하였다. 본 연구를 통하여 구조물의 붕괴 뿐 만이 아니라, 다방면의 재난을 예방 및 방지할 수 있는 연계 시스템의 확립 또한 강조하였으며, 사고방지를 위해 변화하는 시방서 및 기준에 대하여도 언급하였다.

  • PDF

Interconnect Characterization for High Speed MCM Application (High Speed MCM 적용을 위한 Interconnect Characterization 에 대한 연구)

  • 이경환
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.4 no.2
    • /
    • pp.25-32
    • /
    • 1997
  • 대용량, 고속 정보처리가 요구되는 System의 모듈은 Data 처리의 고속성 및 회로의 고집적이 가능한 MCM의 형태로 구현되어 ATM, GPS 및 PCS 등의 분야에 광범위하게 응 용되고 있다. 위와 같은 High Speed 응용분야에서의 System 성능은 Interconnect Line의 전달지연, 임피던스 부정합에 의한 신호 반사 손실. 신호선 간의 Crosstalk, Ground Bounce 등의 현상에 대한 최적화 여부에 결정적인 영향을 받는다. 그러나 Interconnect의 특성상 정 형이 존재하지 않으므로 추상적인 Library를 구축하는 형식으로 접근할 수밖에 없으며 이를 위하여 여러기본 구조를 정의한후 각 Dimension을 변수로 두고 해석 결과를 합성하여 Database화하는 접근방식이다. 본 논문에서는 MCM-D 공정을 이용하여 Interconnect Line 특성을 분석하고 Database화 하기 위한 Test Pattern을 구현하고 Time Domain reflectometry(TDR)을 이용하여 그특성들을 측정 분석하였다. Test pattern 제작은 MCM-D 공정으로 최소선폭 27$\mu$m, Via Hole 75$\mu$m으로 형성하였고 2 Layer Signal과 GND로 총 3Layer를 구현하였다. 특성분석을 위해 TDR장비와 모데링 및 Simulation S/W인 IPA 510 을 사용하였다. 이를 통해 MCM-D를 이용한 공정에서 Interconcet Line의 고주파 특성을 측정하고 정량화하여 LIbrary를 제작할수 있었다.

A Static Output Feedback Integral Variable Structure Controller for Uncertain Systems with Unmatched System Matrix Uncertainty (부정합 시스템 행렬 불확실성을 갖는 시스템을 위한 정적 출력 궤환 적분 가변 구조 제어기)

  • Lee, Jung-Hoon
    • The Transactions of The Korean Institute of Electrical Engineers
    • /
    • v.59 no.2
    • /
    • pp.411-416
    • /
    • 2010
  • In this paper, an integral variable structure static output feedback controller with an integral-augmented sliding surface is designed for the improved robust control of a uncertain system under unmatched system uncertainty and matched input matrix uncertainty and disturbance satisfying some conditions. To effectively remove the reaching phase problems, an output dependent integral augmented sliding surface is proposed. Its equivalent control and ideal sliding mode dynamics are obtained. The previous some limitations is overcome in this systematic design. A stabilizing control with the closed loop exponential stability is designed for all unmatched system matrix uncertainties and proved together with the existence condition of the sliding mode on S=0. To show the usefulness of the algorithm, a design example and computer simulations are presented.

Threshold detection technique for code acquisition using maximum mismatched correlation value (부정합된 최대 상관값을 이용한 초기 동기 임계치 결정 기법)

  • 유영환;김종헌;강성철;강창언
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.21 no.7
    • /
    • pp.1803-1813
    • /
    • 1996
  • This paper describes an automatic threshold decision using a maximum mismatched correlation value in the direct sequence spread spectrum (DS-SS) system. For received PN codes with different single-to-noise ratio (SNR), this scheme is able to detect a desired threshold value in the search mode, i.e. a maximum mismstched correlation value, so that value is utilized as a threshold for the verification mode. Performance of the proposed scheme in both the additive white gaussian noise (AWGN) and frequency-selective Rayleigh fading channels is analyzed through the Monte Carlo simulation. And hardware implementation of this scheme using a DSP processor is demonstrated. The proposed acquisition shceme is compared to the conventional constant threshold (CT) scheme, and significant improvement of performance is shown. Analysis of system performance in the verification mode is presented, and key quantities such as the false alarm probability and the detection probability are derived in a AWGN channel.

  • PDF

Low-Power Analog Circuit Design (저전력 아날로그 회로기술)

  • Jeon, Y.D.;Cho, M.H.;Lee, H.D.;Kwon, J.K.;Kim, J.D.
    • Electronics and Telecommunications Trends
    • /
    • v.23 no.6
    • /
    • pp.81-91
    • /
    • 2008
  • CMOS 공정의 가속적인 스케일링에 의해 CMOS 기술은 종래의 마이크론기술에서 나노기술로 변해가고 있다. 이러한 반도체 소자 및 제작기술에 따른 온도와 공정의 변화에 매우 민감한 부분인 아날로그 회로는 설계 초기단계에서 중요한 요소들(이득, 누설 전류, 잡음 및 부정합 등)을 재검토할 필요가 있다. 또한, 나노 CMOS 공정을 사용한 1.0 V 이하의 저전압 동작에서는 아날로그 신호의 동적영역 확보가 어렵고 잡음이 증가하므로 새로운 패러다임을 적용한 혁신적인 아날로그 회로기술 개발이 필요한 실정이다. 이에 따라, 본 고에서는 그린기술(green technology)의 한 요소로서, 나노 CMOS 공정기술을 이용한 1.0 V 이하 전원전압의 저전력 아날로그 회로기술 동향과 관련 특허동향에 대해서 살펴보고자 한다.

A Design of 8-bit Switched-Capacitor Cyclic DAC with Mismatch Compensation of Capacitors (캐패시터 부정합 보정 기능을 가진 8비트 스위치-캐패시터 사이클릭 D/A 변환기 설계)

  • Yang, Sang-Hyeok;Song, Ji-Seop;Kim, Su-Ki;Lee, Kye-Shin;Lee, Yong-Min
    • The Transactions of The Korean Institute of Electrical Engineers
    • /
    • v.60 no.2
    • /
    • pp.315-319
    • /
    • 2011
  • A switched-capacitor cyclic DAC scheme with mismatch compensation of capacitors is designed. In cyclic DAC, a little error between two capacitors is accumulated every cycle. As a result, the accumulated error influences the final analog output which is wrong data. Therefore, a mismatch compensation technique was proposed and the error can be effectively reduced, which alleviates the matching requirement. In order to verify the operation of the proposed DAC, an 8-bit switched-capacitor cyclic DAC is designed through HSPICE simulation and implemented through magna 0.18um standard CMOS process.

Microstrip Line Sensor of Partial Discharge for Rotating Machine (회전기내 부분방전 검출을 위한 마이크로스트립 라인 센서)

  • Heo, Chang-Keun;Kim, Yong-Joo;Kang, No-Weon;Kang, Dong-Sik;Chae, Soo-Jeong;Jung, Hyun-Kyo
    • Proceedings of the KIEE Conference
    • /
    • 2003.07c
    • /
    • pp.1855-1857
    • /
    • 2003
  • 부분방전시험은 고전압 고정자 권선의 절연상태를 검사, 평가 할 수 있는 중요한 수단이다. 전동기와 발전기에서 일어나는 절연 악화의 징후로써 부분방전이 발생되며, 이러한 부분방전 신호를 검출하기 위한 센서로 SSC(Stator Slot Couple)를 사용한다. 하지만 현재 사용되고 있는 대부분의 SSC의 경우 설계에 있어 특성 임피던스가 실제구조에서 정확히 고려되지 않는 경향이 있다. 실제로 고정자 슬롯에 부착된 마이크로스트립 센서의 특성 임피던스는 정확히 50옴으로 정합 되지 않으며 이것은 센서의 성능에 중요한 영향을 미치게 된다. 그러므로 본 논문에서는 부분방전 센서의 성능을 개선시키기 위해 결합 전송선로(Coupled transmission line)를 이용한 임피던스 정합회로를 제안하고자 한다. 제안된 센서의 성능을 입증하기 위하여 고정자 슬롯에 설치된 기존의 SSC와 임피던스 정합회로를 부착한 센서를 시뮬레이션 한 후 비교 분석하였다. 결과적으로 제안된 정합 회로는 광대역 임피던스 정합 특성을 가지며 임피던스 부정합 때문에 일어나는 기존 SSC의 성능 악화를 개선할 수 있었다.

  • PDF

A Dynamic Output Feedback Variable Structure Controller for Uncertain Systems with Unmatched System Matrix Uncertainty (부정합 시스템 행렬 불확실성을 갖는 시스템을 위한 동적 출력 궤환 가변 구조 제어기)

  • Lee, Jung-Hoon
    • The Transactions of The Korean Institute of Electrical Engineers
    • /
    • v.59 no.11
    • /
    • pp.2066-2072
    • /
    • 2010
  • In this paper, a variable structure dynamic output feedback controller with an transformed sliding surface is designed for the improved robust control of a uncertain system under unmatched system uncertainty, matched input matrix uncertainty, and disturbance satisfying some conditions. This paper is extended from the results of the static output feedback VSS in [9]. To effectively remove the reaching phase problems, an initial condition of the dynamic output is determined. The previous some limitations on the dynamic output feedback variable structure controller is overcome in this systematic design. A stabilizing control is designed to generate the sliding mode on the predetermined sliding surface S=0 and as a results the closed loop exponential stability is obtained and proved together with the existence condition of the sliding mode on S=0 for all unmatched system matrix uncertainties. To show the usefulness of the algorithm, a design example and computer simulations are presented.