• Title/Summary/Keyword: 복원 모듈

Search Result 80, Processing Time 0.03 seconds

Implementation of Fast Motion Estimation Program Based on Successive Elimination Algorithm (연속제거알고리즘 기반의 고속 움직임 추정 프로그램 성능평가)

  • Kim Kyung-Hyun;Sonh Seung-Il
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2006.05a
    • /
    • pp.561-564
    • /
    • 2006
  • 오늘날 컴퓨터와 데이터 통신의 급속한 발달로 인해 멀티미디어 정보통신 기술이 비약적으로 발전하고 있다. 이러한 멀티미디어 데이터 중에서 동영상은 다른 데이터 형태에 비해 정보량이 매우 방대하다. 따라서 동영상을 처리하는 시스템에서는 압축 기법이 매우 중요한 역할을 차지한다. 이에 본 논문은 연속제거 알고리즘을 기반으로 이전블록 초기 움직임 벡터 사용 및 strip단위 블록 합을 통하여 고속의 움직임 추정을 통해 영상을 복호화 하였고, 기존의 완전탐색 블록 정합방식과 영상 복원 능력 및 연산량을 비교 평가하였다. 뿐만 아니라 이후 이를 바탕으로 고속 움직임 추정 모듈을 VHDL로 구현하여 본 논문의 프로그램을 성능평가의 기준으로 이용할 것이다.

  • PDF

Using Weighting-Factored Matrix Evaluation Method for Development of System Deducing Optimal Ecological Stream Flow Secured Methodology (가중치부여매트릭스 평가기법을 이용한 최적의 생태하천유량 확보 방안 도출 시스템 개발)

  • Byun, Dong-Hyun;Lee, Jong-Chul;Lee, Kyoung-Do;Jung, Seung-Kwon
    • Proceedings of the Korea Water Resources Association Conference
    • /
    • 2011.05a
    • /
    • pp.212-216
    • /
    • 2011
  • 현재 하천 건천화에 따른 수생태계 교란 및 수질악화 등의 근본적인 문제가 발생하고 있으며, 최근 정부의 저탄소 녹색성장기조에 따라 조성되고 있는 신도시, 소규모 및 대규모 택지개발사업의 경우는 환경 친화적인 단지조성 요구에 부응하기 위해 기존 도심하천의 복원 및 인공하천의 녹색성장을 고려한 친환경적 생태하천으로 조성하고자 하는 다양한 노력이 시도되고 있으나 안정적인 생태복원의 수원확보 방안을 마련하지 못해 실제 설계가 반영되지 못하고 있다. 또한, 조성하고자 하는 소하천 혹은 실개울 등의 수질보전 및 생태계 보호 등 하천이 본래의 기능을 유지할 수 있도록 생태하천유량을 확보하는 다양한 기술들이 개발되어 있지만, 공사 유형과 주변 환경에 적합한 생태하천유량 확보 방안을 선정할 수 있는 비구조적 대책마련이 부족한 실정이다. 이러한 실정과 문제점을 고려해 볼 때, 조성하고자 하는 도시 내 자연하천 및 인공하천 조성 등 수변환경을 고려한 단지조성에 맞는 생태하천유량 확보 방안 및 평가에 대한 연구가 단계적으로 이루어져야 할 것이다. 따라서 본 연구에서는 생태하천유량 확보와 하천수질 개선이 필요한 특정 지역 또는 다양한 유형의 공사 지구 내 하천이 정상적인 기능을 수행할 수 있도록 적용 가능한 생태하천유량 확보 방안들과 수리해석 모델인 HEC-RAS(River Analysis System), 생태하천유량 산정 모델인 PHABSIM(Physical HABitat SIMulation)을 연계한 물리서식처 평가 모듈을 개발하고, 이를 기초로 가중치부여매트릭스 평가(국토해양부, 2006) 기법을 적용한 최적의 생태하천유량 확보 방안과 수질개선 방안을 제시해 줄 수 있는 의사결정지원 시스템을 구축 하고자 한다. 본 연구에서 개발된 최적의 생태하천유량 확보 방안 도출을 위한 의사결정지원 시스템의 활용으로 필요유량은 물론, 기준을 만족하는 수질의 확보가 절실히 요구되는 중 소규모 하천에 실질적으로 적정수질의 생태하천유량을 확보함으로서 하천으로서의 역할을 위한 본 기능의 회복과 동시에 소하천, 도심하천 및 인공하천 등 중 소규모 수계의 수문순환을 정상화하여 하천의 지속 가능한 개발과 관리가 효율적으로 이루어지도록 하는데 이용될 수 있을 것으로 예상되어진다.

  • PDF

Surface Reconstruction Using CORONA KH-4 Imagery (CORONA KH-4 영상을 이용한 3차원 지형정보 취득)

  • Sohn, Hong-Gyoo;Yeu, Bock-Mo;Kim, Gi-Hong;Choi, Jong-Hyun
    • 한국지형공간정보학회:학술대회논문집
    • /
    • 2002.03a
    • /
    • pp.145-149
    • /
    • 2002
  • CORONA는 미국이 1960년에서 1972년까지 냉전시대 관심지역에 대한 첩보영상을 취득하기 위하여 운영한 영상취득시스템으로 1995년 일반에 자료가 공개됨에 따라 과거의 고해상도 영상자료를 이용할 수 있는 길이 열리게 되었다. 그러나 현재까지 CORONA 영상처리를 위한 모듈을 제공하는 원격탐측 소프트웨어가 개발되어 있지 않기 때문에 CORONA 영상을 이용하여 수치표고모형이나 정사영상을 제작하기 위해서는 적절한 모델링 방법이 필요하다. CORONA 영상은 파노라마 영상으로 필름 가장자리로 갈수록 왜곡이 많이 생기며 사진기 지표가 없고 위성의 궤도와 위치, 자세, 속도, IMC(Image Motion Compensation)에 대한 자세한 자료를 제공하지 않는 문제점이 있다. 따라서 본 논문에서는 지형복원을 위하여 지상기준점을 이용하는 2가지 모델링 방법을 이용하였다. 첫 번째는 파노라마 왜곡과 촬영 비행체 이동에 의한 왜곡, IMC에 의한 왜곡을 보정하는 모형식을 구성하여 이용하였으며, 두 번째는 위성과 센서에 대한 정보를 필요로 하지 않는 다항식비례모형(RFM; Rational Function Model)을 이용하였다. 대상지역은 서울지역의 입체영상으로 대략 $33km{\times}26km$ 지역이다. 영상은 지상해상도 약 2.7m로 스캐닝하였고 1:1000 수치지도를 통해 20개의 기준점과 36개의 검사점을 관측하였다. 검사점의 위치정확도를 평가해 본 결과 첫 번째 방법은 수평방향으로 평균 3.9m(X), 2.8m(Y)의 오차를 보였으며 표고의 경우 4.2m의 오차를 보여주었다. 두 번째 방법은 수평방향으로 평균 3.2m(X), 2.8m(Y)의 오차를 보였으며 표고의 경우 5.5m의 오차를 보여주었다. 지형복원 정확도를 검증하기 위하여 첫 번째 방법을 이용하여 대상지역 중 일부인 서울 남산지역에 대해 정사영상과 10m간격의 DEM을 제작하였으며 1:1000 수치지도를 통해 제작된 DEM과 비교한 결과 총 43990개 격자점의 표고 차이는 평균 5.98m였다.

  • PDF

A Study on the Implementation of Digital Radio Frequency Memory (디지털 고주파 메모리 구현에 관한 연구)

  • You, Byung-Sek;Kim, Young-Kil
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.14 no.9
    • /
    • pp.2164-2170
    • /
    • 2010
  • Digital Radio Frequency Memory, ( as DRFM ), is a device with the ability to restore output to the input RF signal in the required time after storing the incoming RF signals. Therefore DRFM is widely used in Jammer, EW Simulator, Target Echo Generator, and so on. This paper proposes its hardware implementation composed with the high frequency part and the digital processing part consisting of RF input/output module and local oscillator module. It is also proposed the replicated signal generation method which is consisted of the Analog-Digital conversion in the form of pulsed RF signal quantization, and FPGA to save and produce the playback signal, and RF signals to produce a Digital-Analog Conversion in the digital processing unit. This proposed scheme applied to test board and confirmed the validity of the proposed scheme through the test results obtained by the simulated input signals.

A Study on Korean-Style Motion Prototype and Animation (한국적 애니메이션과 Motion Prototype 연구)

  • Koh Jae-Sung;Bae Soo-Am;Cho Dae-Jea
    • Proceedings of the Korea Contents Association Conference
    • /
    • 2005.05a
    • /
    • pp.285-288
    • /
    • 2005
  • If the motion is universal over the differences between the ancient age and the modern age, and between primitiveness and civilization, It is required to be studied, which make it possible to discover the universally valid interpreting elements of various societies and cultural phenomena. The study on the motion, as a base of universal motion study on animation and character modelling is considered as a very important part. The sampled motion prototype was classified by the continuity and the synchronicity that is a basis of modular analysis and of motion flow. Koguryo's mural paintings in old tombs has been the heritage and the symbol of the nation's historical identity and pride in Korean history. Koguryo is obviously a part of Korean history, which are of Korean elements. Accordingly, the mural paintings that this study has explicated is the origin as well as the history of Korean visual animation history, while the analysed and restored motion prototype is a module of Korean motion with golden section proportion.

  • PDF

uPC player : An OS Virtualization-based Technique to Support Stateless Computing Execution Environment on Windows (uPC player : 윈도우 운영체제에서의 OS가상화 기반 무상태 컴퓨팅 실행환경 지원 기술)

  • Sung, Baek-Jae;Park, Chan-Ik
    • Journal of KIISE:Computing Practices and Letters
    • /
    • v.16 no.1
    • /
    • pp.125-129
    • /
    • 2010
  • Stateless computing supports a mobility of computing environment easily. It is becoming a major technology for securing personal user's information on shared computing environment. With the advance of virtualization technology and cloud computing, stateless computing is an essential part of personal computing environment connectivity (user's setting and data is stored in remote server or some storage, and it can be restored at any computing environment) In this paper, we propose uPC player that supports stateless computing execution environment on Windows. uPC player provides Windows operating system to user by using an uPC OS virtualization module. In this paper, we leverage how uPC player is designed and implemented for supporting a stateless computing execution environment. uPC player provides a desktop switch between host-system execution environment and uPC virtual execution environment. And it needs just one second for loading uPC virtual execution environment by using OS virtualization-based technique.

Design and Implementation of Digital Electrical Impedance Tomography System (디지털 임피던스 영상 시스템의 설계 및 구현)

  • 오동인;백상민;이재상;우응제
    • Journal of Biomedical Engineering Research
    • /
    • v.25 no.4
    • /
    • pp.269-275
    • /
    • 2004
  • Different biological tissues have different values of electrical resistivity. In EIT (electrical impedance tomography), we try to provide cross-sectional images of a resistivity distribution inside an electrically conducting subject such as the human body mainly for functional imaging. However, it is well known that the image reconstruction problem in EIT is ill-posed and the quality of a reconstructed image highly depends on the measurement error. This requires us to develop a high-performance EIT system. In this paper, we describe the development of a 16-channel digital EIT system including a single constant current source, 16 voltmeters, main controller, and PC. The system was designed and implemented using the FPGA-based digital technology. The current source injects 50KHz sinusoidal current with the THD (total harmonic distortion) of 0.0029% and amplitude stability of 0.022%. The single current source and switching circuit reduce the measurement error associated with imperfect matching of multiple current sources at the expense of a reduced data acquisition time. The digital voltmeter measuring the induced boundary voltage consists of a differential amplifier, ADC, and FPGA (field programmable gate array). The digital phase-sensitive demodulation technique was implemented in the voltmeter to maximize the SNR (signal-to-noise ratio). Experimental results of 16-channel digital voltmeters showed the SNR of 90dB. We used the developed EIT system to reconstruct resistivity images of a saline phantom containing banana objects. Based on the results, we suggest future improvements for a 64-channel muff-frequency EIT system for three-dimensional dynamic imaging of bio-impedance distributions inside the human body.

System Architecture for Digital Hologram Video Service (디지털 홀로그램의 비디오 서비스를 위한 시스템 설계)

  • Lee, Yoon-Hyuk;Seo, Young-Ho;Kim, Dong-Wook
    • Journal of Broadcast Engineering
    • /
    • v.19 no.5
    • /
    • pp.590-605
    • /
    • 2014
  • The purpose of this paper is to propose a service system for a digital hologram video, which has not been published yet. This system assumes the existing service framework for 2-dimensional or 3-dimensional image/video, which includes data acquisition, processing, transmission, reception, and reconstruction. This system includes acquisition of color and depth image pairs from a image acquisition system with vertical rigs, rectification of acquired image pairs and generating digital hologram. Also it is designed to reduce the CGH (computer-generated hologram) generation time to 1/3. It also includes some additional and optional functions such as watermarking, compression, and encryption.

Design and Implementation of 40 Gb/s Clock Recovery Module Using a Phase-Locked Loop with hold function (유지 기능을 가지는 위상고정 루프를 이용한 40 Gb/s 클락 복원 모듈 설계 및 구현)

  • Park, Hyun;Woo, Dong-Sik;Kim, Jin-Joog;Lim, Sang-Kyu;Kim, Kang-Wook
    • Proceedings of the Korea Electromagnetic Engineering Society Conference
    • /
    • 2005.11a
    • /
    • pp.191-196
    • /
    • 2005
  • A low-cost, high-performance 40 Gb/s clock recovery module using a phase-locked loop(PLL) for a 40 Gb/s optical receiver has been designed and implemented. It consists of a clock recovery circuit, a RF mixer and frequency discriminator for phase/frequency detection, a DR-VCO, a phase shifter, and a hold circuit. The recovered 40 GHz clock is synchronized with a stable 10 GHz DR-VCO. The clock stability and jitter characteristics of the implemented PLL-based clock recovery module has shown to significantly improve the performance of the conventional open-loop type clock recovery module with DR filter. The measured peak-to-peak RMS jitter is about 230 fs. When input signal is dropped, the 40 GHz clock is generated continuously by hold circuit. The implemented clock recovery module can be used as a low-cost and high-performance receiver module for 40 Gb/s commercial optical network.

  • PDF

Wideband Chirp Waveform Simulation and Performance Analysis for High Range Resolution Radar Imaging (고해상도 영상 레이다의 광대역 첩 신호 파형 발생 시뮬레이션과 성능 분석)

  • Kwag, Young Kil
    • Journal of Advanced Navigation Technology
    • /
    • v.6 no.2
    • /
    • pp.97-103
    • /
    • 2002
  • A recent technology trends in synthetic aperture radar(SAR) requires the ultra high resolution performance in detecting and precisely identifying the targets. In this paper, as a technique for enhancing the radar range resolution, the wide band chirp connection algorithm is presented by stitching the several chirp modules with unit bandwidth based on the linear frequency modulated chirp signal waveform. The principles of the digital chirp signal generation and its architecture for implementation is described with the wide band chirp signal generator, modulator, and demodulator. The performance analysis for the presented algorithm is given with the simulation results.

  • PDF