• Title/Summary/Keyword: 병렬 모듈

Search Result 372, Processing Time 0.025 seconds

Interleaved Phase Shifted Full Bridge Converter using Six Switches (스위치 저감형 풀브리지 컨버터의 구조 및 병렬 운전 기법에 관한 연구)

  • Yi, J.H.;Lee, S.W.;Kim, D.H.;Cho, B.H.;Kim, W.S.;Lee, Jae-Ho;Yang, C.S.
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.199-200
    • /
    • 2012
  • 본 논문에서는 저전압 대전류 출력 구조에 적합한 병렬 운전형 풀브리지 컨버터의 구조 및 운전기법에 대하여 제안하였다. 제안된 회로에서는 6개의 스위치 및 위상각을 이용하여 풀브리지 컨버터 두 모듈의 병렬 운전이 가능하다. 2kW급 하드웨어를 통하여 제안된 회로의 기본 동작원리 및 실험결과를 기술하였다.

  • PDF

A Study on Developing Distributed and Parallel Traffic Simulation Program with Open MPI (Open MPI 를 이용한분산/병렬 교통 시뮬레이션 프로그램 개발에 관한 연구)

  • Cho, Min-Kyu;Kyung, MinGi;Shin, In-soo;Min, Dug-Ki
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2019.10a
    • /
    • pp.137-140
    • /
    • 2019
  • 교통 시뮬레이션 시스템은 현실 세계의 교통 및 차량 관련 데이터를 기반으로 미래의 차량 움직임을 예측하는 프로그램으로, 다양한 교통문제를 해결을 위한 도구가 될 수 있다. 시뮬레이션 스케일을 전국단위로 확장하기 위해서 분산/병렬 시스템을 도입해야 하는데, 이 논문에서는 병렬/분산 과정에서 핵심이 되는 Open MPI 기반의 데이터 교환에 대한 방법을 제안하고자 한다. 공통된 하나의 커뮤니케이션 모듈을 기반으로 분산된 노드의 데이터 교환에 대한 문제를 해결하여 생산성을 높이고, 시뮬레이션 과정에서 소요되는 커뮤니케이션 타임을 줄여줄 것으로 예상된다.

PWM synchronization method of parallel operating inverters with Serial-communication (직렬 통신을 이용한 병렬 운전 인버터의 PWM 동기화 알고리즘)

  • Lee, Seong-Yong;Park, Young-Min
    • Proceedings of the KIPE Conference
    • /
    • 2016.11a
    • /
    • pp.41-42
    • /
    • 2016
  • 배터리 에너지 저장 시스템이나 태양광 발전 시스템은 흔히 용량 확장, 신뢰성 향상, 효율 향상 등을 목적으로 계통연계형 인버터를 다수 모듈형으로 병렬 구성하게 된다. 이렇게 DC전원을 공유하면서 인버터 출력단을 하나로 묶어 운전하는 경우에 순환전류가 문제가 될 수 있는데, 계통주파수에 해당하는 위상 차 뿐만 아니라 수 kHz의 동기화 되지 않은 PWM 캐리어 위상 차에 의해서도 순환전류가 발생할 수 있다. 따라서 본 논문에서는 PWM 동기화를 위하여, PEBB(Power Electronics Building Block) 개념을 사용하는 다수 대의 인버터가 직렬 또는 병렬로 구동될 때, 직렬 통신을 이용하여 PWM 캐리어들을 정밀하게 동기화 시키는 실용적인 방법에 대해서 제안하고자 한다.

  • PDF

Development of simulation on parallel operation of the On-Board Charger (차량용 OBC 병렬운전 시뮬레이션 개발)

  • Zhu, Helin;Mok, HyungSoo;Choi, Sungho;Park, SungUk;Sung, KiHak
    • Proceedings of the KIPE Conference
    • /
    • 2018.11a
    • /
    • pp.225-226
    • /
    • 2018
  • 전기자동차 배터리팩을 충전하기 위한 장치인 차량용 OBC(On-Board Charger)는 AC/DC 컨버터 기능을 담당하는 PFC(Power Factor Correction)와 DC/DC 전력변환 및 전기적 절연을 담당하는 Phase-Shifted Full Bridge Converter를 포함 한다. 현재 시중에 3.3kW급 OBC를 기준으로 규격화되어 생산되고 있지만 전기자동차의 배터리 용량이 날로 증가하고 전기자동차 보급, 사용률이 증가함에 따라 완속충전에 대한 요구가 높아지고 있다. 여기에 전력 인프라 시설 개선과 더불어 6.6kW급 완속충전이 보편화될 수 있게 된다. 차량용 OBC 공급업체에 있어서는 기존의 3.3kW급과 6.6kW급 OBC의 개발 중 어느 쪽에 중심을 둘지 고민에 대한 대안으로 기존의 3.3kW급을 모듈화하여 병렬운전하는 방법으로 6.6kW급 OBC 시장수요에 대응 할 수 있다. 본 논문에서는 3.3kW급 OBC 및 2병렬운전에 관한 시뮬레이션을 개발하고 분석하였다.

  • PDF

Implementation of 2,048-bit RSA Based on RNS(Residue Number Systems) (RNS(Residue Number Systems) 기반의 2,048 비트 RSA 설계)

  • 권택원;최준림
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.41 no.4
    • /
    • pp.57-66
    • /
    • 2004
  • This paper proposes the design of a 2,048-bit RSA based on RNS(residue number systems) Montgomery modular multiplier As the systems that RNS processes a fast parallel modular multiplication for a large word partitioned into small words, we introduce Montgomery reduction method(MRM)[1]based on Wallace tree modular multiplier and 33 RNS bases with 64-bit size for RNS Montgomery modular multiplication in this paper. Also, for fast RNS modular multiplication, a modified method based on Chinese remainder theorem(CRT)[2] is presented. We have verified 2,048-bit RSA based on RNS using Samsung 0.35${\mu}{\textrm}{m}$ technology and the 2,048-bit RSA is performed in 2.54㎳ at 100MHz.

HW/SW Partitioning Techniques for Multi-Mode Multi-Task Embedded Applications (멀티모드 멀티태스크 임베디드 어플리케이션을 위한 HW/SW 분할 기법)

  • Kim, Young-Jun;Kim, Tae-Whan
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.34 no.8
    • /
    • pp.337-347
    • /
    • 2007
  • An embedded system is called a multi-mode embedded system if it performs multiple applications by dynamically reconfiguring the system functionality. Further, the embedded system is called a multi-mode multi-task embedded system if it additionally supports multiple tasks to be executed in a mode. In this Paper, we address a HW/SW partitioning problem, that is, HW/SW partitioning of multi-mode multi-task embedded applications with timing constraints of tasks. The objective of the optimization problem is to find a minimal total system cost of allocation/mapping of processing resources to functional modules in tasks together with a schedule that satisfies the timing constraints. The key success of solving the problem is closely related to the degree of the amount of utilization of the potential parallelism among the executions of modules. However, due to an inherently excessively large search space of the parallelism, and to make the task of schedulabilty analysis easy, the prior HW/SW partitioning methods have not been able to fully exploit the potential parallel execution of modules. To overcome the limitation, we propose a set of comprehensive HW/SW partitioning techniques which solve the three subproblems of the partitioning problem simultaneously: (1) allocation of processing resources, (2) mapping the processing resources to the modules in tasks, and (3) determining an execution schedule of modules. Specifically, based on a precise measurement on the parallel execution and schedulability of modules, we develop a stepwise refinement partitioning technique for single-mode multi-task applications. The proposed techniques is then extended to solve the HW/SW partitioning problem of multi-mode multi-task applications. From experiments with a set of real-life applications, it is shown that the proposed techniques are able to reduce the implementation cost by 19.0% and 17.0% for single- and multi-mode multi-task applications over that by the conventional method, respectively.

Design and Analysis of a Class of Fault Tolerant Multistage Interconnection Networks: the Augmented Modified Delta (AMD) Network (AMD 고장감내 다단계 상호 연결망의 설계 및 분석)

  • Kim, Jung-Sun
    • The Transactions of the Korea Information Processing Society
    • /
    • v.4 no.9
    • /
    • pp.2259-2268
    • /
    • 1997
  • Multistage interconnection networks(MINs) provide a high-bandwidth communication between processors and/or memory modules in a cost-effective way. In this paper, we propose a class of multipath MINs, called the Augmented Modified Delta(AMD) network, and analyze its performance and reliability. The salient features of the AMD network include fault-tolerant capability, modular structure, and high performance, which are essential for real-time parallel/distributed processing environments. The class of the AMD network retains well-known characteristics of the Kappa network, but it's design procedure is more systematic. Like Delta networks, all the AMD networks are topologically equivalent with each other.

  • PDF

Commercial Technology Development of Solar Cell and Grid Connected 3kW PV System for PV House Supply (주택보급형 태양전지 양산기술 및 계통연계 3kW 태양광 시스템 상용화 기술개발)

  • Lee, Park-Il;Mun, Sang-Jin;Yun, Jong-Ho;Kim, Heung-Geun;Yu, Gwon-Jong;Yun, Tae-Yeong;Kim, Sin-Seop;Bae, Sang-Sun;Lee, Jun-Sin
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2005.11a
    • /
    • pp.151-164
    • /
    • 2005
  • 태양전지는 요구전력의 필요에 따라 직 병렬로 연결하여 태양전지 모듈(solar cell module)로 제품화한다. 태양전지가 실제로 전자제품에 연결해서 사용하기 위해서는 주변장치(BOS, Balance of System)가 사용된다. 또한 일사량의 강도에 따라 불균일한 직류전기가 발생되므로, 태양광발전시스템은 모듈을 직 병렬로 연결한 태양전지 어레이(solar cell array)와 안정된 전기공급을 위한 전력조정기(power conditioning system, 이하 PCS)가 필요하다. 또한 직류가 아닌 교류를 필요로 하는 응용제품에는 직 교류변환장치 인버터(inverter)를 필요로 한다. 본 과제는 전시를 위한 연구개발 목적보다는 태양광 시스템 보급 양산기술에 중심을 두어 태양광 산업경제를 활성화 하고자한다. 따라서 본 과제는 기존에 연구개발과 특수목적 시장 중심인 초고효율 태양전지 개발보다 경제적인 기여도와 파급효과가 크다.

  • PDF

CALPUFF Module Acceleration with OpenMP (OpenMP를 이용한 CALPUFF 모듈 가속화)

  • Yu, Suk-Hyun;Yang, Jin-Uk;Kim, Kyung-Ho;Youn, Hee-Young;Koo, Youn-Seo;Kwon, Hee-Yong
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2011.06c
    • /
    • pp.1-4
    • /
    • 2011
  • 악취 유발 사업장 및 지자체에서 사용하고 있는 악취 관리 모델링 시스템의 핵심 모듈을 최근 Intel에서 발표한 멀티코어(multi-core) 기술과 OpenMP 기술을 이용하여 고성능 병렬처리에 의한 실시간 시스템으로 개선하였다. 기존의 기상 모델인 CALMET 모델과 대기질 모델인 CALPUFF 모델은 배출원 갯수와 모델링 영역의 격자 갯수 증가에 따라 모델링 수행 시간이 기하급수적으로 증가한다. 악취는 그 특성상 모델링 수행시간을 짧게 할수록 악취모델링 결과를 효과적으로 사용할 수 있다. 따라서 모델링 수행시간을 단축하기 위해 여러 개의 CPU Core를 동시에 사용하여 병렬로 작업을 처리하는 멀티코어 기술을 접목하여, 기존의 CALPUFF를 실시간 모델링이 가능한 고성능 모델링 시스템으로 개발하였다. 실험 결과 Core의 수가 증가하면 Amdahl의 법칙에 준하여 가속화되었다.

Design of High-Speed Parallel Multiplier on Finite Fields GF(3m) (유한체 GF(3m)상의 고속 병렬 곱셈기의 설계)

  • Seong, Hyeon-Kyeong
    • Journal of the Korea Society of Computer and Information
    • /
    • v.20 no.2
    • /
    • pp.1-10
    • /
    • 2015
  • In this paper, we propose a new multiplication algorithm for primitive polynomial with all 1 of coefficient in case that m is odd and even on finite fields $GF(3^m)$, and design the multiplier with parallel input-output module structure using the presented multiplication algorithm. The proposed multiplier is designed $(m+1)^2$ same basic cells. Since the basic cells have no a latch circuit, the multiplicative circuit is very simple and is short the delay time $T_A+T_X$ per cell unit. The proposed multiplier is easy to extend the circuit with large m having regularity and modularity by cell array, and is suitable to the implementation of VLSI circuit.