• Title/Summary/Keyword: 반도체 소자

Search Result 1,672, Processing Time 0.026 seconds

Trend of SiC Power Semiconductor (탄화규소(SiC) 반도체소자의 동향)

  • Kim, Sang-Cheol;Bahng, Wook;Seo, Kil-Soo;Kim, Kee-Hyun;Kim, Hyung-Woo;Kim, Nam-Kyun;Kim, Eun-Dong
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2004.11a
    • /
    • pp.7-12
    • /
    • 2004
  • 탄화규소 전력반도체 소자는 실리콘 전력반도체 소자에 비해 우수한 물질특성을 갖고 있어 성능 측면에서 뿐 만 아니라 전력변환장비의 크기를 획기적으로 줄일 수 있는 새로운 반도체 소자이다. 특히 unipolar 계열의 소자에서 괄목할 만한 특성을 보이고 있다. 현재 쇼트키 장벽 다이오드의 경우 5kV급, UMOSFET의 경우 3kV급의 소자까지 보고되고 있으며 반도체 물질 중에서 가장 활발히 연구가 진행되고 있는 분야 중의 하나이다. 단결정성장 분야에서도 3인치 급이 상용화 되었으며 4인치 크기의 웨이퍼의 상용화가 조만간 실현될 것으로 기대되고 있다. 이러한 기술적 발전을 토대로 600V, 1200V급 쇼트키 다이오드가 PFC boost 용으로 시판되고 있으나 아직은 다른 반도체 소자에 비해 미미한 실정이다. 현재에는 $250^{\circ}C$까지의 온도영역에서 실리콘 SOI(Silicon on Insulator) 소자가 주로 사용되고 있다. 그러나 $300^{\circ}C$를 넘는 온도 영역에서는 실리콘으로는 한계가 있고, 특히 SOI는 전력소자에 적용하기는 한계가 있어 주로 저전력 고온소자가 필요한 부분에 적용이 되고 있다. 따라서 전력용에 적합한 고온소자로 탄화규소 소자의 연구가 활발히 진행되고 있다. 현재의 추세로 보아 $200-300^{\circ}C$ 영역의 응용분야에서는 SOI와 탄화규소가 함께 적용될 것으로 예상되며, $300^{\circ}C$를 넘는 온도영역에서는 탄화규소 소자의 우월적 지위가 예상된다. 이러한 이유로 탄화규소 반도체소자의 응용 분야는 크게 확대될 것으로 예상되며 국가적 차원의 지원 및 육성이 요구되는 분야 중의 하나이다.t로 사용한 소자보다 발광 소광 현상이 적게 일어난 것에 기인하였다고 생각된다. 두 소자 모두 $40mA/cm^2$ 에서 이상적인 화이트 발란스와 같은(0.33,0.33)의 색좌표를 보였다.epsilon}_0=1345$의 빼어난 압전 및 유전특성과 $330^{\circ}C$의 높은 $T_c$를 보였고 그 조성의 vibration velocity는 약4.5 m/s로 나타났다.한 관심이 높아지고 있다. 그러나 고 자장 영상에서의 rf field 에 의한 SAR 증가는 중요한 제한 요소로 부각되고 있다. 나선주사영상은 SAR 문제가 근원적으로 발생하지 않고, EPI에 비하여 하드웨어 요구 조건이 낮아 고 자장에서의 고속영상방법으로 적합하다. 본 논문에서는 고차 shimming 을 통하여 불균일도를 개선하고, single shot 과 interleaving 을 적용한 multi-shot 나선주사영상 기법으로 $100{\times}100$에서 $256{\times}256$의 고해상도 영상을 얻어 고 자장에서 초고속영상기법으로 다양한 적용 가능성을 보였다. 연구에서 연구된 $[^{18}F]F_2$가스는 친핵성 치환반응으로 방사성동위원소를 도입하기 어려운 다양한 방사성의 약품개발에 유용하게 이용될 수 있을 것이다.었으나 움직임 보정 후 영상을 이용하여 비교한 경우, 결합능 변화가 선조체 영역에서 국한되어 나타나며 그 유의성이 움직임 보정 전에 비하여 낮음을 알 수 있었다. 결론: 뇌활성화 과제 수행시에 동반되는 피험자의 머리 움직임에 의하여 도파민 유리가 과대평가되었으며 이는 이 연구에서 제안한 영상정합을 이용한 움직임 보정기

  • PDF

최적 정합 알고리즘을 사용한 실시간 마킹/표면 비젼검사 시스템 개발

  • 노영동;주효남;김준식
    • Proceedings of the Korean Society Of Semiconductor Equipment Technology
    • /
    • 2004.05a
    • /
    • pp.132-137
    • /
    • 2004
  • 반도체 소자의 마킹 / 표면 검사에 대한 적응적 reference 데이터 자동 획득 알고리즘과 검사에서의 실시간 정합 알고리즘을 개발하여, 모든 반도체 소자의 마킹 / 표면 검사에 대한 오류를 검출할 수 있는 마킹 / 표면 검사 시스템을 개발한다.

  • PDF

반도체 소자의 논리결함검출을 위한 pattern generator 회로설계에 관한 연구

  • 노영동;김준식
    • Proceedings of the Korean Society Of Semiconductor Equipment Technology
    • /
    • 2003.05a
    • /
    • pp.55-58
    • /
    • 2003
  • 반도체 소자의 집적도의 발전에 따라 생산과정에서의 기능적인 오류 검사 소요시간이 증가하게 되어 비용절감에 커다란 장애 요인이 되고 있다. 이러한 문제점을 효과적으로 처리하기 위하여 일괄적인 패턴과 어드레스를 발생시키는 pattern generator를 연구하였다.

  • PDF

Silicon Spintronics (실리콘 스핀트로닉스)

  • Min, Byoung-Chul
    • Journal of the Korean Magnetics Society
    • /
    • v.21 no.2
    • /
    • pp.67-76
    • /
    • 2011
  • Semiconductor spintronics is an emerging interdisciplinary technology based on the electron spin degree of freedom, combining the magnetic materials and semiconductors. The spin transistor represents a novel semiconductor device, in which the electron spin is injected, manipulated, and detected, and thereby a memory function and data processing function are enabled in one device. Particularly, the spin transistor based on Silicon, the mainstream semiconductor, might have a significant impact on information technology. This review introduces the major progresses of Silicon spintronics in recent years, and describes the technical issues for the future.

A Study on Fabrication of SOI Wafer by Hydrogen Plasma and SOI Power Semiconductor Devices (수소 플라즈마를 이용한 SOI 기판 제작 및 SOI 전력용 반도체 소자 제작에 관한 연구)

  • Sung, Man-Young
    • Proceedings of the KIEE Conference
    • /
    • 2000.11a
    • /
    • pp.250-255
    • /
    • 2000
  • 본 "수소 플라즈마를 이용한 SOI 기판 제작 및 SOI 전력용 반도체 소자 제작에 관한 연구"를 통해 수소플라즈마 전처리 공정에 의한 실리콘 기판 표면의 활성화를 통해 실리콘 직접 접합 공정을 수행하여 접합된 기판쌍을 제작할 수 있었으며, 접합된 기판쌍에 대한 CMP(Chemical Mechanical Polishing) 공정을 통해 SOI(Silicon on Insulator) 기판을 제작할 수 있었다. 아울러, 소자의 동작 시뮬레이션을 통해 기존 SOI LIGBT(Lateral Insulated Gate Bipolar Transistor) 소자에 비해 동작 특성이 향상된 이중 채널 SOI LIGBT 소자의 설계 파라미터를 도출하였으며, 공정 시뮬레이션을 통해 소자 제작 공정 조건을 확립하였고, 마스크 설계 및 소자 제작을 통해 본 연구 수행으로 개발된 SOI 기판의 전력용 반도체 소자 제작에 대한 가능성을 확인할 수 있었다.

  • PDF

Semiconductor Device with Ambipolar Transfer Characteristics (양방향성 전달특성을 갖는 반도체소자에 관한 연구)

  • Oh, Teresa
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2018.10a
    • /
    • pp.193-194
    • /
    • 2018
  • Common transistor has unipolar characteristics in accordance with the doping carriers and operation by the threshold voltage, which is related to the stability. It is required the low threshold voltage of transistors to increase the stability of devices. The sensing ability is about the detection of how low current, therefore there is difference between the low current and leakage current. This study researched the ambipolar characteristics of transistors with very low currents to define the difference between common n-type transistors with unipolar properties.

  • PDF

산화물 반도체 소재 및 소자 기술

  • Jeong, U-Seok;Yang, Sin-Hyeok;Yu, Min-Gi;Park, Sang-Hui;Jo, Du-Hui;Yun, Seong-Min;Byeon, Chun-Won;Jeong, Seung-Muk;Jo, Gyeong-Ik;Hwang, Chi-Seon
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2009.05a
    • /
    • pp.4.2-4.2
    • /
    • 2009
  • 산화아연 (ZnO)으로 대표되는 산화물반도체는 최근 다양한 비정질 산화물반도체들이 개발되고 있고 높은 이동도와 저온공정 등의 장점으로, 실리콘 기반 박막소자 (비정질-Si, 또는 다결정-Si(LTPS) 트랜지스터)를 대체할 차세대 박막 트랜지스터 (Thin-Film Transistor)의 핵심소재로 관심을 모으고 있다. 또한, 산화물 반도체는 근본적으로 투명하므로, 투명 전극 및 투명 기판재료와 함께 투명 디스플레이도 구현시킬 수 있을 것이다. 그렇지만, 핵심 전자소재로서 향후 디스플레이 및 디바이스에 성공적으로 적용되기 위해서는 소자의 특성 뿐만아니라, 전기적 신뢰성(reliability)을 강화시킬 필요가 있다. 본 발표에서는 In-Ga-Zn-oxide (IGZO), Zn-Sn-oxide (ZTO), Zn-In-Sn-oxide (ZITO) 및 도핑원소를 첨가한 소재에 이르기까지 다양한 산화물 반도체 소재 기술과 소자의 신뢰성 향상을 위한 기술 등을 소개할 것이다.

  • PDF

Complementary FET-The Future of the Semiconductor Transistor (Complementary FET로 열어가는 반도체 미래 기술)

  • S.H. Kim;S.H. Lee;W.J. Lee;J.W. Park;D.W. Suh
    • Electronics and Telecommunications Trends
    • /
    • v.38 no.6
    • /
    • pp.52-61
    • /
    • 2023
  • With semiconductor scaling approaching the physical limits, devices including CMOS (complementary metal-oxide-semiconductor) components have managed to overcome yet are currently struggling with several technical issues like short-channel effects. Evolving from the process node of 22 nm with FinFET (fin field effect transistor), state-of-the-art semiconductor technology has reached the 3 nm node with the GAA-FET (gate-all-around FET), which appropriately addresses the main issues of power, performance, and cost. Technical problems remain regarding the foundry of GAA-FET, and next-generation devices called post-GAA transistors have not yet been devised, except for the CFET (complementary FET). We introduce a CFET that spatially stacks p- and n-channel FETs on the same footprint and describe its structure and fabrication. Technical details like stacking of nanosheets, special spacers, hetero-epitaxy, and selective recess are more thoroughly reviewed than in similar articles on CFET fabrication.

SiC 웨이퍼의 휨 현상에 대한 열처리 효과

  • Yang, U-Seong;Lee, Won-Jae;Sin, Byeong-Cheol
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2009.06a
    • /
    • pp.81-81
    • /
    • 2009
  • 반도체 산업의 중심 소재인 실리콘(Si)은 사용 목적과 환경에 따라 물성적 한계가 표출되기 시작했다. 그래서 각각의 목적에 맞는 재료의 개발이 필요하다는 것을 인식하게 되었다. SiC wafer는 큰 band gap energy와 고온 안정성, 캐리어의 높은 드리프트 속도 그리고 p-n 접합이 용이하다. 또한 소재 자체가 화학적으로 안정하고 $500\sim600^{\circ}C$에서 소자 제조 시 고온공정이 가능하며, 실리콘이나 GaAs에 비해 고출력을 낼 수 있는 재료이다. 반도체 소자로 이용하기 위한 wafer 가공 공정에 있어 물리적 힘에 의한 stress를 많이 받아 wafer가 휘는 현상이 생긴다. 반도체 소자의 기본이 되는 wafer가 휨 현상을 일으키면 wafer 위에 소자가 올라갈 경우 소자의 불균일성 때문에 반도체의 물성에 나쁜 영향을 미치게 된다. 그래서 반도체 소자의 기본이 되는 wafer의 휨 현상 개선이 중요하다. 본 연구에서는 산화로에서 Ar 분위기에서 압력 760torr, 온도 $1100^{\circ}C$ 부근에서의 조건으로 진행을 하여 wafer의 Flatness Tester(FT-900, NIDEK) 장비로 SORI, BOW, GBIR 값의 변화에 초점을 맞추었다. SiC 단결정을 sawing후 가공 전 wafer를 열처리하여 가공을 진행하는 것과 열처리 하지 않은 wafer의 SORI, BOW, GBIR 값 비교, 그리고 lapping, grinding, polishing 등의 가공 진행 중간 중간에 열처리를 하여 진행하는 것과 가공 진행 중간 중간에 열처리를 하지 않고 진행한 wafer의 SORI, BOW, GBIR 값의 비교를 통해 wafer의 휨 현상 개성에 관해 알아본다.

  • PDF

반도체 나노구조 제작 및 광전자 소자 응용

  • Yu, Jae-Su
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.08a
    • /
    • pp.65.2-65.2
    • /
    • 2013
  • 발광다이오드, 태양전지, 광센서, 바이오센서, 나노발전기 등을 포함한 여러 종류의 광전자 소자들의 성능을 향상시키기 위한 새로운 기술적 시도들이 제안되어 왔다. 반도체기반 나노구조는 넓은 표면적과 독특한 특성을 가지고 다양한 기능성의 부여가 용이하며, 주로 나노패턴형성 및 식각에 의한 top-down 방법과 성장/합성에 의한 bottom-up 방법들에 의해 제작되어 왔다. 최근, 단순성, 저비용 공정을 바탕으로 소자 표면상에 나노구조를 형성하여 성능을 개선하기 위한 연구가 활발히 이루어지고 있다. 또한 다층박막을 통한 무반사 코팅을 대체할 수 있는 moth-eye 효과를 이용한 생체모방형 서브파장 무반사 나노구조에 대한 관심이 증가하고 있다. 본 발표에서는 실리콘, 화합물, 산화물을 포함한 반도체 나노구조들의 설계 및 제작을 통해 구조적, 광학적 특성을 측정, 분석하고 이들의 다양한 광전자소자 응용에 대한 연구결과를 발표하고자 한다.

  • PDF