• Title/Summary/Keyword: 반도체 나노구조

Search Result 252, Processing Time 0.041 seconds

스퍼터링 및 후 열처리 기법에 의한 V3Si 나노입자 형성과 비휘발성 메모리소자 응용

  • Kim, Dong-Uk;Lee, Dong-Uk;Lee, Hyo-Jun;Jo, Seong-Guk;Kim, Eun-Gyu
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.08a
    • /
    • pp.301-301
    • /
    • 2011
  • 최근 고밀도 메모리 반도체의 재료와 빠른 응답을 요구하는 나노입자를 이용한 비휘발성 메모리 소자의 제작에 대한 연구가 활발히 진행되고 있다. 그에 따른 기존의 플래쉬 메모리가 가지는 문제점을 개선하기 위해서 균일하고 규칙적으로 분포하는 새로운 나노소재의 개발과 비휘발성, 고속 동작, 고집적도, 저전력 소자의 공정기술이 요구되고 있다. 또한 부유게이트에 축적되는 저장되는 전하량을 증가시키기 위한 새로운 소자구조 개발이 필요하다. 한편, 실리 사이드 계열의 나노입자는 금속 나노입자와 달리 현 실리콘 기반의 반도체 공정에서 장점을 가지고 있다. 따라서 본 연구에서는 화합물 중에서 비휘발성 메모리 장치의 전기적 특성을 향상 시킬 수 있는 실리사이드 계열의 바나듐 실리사이드(V3Si) 박막을 열처리 과정을 통하여 수 nm 크기의 나노입자로 제작하였다. 소자의 제작은 p-Si기판에 실리콘산화막 터널층(5 nm 두께)을 건식 산화법으로 성장 후, 바나듐 실리사이드 금속박막을 RF 마그네트론 스퍼터 시스템을 이용하여 4~6 nm 두께로 터널 베리어 위에 증착하고, 그 위에 초고진공 마그네트론 스퍼터링을 이용하여 SiO2 컨트롤 산화막층 (20 nm)을 형성시켰다. 여기서 V3Si 나노입자 형성을 위해 급속 열처리법으로 질소 분위기에서 800$^{\circ}C$로 5초 동안 열처리하여 하였으며, 마지막으로 열 기화 시스템을 통하여 알루미늄 전극(직경 200 ${\mu}m$, 두께 200 nm)을 증착하여 소자를 제작하였다. 제작된 구조는 금속 산화막 반도체구조를 가지는 나노 부유게이트 커패시터이며, 제작된 시편은 투사전자현미경을 이용하여 나노입자의 크기와 균일성을 확인했다. 소자의 전기적인 측정을 E4980A capacitor parameter analyzer와 Agilent 81104A pulse pattern generator system을 이용한 전기용량-전압 측정을 통해 전하저장 효과 및 메모리 동작 특성들을 분석하고, 열처리 조건에 따라 형성되는 V3Si 의 조성을 엑스선 광전자 분광법을 이용하여 확인하였다.

  • PDF

Fabrication and PL property of InGaAs/InP quantum wires (InGaAs/InP 양자 줄의 제작과 PL 특성)

  • 고은하;우덕하;김선호;우정원
    • Proceedings of the Optical Society of Korea Conference
    • /
    • 2000.02a
    • /
    • pp.264-265
    • /
    • 2000
  • 1차원 반도체 구조인 양자 줄(Quantum Wire)은 새로운 물리 현상의 가능성을 보여줄 것으로 기대된다.$^{(1)(2)}$ 이 구조에서 운반자는 2차원 퍼텐셜에 가두어지므로 1차원 퍼텐셜인 양자 우물에 갇힌 운반자 보다 더 많이 양자화가 이루어져 이 운반자의 상태 에너지는 더 쪼개지며, 양자 줄의 상태 밀도는 에너지 준위에 대해 계단 함수가 아닌 변형된 Dirac $\delta$ 함수꼴을 가진다.$^{(3)}$ 그러나, 1차원 반도체 구조인 양자 줄이 나노(nano) 크기 내에서 만들어져야 하므로, 잘 정의된 양자 줄을 만드는 일은 기술상 매우 어려운 일이다. 양자 우물 구조에서 운반자는 결정을 키우는 방향을 따라 나노 크기의 활성 영역 안에 가두어지게 된다. 양자 줄 구조에서의 운반자는 결정 성장 방향뿐만 아니라 수직인 한 방향에서 각각 나노 크기를 갖는 활성 영역에 가두어져야 한다. 여기에서, 결정 성장 방향과 수직으로 활성 영역을 정의하는 것은, 결정 성장 방향과 평행하게 활성 영역을 정의하는 것보다 어려운 일이다. (중략)

  • PDF

Effect of Characteristic of the Organic Memory Devices by the Number of CdSe/ZnS Nanoparicles Per Unit Area Changes

  • Kim, Jin-U;Lee, Tae-Ho;No, Yong-Han
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.02a
    • /
    • pp.388-388
    • /
    • 2013
  • 현대 사회에서 고집적 및 고성능의 전자소자의 필요성은 지속적으로 요구되고 있으며, 투명하거나 플렉서블한 특성의 필요성에 따라 이에 대한 기술개발이 이루어지고 있다. 특히, 이러한 특성을 만족하면서 대면적화 및 저온 공정의 특성을 지니는 유기물 반도체가 주목받고 있고, 이를 이용하여 OLED (Organic Light Emitting Diode), OTFT (Organic Thin Film Transistor)와 같은 다양한 유기물 반도체 소자가 개발되고 있다. 대표적인 예로는이 있다. 유기물 반도체 소자의 특성을 이용한 메모리 소자 또한 연구 및 개발이 지속되고 있으며, 유연성과 낮은 공정가격 등의 특성을 가지는 나노 입자들이 기존 Floating Gate의 대체물로 각광받고 있다. 본 논문에서는 MIS (Metal/Insulator/Semiconductor) 구조를 제작하고, Insulator 내부에Core/Shell 구조를 가지는 CdSe/ZnS 나노 입자를 부착하여 메모리 소자의 특성 확인 및 단위 면적당 개수에 따른 특성 변화를 확인하고자 하였다. 합성된 PVP (Poly 4-Vinyl Phenol)를 Insulator 층으로 사용하였으며 단위 면적당 나노 입자의 개수를 조절하여 제작된 MIS 소자를 Capacitance versus Voltage (C-V) 측정을 통하여 변화특성을 확인하였다.

  • PDF

블록 공중합체 박막을 이용한 금 나노점 및 실리콘 나노점의 형성

  • Gang, Gil-Beom;Lee, Chang-U;Kim, Yong-Tae;Kim, Seong-Il
    • Proceedings of the Korean Society Of Semiconductor Equipment Technology
    • /
    • 2007.06a
    • /
    • pp.90-93
    • /
    • 2007
  • 밀도가 높고 주기적으로 배열된 실리콘 나노점이 실리콘 기판위에 형성 되었다. 실리콘 나노점을 형성하기 위해 사용된 나노패턴의 지름은 20 나노미터(nm)이고 깊이는 40 nm 이었으며 기공과 기공사이의 거리는 50 nm 였다. 나노미터 크기의 패턴을 형성시키기 위해서 자기조립물질을 사용했으며 폴리스티렌(PS) 바탕에 벌집형태로 평행하게 배열된 실린더 모양의 폴리메틸메타아크릴레이트(PMMA)의 구조를 형성하였다 폴리메틸메타아크릴레이트를 아세트산으로 제거하여 폴리스티렌만 남아있는 나노크기의 마스크를 만들었다. 형성된 나노패턴에 전자빔 기상증착장치를 사용하여 금 박막을 $100\;{\AA}$ 증착하고 리프트오프(lift-off) 방식으로 금 나노점을 만들었다. 형성된 금 나노점을 불소기반의 화학반응성 식각법을 이용하여 식각하고 황산으로 제거하였다. 형성된 실리콘 나노점의 지름은 24 nm 였고 높이는 20 nm 였다.

  • PDF

초고속 초전도 ALU 개발

  • 한택상
    • Superconductivity and Cryogenics
    • /
    • v.6 no.2
    • /
    • pp.30-35
    • /
    • 2004
  • 정보통신 기술이 발전하게 됨에 따라 빠른 시간 내에 다량의 점보를 처리해야 하기 때문에 전자산업 분야는 앞으로 점점 더 고속으로 작동하는 전자소자를 요구하게 될 것이다. 이에 따라 반도체 소자의 고속화 연구가 현재 많이 진행되고 있으나, 반도체 소자를 고속화할 경우 나노 구조의 선폭으로 제작하는 일이 기술적으로도 어려운 일이겠으나, 나노 구조의 제작 기술이 가능하다 해도 소비 전력 면에서 한계가 있기 때문에 10 GHz 이상의 획기적인 속도의 상승은 용이하지 않을 것으로 전망되고 있다.(중략)

  • PDF

A stable solid state quantum dot sensitized solar cell with p-type CuSCN semiconductor and its dopping effect

  • Kim, Hui-Jin;Seol, Min-Su;Yong, Gi-Jung
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.02a
    • /
    • pp.378-378
    • /
    • 2011
  • 본 연구에서는 ZnO 나노선 기판을 제작하여 그 위에 밴드갭이 낮은 물질인 CdS, CdSe를 증착시킨 후 p-type 반도체 물질인 CuSCN을 증착시켜 안정성이 향상된 양자점 감응형 태양전지를 제작하였다. ZnO 나노선 기판은 투명한 FTO 기판 위에 ZnO를 진공증착시켜 seed layer를 제작하고 그 위에 $10{\mu}m$정도의 길이의 나노와이어를 성장시킨 후, 밴드갭이 낮은 CdS, CdSe 물질과의 다중접합을 이용하여 제작하고, 이러한 나노선 구조위에 chemical solution deposition을 이용하여 ${\beta}$-CuSCN을 형성시켰다. 양자점 감응형 태양전지는 ZnO 나노선을 photoanode로 이용하고 ZnO 나노선은 암모니아수와 아연염을 이용한, 비교적 저온의 수열합성법을 통해 합성하였고, sensitizer로 쓰인 CdS, CdSe 물질은 CBD방식을 통하여 합성된 나노선 위에 in-situ로 접합시켰다. 또한, 기존의 액체전해질을 이용한 양자점 감응형 태양전지의 안정성을 향상시키기 위해 p-type의 반도체 물질인 CuSCN물질을 propyl sulfide를 이용, ${\sim}80^{\circ}C$의 열을 가하여 in-situ 방식으로 다공성 구조에 효율적으로 접합이 가능하도록 deposition하였다. 일반적으로, CuSCN film은 홀 전도체로서의 장점을 지닌 반면, 전도성이 낮은 단점이 있기 때문에 이를 향상시키기 위해서 첨가제를 이용, 농도에 따라서 전도도가 향상되고 셀의 성능이 향상되는 것을 확인하였다. 이와 같이 합성된 구조는 주사전자현미경(SEM), X-선 회절(XRD), 솔라시뮬레이터 등의 분석장비를 이용하여 태양전지로서의 특성을 분석하였다. 또한 안정성 평가를 위하여 시간에 따른 셀의 특성변화도 비교하였다.

  • PDF

나노기술 환경에 적합한 차세대 정보 보호 프로세서 구조와 연산 회로 기술 연구

  • 최병윤;이종형;조현숙
    • Review of KIISC
    • /
    • v.14 no.2
    • /
    • pp.78-88
    • /
    • 2004
  • 정보 통신과 반도체 공정 기술의 급격한 발전으로 나노기술이 가까운 시일 내에 실용화되고, 유비쿼터스 환경이 도래할 것으로 예측된다. 나노기술 환경에서 사용되는 디바이스의 고집적도, 낮은 구동 능력, 배선 제약 특성이 정보 보호 분야에 사용되는 프로세서 구조와 회로 설계 기술을 크게 바꿀 것으로 예측된다. 본 연구에서는 이러한 기술 변혁에 대비하기 위해 나노기술 환경에 적합한 차세대 정보 보호 프로세서 구조와 회로 설계 기술을 분석하였다.