• Title/Summary/Keyword: 루프

Search Result 2,257, Processing Time 0.032 seconds

A Program Restructuring framework for Parallel Processing (병렬처리를 위한 프로그램 재구조화)

  • 송월봉
    • Journal of the Korea Computer Industry Society
    • /
    • v.4 no.4
    • /
    • pp.501-508
    • /
    • 2003
  • In this paper A new theory of linear loop transformation called Elimination of Data Dependency(BDD) is presented. The current framework of linear loop transformation cannot identify a significant fraction of parallelism. For this reason, a method to extract the maximum loop parallelism in perfect nested loops is presented. This technique is applicable to general loop nests where the dependence include both distance and directions.

  • PDF

An Improved Data Dependency Elimination Algorithm (개선된 자료 종속성 제거 알고리즘)

  • 장유숙;박두순;이원규;유헌창
    • Proceedings of the Korea Multimedia Society Conference
    • /
    • 2001.11a
    • /
    • pp.833-838
    • /
    • 2001
  • 프로그램 수행시간의 대부분이 루프 구조에서 소비되고 있기 때문에 루프 구조를 가진 순차프로그램에서 병렬성을 추출하는 연구들이 많이 행해지고 있고 그 연구들은 하나의 프로시저 내 루프 구조의 변환에 치중되고 있다. 그러나 대부분의 프로그램들은 프로시저 간 잠재된 병렬성을 가지고 있다. 본 논문에서는 프로시저 호출을 가진 루프에서 병렬성 추출방식을 제안한다. 프로시저 호출을 포함하는 루프의 병렬화는 대부분 자료종속거리가 uniform 형태의 코드에서만 집중되었다. 본 논문에서는 자료종속거리가 uniform 코드, nonuniform 코드 그리고 복합된 코드를 가진 프로그램에서 적용 가능한 알고리즘을 제시하였으며, 제안된 알고리즘과 loop extraction, loop embedding 그리고 procedure cloning 변환 방법을 CRAY-T3E로 성능 평가하였다. 성능평가 결과는 제안된 알고리즘이 효율적이라는 것을 보여준다.

  • PDF

Design of PLL Frequency Synthesizer with High Spectral Purity and Ultra-Fast Switching Speed (고순도 스펙트럼과 초고속 스위칭 속도의 PLL 주파수 합성기 설계)

  • 이현석;손종원;안병록;유흥균
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.26 no.10B
    • /
    • pp.1464-1469
    • /
    • 2001
  • 본 논문에서는 디지털 하이브리드 위상고정루프(Digital Hybrid Phase-Locked Loop, DHPLL) 주파수 합성기 구조에서 고 순도 스펙트럼과 초고속 스위칭 속도를 위한 설계기술을 제안한다. D/A 변환기 출력으로 전압제어발진기(Voltage Controlled Oscillator, VCO)를 구동하는 개 루프(open-loop) 구성 방식과 기존 위상고정루프(Phase Locked Loop, PLL)의 폐 루프(closed-loop) 구성 방식을 혼합한 하이브리드 구조의 주파수 합성기를 고려하여, 시스템 변수(개 루프 대역과 위상 여유)와 성능 파라미터(정착시간, 위상 잡음, 그리고 최대 오버슈트(Max. overshoot)의 관계를 연구하였다. 그리고 이 관계를 통해 스펙트럼 순도와 스위칭 속도를 향상시키기 위한 최적의 3가지 설계방안을 제시한다. 컴퓨터 시뮬레이션 결과, 주파수 스위칭 과정에서 발생하는 최대 오버슈트가 0.0991%이고 완전 정상상태 도달시간은 0.288msec이다. offset 주파수 10KHz에서 위상 잡음은 -128.15dBc이다.

  • PDF

Digital Anti-windup PI Controller Design for a Two Axis Gimbal System (2축 김발 시스템의 디지털 와인드업 방지 비례적분 제어기 설계)

  • Kang, Ho-Gyun;Kim, Chi-Yeol;Kim, Sung-Un;Yeou, Bo-Yeoun;Lee, Ho-Pyeong
    • Proceedings of the KIEE Conference
    • /
    • 2006.07d
    • /
    • pp.1824-1825
    • /
    • 2006
  • 항공기, 차량, 유도탄 등과 같은 동적인 플랫폼에서 표적을 추적하기 위해서는 시선을 안정화하는 외부의 추적루프와 내부의 속도 루프를 포함하는 서보 구조가 필요하다. 본 논문에서는 내부의 속도 루프인 안정화 루프에 큰 입력 전압이 인가되었을 때 구동기(Actuator) 포화 현상에 의해서 공간 안정화 루프 성능이 나빠지지 않게 와인드업 방지(Anti-windup) 기능을 가진 디지털 비례적분(Proportional Integral, PI) 제어기를 설계한다. 디지털 와인드업 방지 비례적분 제어기는 일반적으로 SISO 시스템 설계를 위한 방법으로 와인드업 방지 기능을 가진 R, S, T 다항식으로 표현되는 입출력 형태의 제어기를 이용하여 설계하였다. 설계된 제어기는 모델링에 의한 시뮬레이션 결과와 실험결과를 통해 성능을 분석하였다.

  • PDF

No Spike PFD(Phase Frequency Detector) Using PLL( Phase Locked Loop ) (PLL(phase locked loop)을 이용한 No Spike 위상/주파수 검출기의 설계)

  • 최윤영;김영민
    • Proceedings of the IEEK Conference
    • /
    • 2003.07b
    • /
    • pp.1129-1132
    • /
    • 2003
  • 본 논문에서는 위상/주파수 검출기을 설계시 문제가 되는 Reference Spur을 없게 하여 Low Noise를 구현할 수 있는 No Spike PFD(Phase Frequency Detector)를 제안한다. 위상동기루프의 특별한 형태로 차지 펌프 위상동기루프가 있다. 차지 펌프위상동기 루프는 일반적으로 3-state 위상/주파수 검출기를 이용한다. 이 3-state 위상/주파수 검출기는 기준 신호와 VCO 출력 신호의 위상차에 비례하는 디지털 파형으로 출력을 내보낸다. 차지 펌프 위상동기루프 그림 1 처럼 디지털 위상/주파수 검출기(PFD), 차지 펌프(CP), 루프 필터(LF), VCO로 구성된다. PFD 는 기준 신호와 VCO 에 의해 만들어진 출력 신호를 입력받아 각각의 위상과 주파수를 비교한다. 즉, 출력 신호가 기준 신호보다 느릴 때에는 출력 신호를 앞으로 당기기 위해서 up 신호를 넘겨주고, 출력 신호가 기준 신호보다 빠를 때에는 출력 신호를 뒤로 밀기 위해 down 신호를 넘겨준다. 차지 펌프(CP)의 전류를 Ip 라고 한다면, CP 에서 LF 로 흐르거나, LF에서 CP로 흐르는 전류 Ip의 평균량이 기준 신호와 VCO 출력 신호의 위상차에 비례하는 것이다.

  • PDF

(A Design and Implementation of Parallelizing Compiler in Loop Structure) (루프구조의 병렬화 컴파일러 설계 및 구현)

  • 송월봉
    • Journal of the Korea Computer Industry Society
    • /
    • v.3 no.8
    • /
    • pp.981-988
    • /
    • 2002
  • In this paper, a simple parallel compiler of a sequential loop is presented. This is a procedure for the automatic conversion of a sequential loop into a nested parallel DOALL loops at compile time. For this. the source program of Parafrase II parallel compiler is analyzed and a new general method the extracting parallelism in order to parallel processing effectively in nested loop is implemented.

  • PDF

A Study of Wake Behind a Truck using Roof-fairing (Roof-fairing설치에 따른 화물차의 후류특성 연구)

  • Kim, Jin-U;Lee, Seok-Am;Yun, Jeong-Uk;Jeong, Geum-Chae;Lee, Do-Hyeong
    • Proceeding of EDISON Challenge
    • /
    • 2012.04a
    • /
    • pp.85-88
    • /
    • 2012
  • 루프 페어링은 화물차의 주행저항 및 유도항력을 줄이기 위해 설치되는 장치 중 하나이다. 이 장치는 화물차의 지붕 윗부분에 설치하여 화물차가 받는 항력을 줄이는데 사용이 된다. 이번 과제에서는 루프 페어링의 효과에 대해 유체역학적인 증명 및 확인을 위해 루프 페어링의 설치 전-후 트럭의 형상에 따른 유동의 변화와 항력계수의 값을 EDISON CFD를 사용하여 구한 후 각각 비교 하였다. 이를 위해 EDISON CFD의 압력 contour와 stream line, 정압계수(Cp)그래프를 통해 트럭의 주행 중 발생하는 박리현상을 가시적으로 확인하였고, 항력계수(Cd)값을 비교하는 것을 통해 루프 페어링을 설치한 경우가 미설치된 경우보다 주행 시 더욱 유리하다는 것으로 결론을 내렸다.

  • PDF

Outage Probability of a Two-Way Full-Duplex Relay Network with Imperfect CSI (불완전한 채널 정보를 갖는 전이중 양방향 중계 네트워크의 불능 확률 성능 분석)

  • Choi, Dongwook;Lee, Jae Hong
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2012.11a
    • /
    • pp.67-68
    • /
    • 2012
  • 전이중(full-duplex) 양방향 중계 네트워크는 전이중 방식을 사용하는 중계기에서 물리 계층 네트워크 부호화(physical layer network coding) 혹은 중첩 부호화(superposition coding)을 사용하여 기존 반이중(half duplex) 중계기를 사용하는 양방향 중계 네트워크에 비해 높은 주파수 효율을 제공한다. 본 논문에서는 전이중 양방향 중계 네트워크를 고려하여 전이중 방식에서 필연적으로 발생하는 루프간섭 신호의 영향을 살펴보았다. 여기에서 사용자 및 중계기는 루프간섭 신호를 제거하기 위해 루프간섭 신호를 추정한다. 하지만 루프간섭 신호를 추정할 때 추정 오류가 발생하여 수신 신호에서 루프간섭 신호를 완벽하게 제거하기는 어렵다. 모의실험에서는 이로 인해 발생할 수 있는 성능 변화를 불능 확률을 통해 분석하였다.

  • PDF

A jitter characteristic improved two negative feedback loop PLL (두 개의 부궤환 루프로 지터 특성을 개선한 위상고정루프)

  • Ko, Gi-Yeong;Choi, Hyuk-Hwan;Choi, Young-Shig
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2017.05a
    • /
    • pp.197-199
    • /
    • 2017
  • This paper presents a jitter characteristic improved phase locked loop (PLL) with an RC time constant circuit. In the RC time constant circuit, LPF's voltage is inputted to a comparator through small and large RC time constant circuits. The negative feedback loop reduces the variation of loop filter output voltage resulting in jitter characteristic improvement.

  • PDF

The Simulation Study of Boiler Drum Level Controller in Thermal Power Plant (화력발전소 보일러 드럼수위제어 시뮬레이션에 관한 연구)

  • 이주현
    • Proceedings of the Korea Society for Simulation Conference
    • /
    • 1999.10a
    • /
    • pp.218-223
    • /
    • 1999
  • 현재의 발전소 보일러 제어방식은 프로세스 성격에 따라 제어루프의 상태변수들을 근간으로 세부적인 독립된 제어루프별로 제어를 시행하는 개별 루프를 채택하고 있다. 발전소에서 사용하는 PID제어 방식은 각 부시스템들의 상태변수, 출력변수가 다른 부시스템의 선행신호가 되거나 기준신호가 되어 피드백제오, 피드포워드 제어와 캐스케이드 제어 등의 신호로 작용한다. 선행신호와 상태 궤환 신호는 다른 부시스템의 상태변수를 측정함에 의하여 결정되며, 상호연결 함수는 경험에 의한 함수 설정에 의해 결정된다. 본 논문에서는 먼저 화력발전소 보일러 제어시스템을 플랜트 변수들 사이의 인과관계를 표현하는 신호흐름도의 보일러 모델과 실제 발전소에 적용되고 있는 드럼 수위 제어기에 대해 기술한다. 그리고 현장에서 취득한 운전데이터를 이용한 보일러 드럼수위 제어계통의 모델링에 관한 내용에 대해 기술하고, 마지막으로 컴퓨터 시뮬레이션에 의한 제어루프의 모의실험 결과를 통해 제어기의 설계와 제어루프의 효용성을 보이고자 한다.

  • PDF