• 제목/요약/키워드: 다결정실리콘 박막

Search Result 259, Processing Time 0.035 seconds

Poly-Si TFT's Fabricated by Metal Induced Excimer Laser Annealing (금속 유도 엑시머 레이져 어닐링을 이용한 다결정 실리콘 박막 트랜지스터의 제작)

  • Han, S.M.;Park, K.C.;Lee, J.H.;Han, M.K.
    • Proceedings of the KIEE Conference
    • /
    • 2002.07c
    • /
    • pp.1400-1402
    • /
    • 2002
  • 금속유도 측면 결정화 (Metal Induced Lateral Crystallization; MILC)를 통하여 형성한 다결정 실리콘 박막에 엑시머 (excimer) 레이저를 조사하여 우수한 특성을 갖는 박막 트랜지스터를 제작하였다. MILC 공정 중에 형성되는 금속 유도 결정화 (Metal Induced Crystallization; MIC) 실리콘 박막은 다량의 Ni을 함유하고 있기 때문에, 이에 인접한 MILC 실리콘 박막 내에는 니켈 농도의 점진적인 차이가 발생한다. MILC 다결정 실리콘 박막 내의 Ni 농도 차이는 실리콘 박막의 용융점 차이를 유발하여 레이저 결정화 시에 매우 큰 실리콘 결정립의 성장을 유도한다. 새로운 다결정 실리콘 박막 트랜지스터는 기존의 레이저 결정화 방식으로 제작한 다결정 실리콘 박막 트랜지스터에 비하여 40% 향상된 전계효과 이동도를 나타내었다.

  • PDF

Subthreshold Characteristics of Poly-Si Thin-Film Transistors Fabricated by Using High-Temperature Process (고온공정으로 제작된 다결정실리콘 박막 트랜지스터의 서브트레시홀드 특성)

  • 송윤호;남기수
    • Journal of the Korean Vacuum Society
    • /
    • v.4 no.3
    • /
    • pp.313-318
    • /
    • 1995
  • 비정질실리콘의 고상결정화 및 다결정실리콘의 열상화를 포함한 고온공정으로 제작한 다결정실리콘 박막 트랜지스터의 서브트레시홀드 특성을 연구하였다. 제작된 소자의 전계효과이동도는 60$ extrm{cm}^2$/V.s 이상, 서브트레시홀드 수윙은 0.65 V/decade 이하로 전기적 특성이 매우 우수하다. 그러나, 소자의 문턱전압이 음게이트전압으로 크게 치우쳐 있으며 n-채널과 p-채널 소자간의 서브트레시홀드 특성이 크게 다르다. 열성장된 게이트 산화막을 가진 다결정실리콘 박막 트랜지스터의 서브트레시홀드 특성을 다결정실리콘 활성층내의 트랩과, 게이트산화막과 다결정실리콘 사이의 계면 고정전하를 이용하여 모델링하였다. 시뮬레이션을 통하여 제안된 다결정실리콘의 트랩모델이 실험결과를 잘 설명할 수 있음을 확인하였다.

  • PDF

Effect of plasma treatments on the initial stage of micro-crystalline silicon thin film

  • 장상철;남창우;홍진표;김채옥
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 1999.07a
    • /
    • pp.71-71
    • /
    • 1999
  • 현재 소자 제작에 응용되는 수소화된 비정질 실리콘은 PECVD 방법으로 제작하는 것이 보편적인 방법이다. 그러나 비정질 실리콘 박막 트랜지스터는 band gap edge 근처에서 국재준위가 많아 mobility가 작으며 상온에서 조차 불안정하여 신뢰성이 높지 않고, 도핑된 비정질 실리콘의 높은 비저항 등의 단점으로 인하여 고속 회로에 응용이 불가능하다. 반면 다결정질 실리콘 박막 트랜지스터는 a-Si:H TFT 에 비해 재현성이 우수하고 high resolution, high resolution, high contrast LCD에 응용할 수 있다. 하지만, 다결정 실리콘의 grain boundary로 인해 단결정에 비해 많은 defect 들이 존재하여 전도성을 감소시킨다. 따라서 Mobility를 증가시키기 위해서 grain size를 증가시키고 grain boundary 내에 존재하는 trap center를 감소시켜야 한다. 따라서 본 실험에서는 PECVD 장비로 초기 기판을 plasma 처리하여 다결정 실리콘 박막을 제작하여, 기판 처리에 대한 다결정 실리콘 박막의 성장의 특성을 조사하였다. 실험 방법으로는 PECVD 시스템을 이용하여 SiH4 gas와 H2 gas를 선택적으로 증착시키는 LBL 방법을 사용하여 $\mu$c-Si:H 박막을 제작하였다. 비정질 층을 gas plasma treatment 하여 다결정질 실리콘의 증착 initial stage 관찰을 주목적으로 관찰하였다. 다결정 실리콘 박막의 구조적 성질을 조사하기 위하여 Raman, AFM, SEM, XRD를 이용하여 grain 크기와 결정화도에 대해 측정하여 결정성장 mechanism을 관측하였다. LBL 방법으로 증착시킨 박막의 Raman 분석을 통해서 박막 증착 초기에 비정질이 증착된 후에 결정질로 상태가 변화됨을 관측할 수 있었고, SEM image를 통해서 증착 회수를 증가시키면서 grain size가 작아졌다 다시 커지는 현상을 볼 수 있었다. 이 비정질 층의 transition layer를 gas plasma 처리를 통해서 다결정 핵 형성에 영향을 관측하여 적정한 gas plasma를 통해서 다결정질 실리콘 박막 증착 공정을 단축시킬 수 있는 가능성을 짐작할 수 있었고, 또한 표면의 roughnes와 morphology를 AFM을 통하여 관측함으로써 다결정 박막의 핵 형성에 알맞은 증착 표면 특성을 분석 할 수 있었다.

  • PDF

A New Poly-Si TFT with Selectively Doped Channel Fabricated by Novel Excimer Laser Annealing (새로운 레이저 어닐링 방법을 이용한 다결정 실리콘 박막 트랜지스터)

  • Lee, Jae-Hoon;Lee, Min-Cheol;Jeon, Jae-Hong;Han, Min-Koo
    • Proceedings of the KIEE Conference
    • /
    • 2001.07c
    • /
    • pp.1448-1450
    • /
    • 2001
  • 본 연구에서는 알루미늄 마스크를 이용하여 다결정 실리콘 결정립의 수평성장을 유도하는 새로운 엑시머 레이저 어닐링 방법을 제안한다. 제안된 방법은 비정질 실리콘 박막 위에 알루미늄 패턴을 형성하여 선택적으로 레이저 빔을 차단시키고, 액상 실리콘의 열을 금속박막을 통해 방출시킴으로써 다결정 실리콘 결정립의 수평성장을 유도할 수 있다. 제안된 레이저 결정화 방법을 이용하여 최대 1.6${\mu}m$의 수평성장 결정립을 형성하였고, 알루미늄 패턴의 경계로부터 결정립을 성장시킴으로써 결정립 경계의 위치를 제어하였다. 제안된 방법을 이용하여 제작한 다결정 실리콘 박막 트랜지스터는 기존의 다결정 실리콘 박막 트랜지스터에 비해 전계효과 이동도 및 온/오프 전류비 등의 전기적 특성이 우수하였다.

  • PDF

Effect of high-temperature annealing on the microstructure of laterally crystallized polycrystalline Si films and the characteristics of thin film transistor (고온열처리가 측면결정화시킨 다결정 실리콘 박막의 미세구조와 박막트랜지스터 특성에 미치는 영향)

  • 이계웅;김보현;안병태
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2003.11a
    • /
    • pp.70-70
    • /
    • 2003
  • 금속용액을 이용하여 측면고상결정화 시킨 다결정 실리콘 박막내의 고각입계를 줄이기 위해 서 고온열처리를 실시하였다. SEM과 TEM을 이용하여 다결정 실리콘내의 바늘모양의 결정립의 폭의 증가를 관찰하였고, 결정 립내의 결함이 감소를 관찰하였다. 그리고 결정화된 다결정 실리콘의 표면 거칠기를 AFM이용하여 퍼니스에서 53$0^{\circ}C$에서 25시간 동안 결정화 시킨 시편과 이후 80$0^{\circ}C$에서 40분간 추가 고온 열처리시킨 시편을 비교한 결과 6.09$\AA$에서 4.22$\AA$으로 개선되었음을 확인할 수 있었다. 박막내의 금속에 의한 오염을 줄이기 위해 금속의 농도를 줄인 금속용액을 결정화에 사용하였다. 이때 저농도 금속용액을 사용하여 측면결정화시킨 다결정 실리콘 박막내의 소각입계를 이루는 결정립군의 크기가 고농도 금속용액을 이용하여 측면결정화시킨 경우보다 증가함을 확인 할 수 있었다. 박막트랜지스터를 제작하여 트랜지스터의 전기적특성을 살펴보았다. 전계이동도가 80$0^{\circ}C$ 고온 열처리에 의해서 53$\textrm{cm}^2$/Vsec 에서 95$\textrm{cm}^2$/Vsec 로 상승하였는데 이는 고온열처리에 의해서 측면결정화된 다결정 실리콘내의 트랩 밀도가 2.2$\times$$10^{12}$/$\textrm{cm}^2$ 에서 1.3$\times$$10^{12}$$\textrm{cm}^2$로 감소하였기 때문이다.

  • PDF

다결정 실리콘 박막트랜지스터 1T-DRAM에 관한 연구

  • Park, Jin-Gwon;Jo, Won-Ju;Jeong, Hong-Bae;Lee, Yeong-Hui
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.02a
    • /
    • pp.109-109
    • /
    • 2011
  • 1T-1C로 구성되는 기존의 DRAM(Dynamic Random Access Memory)은 데이터를 저장하기 위한 적절한 capacitance를 확보해야 한다. 따라서 캐패시터 면적으로 인한 집적도에 한계에 직면해있다. 따라서 이를 대체하기 위한 새로운 DRAM인 1T (Transistor) DRAM이 각광받고 있다. 기존의 DRAM과 달리 SOI (Silicon On Insulator)기술을 이용한 1T-DRAM은 데이터 저장을 위한 캐패시터가 필요없다. Impact Ionization 또는 GIDL을 이용해 발생한 정공을 채널영역에 가둠으로 서 발생하는 포텐셜 변화를 이용한다. 이로서 드레인 전류가 변화하며, 이를 이용해 '0'과 '1'을 구분한다. 기존의 1T-DRAM은 단결정 실리콘을 이용하여 개발되었으나 좀더 광범위한 디바이스로의 적용을 위해서는 다결정 실리콘 박막의 형태로 제작이 필수적이다. 단결정 실리콘을 이용할 경우 3차원 집적이나 기판재료선택에 제한적이지만 다결정 실리콘을 이용할 경우, 기판결정이 자유로우며 실리콘 박막이나 매몰 산화층의 형성 및 두께 조절이 용이하다. 때문에 3차원 적층에 유리하여 다결정 실리콘 박막 형태의 1T-DRAM 제작이 요구되고 있다. 따라서 이번연구에서는 엑시머 레이저 어닐링 및 고상결정화 방법을 이용하여 결정화 시킨 다결정 실리콘을 이용하여 1T-DRAM을 제작하였으며 메모리 특성을 확인하였다. 기판은 상부실리콘 100 nm, buried oxide 200 nm로 구성된 SOI구조의 기판을 사용하였다. 엑시머 레이저 어닐링의 경우 400 mJ/cm2의 에너지를 가지는 KrF 248 nm 엑시머 레이저 이용하여 결정화시켰으며, 고상결정화 방법은 $400^{\circ}C$ 질소 분위기에서 24시간 열처리하여 결정화 시켰다. 두가지 결정화 방법을 사용하여 제작되어진 박막트랜지스터 1T-DRAM 모두 kink 현상을 확인할 수 있었으며 메모리 특성 역시 확인할 수 있었다.

  • PDF

Electric characteristics of poly-Si TFT using High-k Gate-dielectric and excimer laser annealing (Excimer laser annealing에 의한 결정화 및 High-k Gate-dielectric을 사용한 poly-Si TFT의 특성)

  • Lee, Woo-Hyun;Koo, Hyun-Mo;Oh, Soon-Young;Ahn, Chang-Geun;Jung, Jong-Wan;Cho, Won-Ju
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2007.06a
    • /
    • pp.19-19
    • /
    • 2007
  • Excimer laser annealing (ELA) 방법을 이용하여 결정화하고 게이트 절연체로써 high-k 물질을 가지는 다결정 실리콘박막 트랜지스터의 전기적 특성을 평가하였다. 다결정 실리콘 박막 트랜지스터는 비결정질 실리콘 박막 트랜지스터 보다 높은 전계 효과 이동도와 운전 용이한 장점을 가진다. 기존의 결정화 방법으로는 다결정 실리콘 박막 트랜지스터의 높은 열 공급을 피할 수 없기 때문에, 매몰 산화막 위의 비결정질 박막은 저온에서 다결정 실리콘 결정화를 위해 KrF excimer laser (248nm)를 이용하여 가열 냉각 공정을 했다. 게다가 케이트 절연체로써 atomic layer deposition (ALD) 방법에 의해 저온에서 20 nm의 고 유전율을 가지는 $HfO_2$ 박막을 증착하였다. 알루미늄은 n-MOS 박막 트랜지스터의 게이트 전극으로 사용되었다. 금속 케이트 전극을 사용하여 게이트 공핍 효과와 관계되는 케이트 절연막 두께의 증가를 예방할 수 있고, 게이트 저항의 감소에 의해 소자 속도를 증가 시킬 수 있다. 추가적으로, 비결정질 실리콘 박막의 결정화 기술로써 사용된 ELA 방법은 SPC (solid phase crystallization) 방법과 SLS (sequential lateral solidification) 방법에 의해 비교되었다. 결과적으로, ELA 방법에 의해 결정화된 다결정 실리콘 박막의 결정도와 표면 거칠기는 SPC와 SLS 방법에 비해 개선되었다. 또한, 우리는 ELA 결정화 방법에 의한 다결정 실리콘 박막 트랜지스터로부터 우수한 소자 특성을 얻었다.

  • PDF

Novel F-shaped Triple Gate Structure for Suppression of Kink Effect and Improvement of Hot Carrier Reliability in Low Temperature polycrystalline Silicon Thin-Film Transistor (킹크효과 억제를 위한 새로운 f-모양 트리플게이트 구조의 저온 다결정실리콘 박막트랜지스터)

  • Song, Moon-Kyu;Choi, Sung-Hwan;Kuk, Seung-Hee;Han, Min-Koo
    • Proceedings of the KIEE Conference
    • /
    • 2011.07a
    • /
    • pp.1416-1417
    • /
    • 2011
  • 킹크효과를 억제할 수 있는 새로운 f-모양 트리플게이트 구조를 가지는 다결정실리콘 박막트랜지스터는 추가적인 공정과정 없이 제안 및 제작되었다. 이러한 다결정실리콘 박막트랜지스터의 채널에는 순차적인 횡방향 고체화(Sequential Lateral Solidification, SLS)나 CW 레이져 횡방향 결정화(CW laser Lateral Crystallization, CLC) 등과 같은 방법으로 제작된 횡방향으로 성장시킨 그레인이 있다. 이 소자의 전체적인 전류흐름은 횡방향으로 성장시킨 그레인 경계에 강력하게 영향을 받는다. f-모양 트리플게이트에는 횡방향으로 성장시킨 그레인과 평행한 방향으로 위치한 채널, 그리고 수직인 방향으로 위치한 채널이 있다. 이 소자는 f-모양 게이트 구조에서의 비대칭 이동도를 이용하여 다결정실리콘 박막트랜지스터의 킹크효과를 효과적으로 억제시킬 수 있다는 사실을 실험과 시뮬레이션을 통해 검증되었다. 우리의 실험 결과는 이 논문에서 제안된 f-모양 트리플게이트 박막트랜지스터가 기존의 박막트랜지스터와 비교할 때 더 효과적으로 킹크 효과를 감소시킬 수 있다는 것을 보여주었다. 또한 고온 캐리어 스트레스 조건에서의 신뢰성도 개선할 수 있음이 확인되었다.

  • PDF

Comparison of the Characteristics of Polycrystalline Silicon Thin Films Between Rapid Thermal Annealing and laser Annealing Methods (급속열처리와 엑시머 레이저에 의해 형성된 다결정 실리콘 박막에서 열처리 방법에 따른 박막의 특성변화)

  • Lee, Chang-U;Go, Min-Gyeong;U, Sang-Rok;Go, Seok-Jung;Lee, Jeong-Yong;Choe, Gwang-Ryeol;Choe, Yeong-Seok
    • Korean Journal of Materials Research
    • /
    • v.7 no.10
    • /
    • pp.908-913
    • /
    • 1997
  • 플라즈마 화학 증착 방법에 의해 corning 7059 유리기판위에 비정질 실리콘 박막을 만들고 고온열처리, 다단계급속열처리, 일차원 선형빔(line shape beam)의 가우스 분포를 가지는 엑시머 레이저 열처리를 이용하여 고상 및 액상의 재결정화를 통해 다결정 실리콘 박막을 제작하였다. 편광된 라만 분광학(Raman spectroscopy)을 통하여 여러 가지 열처리 방법과 기판온도에 따른 다결정 실리콘 박막의 잔류응력을 조사하였다. 레이저 열처리에 의하여 결정화된 실리콘 기판의 경우, 높은 결정화된 체적량과 잔류응력을 갖으며 equaxial결정성을 갖는다. 그러나 이러한 고상 재결정화된 다결정 실리콘 박막은 라만스펙트럼에서 480$cm^{-1}$ /주위에 넓게 퍼져있어 비정질상(amorphous phase)이 함께 존재함을 알 수 있다. 고온열처리와 다단계급속열처리의 경우 잔류응력의 크기는 각각 4.07x$10^{9.}$과 4.56x$10^{9 dyne}$ $\textrm{cm}^2$이다. 또한 엑시머레이저 열처리의 경우 기판온도가 상온에서 40$0^{\circ}C$로 증가할수록 열적인 완화에 의해 잔류응력이 1.35x$10^{10}$에서 8.58x$10^{9}$dyne/$\textrm{cm}^2$으로 감소하는 것을 알 수 있다.다.

  • PDF

Effect on the surface passivation of i-a-Si:H thin films formed on multi-crystalline Si wafer (유도결합플라즈마 CVD법을 이용한 비정질 실리콘 박막증착을 통한 다결정 실리콘 기판의 표면 passivation 특성평가)

  • Jeong, Chaehwan;Ryu, Sang;Lee, Jong-Ho;Kim, Ho-Sung
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2010.06a
    • /
    • pp.82.1-82.1
    • /
    • 2010
  • 수소화된 비정질 실리콘 박막을 이용한 반도체는 현재 태양전지, 트랜지스터, 매트릭스 배열 및 이미지 센서 등의 분야에서 이용되고 있다. 자세히 이야기 하면, 여러 가지의 광전효과 물질에 대한 특성이 있으며, 가시광선영역에 대하여 > $10^5cm^{-1}$이상의 매우 높은 광흡수계수와 낮은 온도를 갖는 증착공정 등이 있다. 박막의 밴드갭은 약 1.6~1.8eV로서 태양전지의 흡수층과 passivation층으로 적절하다. 여러 가지 종류의 태양전지 중 비정질 실리콘 박막/결정질 실리콘 기판의 구조로 이루어진 이종접합 태양전지는 저온에서 공정이 가능한 대표적인 것으로서 HIT(Heterojunction with Intrinsic Thin layer)구조로 산요사에 의해 제안된 것이다. 이것은 결정질 실리콘 기판과 도핑된 비정질 실리콘 박막사이에 얇은 진성층 비정질실리콘 박막을 삽입함으로서, 캐리어 전송을 좋게하여 실리콘 기판 표면의 passivation효과를 증대시키는 결과를 가지고 온다. 실험실 규모에서는 약 20%이상의 효율을 보이고 있으며, 모듈에서는 19.5%의 높은 효율을 보이고 있어 실리콘 기판을 이용한 고효율 태양전지로서 각광을 받고 있다. 이러한 이종접합 태양전지의 대부분은 단결정 실리콘을 사용하고 있는데, 점차적으로 다결정 실리콘 기판으로 추세가 바뀌고 있어, 여기에 맞는 표면 passivation 공정 및 분석이 필요하다. 본 발표에서는 다결정 실리콘 기판위에 진성층 비정질 실리콘 박막을 유도결합 플라즈마 화학기상 증착법(ICP-CVD)을 이용하여 제조하여 passivation 효과를 분석한다. 일반적으로 ICP는 CCP(coupled charged plasma)에 비해 약 100배 이상 높은 플라즈마 밀도를 가지고 있으며, 이온 충돌같은 표면으로 작용하는 것들이 기존 방식에 비해서 작다라는 장점이 있다. 먼저, 유리기판을 사용하여 ICP-CVD 챔버내에 이송 한 후 플라즈마 파워, 온도 및 가스비(SiH4/H2)에 따른 진성층 비정질 실리콘 박막을 증착 한 후, 밴드갭, 전도도 및 결합구조 등에 대한 결과를 분석한 후, 최적의 값을 가지고 250um의 두께를 갖는 다결정 실리콘을 기판위에 증착을 한다. 두께(1~20nm)에 따라 표면의 passivation이 되는 정도를 QSSPCD(Quasi steady state Photoconductive Decay)법에 의하여 소수캐리어의 이동거리, 재결합율 및 수명 등에 대한 측정 및 분석을 통하여 다결정 실리콘 기판의 passivation effect를 확인한다. 제시된 데이터를 바탕으로 향후 다결정 HIT셀 제조를 통해 태양전지 효율에 대한 특성을 비교하고자 한다.

  • PDF