• 제목/요약/키워드: 논리소자

검색결과 147건 처리시간 0.022초

반도체 광증폭기와 외부변조 기법을 이용한 전광 NOR 논리소자 (An All-Optical NOR Logic Device using a Semiconductor Optical Amplifier and an External Modulation Technique)

  • 변영태;김상혁;이석;김재헌;우덕하;김선호
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2000년도 춘계학술대회 논문집 디스플레이 광소자 분야
    • /
    • pp.197-200
    • /
    • 2000
  • All-optical NOR logic device was realized by use of two pump signals with a single wavelength and a semiconductor optical amplifier(SOA). Specially, Mach-Zehnder(MZ) modulator was used for an external modulation of the pump signals. To obtain the sufficient gain saturation of the SOA, pump signals are amplified by an Er-doped fiber amplifier(EDFA) at the input of the SOA. Pump and probe signals are obtained from a DFB laser diode(${\lambda}_p$=1554 nm) and a tunable laser diode(${\lambda}_s$=1535 nm), respectively. The operation characteristics of the NOR logic device are successfully measured and demonstrated at the modulation frequency of 4.83 MHz.

  • PDF

전압제어 링 발진기를 이용한 LED구동회로 및 조명제어기설계 (Design of LED Driving Circuit using Voltage Controlled Ring Oscillator and Lighting Controller)

  • 권기수;서영석
    • 조명전기설비학회논문지
    • /
    • 제24권4호
    • /
    • pp.1-9
    • /
    • 2010
  • LED구동회로및 제어회로를 개발하였다. 개발된 LED구동회로는 새로운 PWM회로를 가지고 있으며 LED열의 디밍, 전류 및 온도제어 및 통신 기능을 할 수 있다. 개발된 PWM회로는 기본적인 디지털 논리소자를 사용하여 만들어 질 수 있는 두 개의 링 발진기와 한 개의 카운터로 구성되어 있다. 부가적으로 이 회로는 온-오프 제어 모드, 비상모드, 전력절감모드를 가지고 있으며 직열통신을 이용해서 제어된다. 설계 된 PWM 발생기와 제어회로는 마그나칩/하이닉스의 디지털 공정을 이용하여 제작되었다. 제작된 칩은 LED구동장치와 제어기 보드에 장착되어 테스트 되었으며 성공적으로 동작하였다.

중앙 집중 제어용 마이크로컴퓨터의 제어반을 마이크로프로세서로 구성하는 방안 (A Scheme for Implementing control Panel of Central control-Based Microcomputer with Microprocessor)

  • 박하인;진달복
    • 대한전자공학회논문지
    • /
    • 제22권2호
    • /
    • pp.66-74
    • /
    • 1985
  • 본 논문은 중앙집중제각용 마이크로컴퓨터의 제어감을 마이크로프로세서로 구성하는 방안을 제시하려는데 그 목적이 있다. 분산다중시스템에서 중앙집중제어를 마이크로컴퓨터로 하는 경우. 이에 대한 제각회은 종래 인터럽트 중심의 논리회로 구성되고 있다. 그러나, 이것은 HALT 상태나 인터럽트 마스크시의 조작 불능, ROM용량의 실질적 축소, 프린트기관의 증대 등 많은 문제점을 안고 있다. 이러한 문제점을 해결하고. 나아가 조작안내나 자기진단과 같은 기능도 담당시키기 위하여, 본 논문에서는 이것을 마이크로프로세서로 구성할 것을 제안한다. 이 제안의 실현 가능성을 실현하기 위하여, 본 논문에서는 구체적인 모델 시스템을 선정한 다음, 이 모델 시스템의 제어반을 마이크로프로세서로 구성하고. 이 마이크로프로세서에게 조작안내차 자기진단 기능도 타당하도록 한다. 끝으로, 모델 시스템의 제어반을 실세로 제작하구 실험을 한다 그 결과, 제각반을 마이크조프로세서로 구성하면 인터럽트 중심의 논리회로로 구성하는 경우에 비하여 주메모리의 실질적인 ROM용량은 증가되고, 구성소자의 수나 프린트기판의 면적은 감소되며 신환도는 향상된다는 등의 결론을 얻는다.

  • PDF

뉴런모스 다운리터럴 회로를 이용한 다치논리용 데이터 변환기 (MVL Data Converters Using Neuron MOS Down Literal Circuit)

  • 한성일;나기수;최영희;김흥수
    • 전기전자학회논문지
    • /
    • 제7권2호
    • /
    • pp.135-143
    • /
    • 2003
  • 본 논문에서는 다치논리(Multiple-Valued Logic : MVL)를 위한 데이터 변환기의 설계방법에 대해서 논의한다. 3.3 v의 단일 전원의 4 디지트의 CMOS 아날로그 4치 변환기(Analog to Quaternary Converter : AQC)와 4치 아날로그 변환기(Quaternary to Analog Converter)를 뉴런모스를 사용한 다운리터럴회로(Down-Literal Circuit : DLC)를 사용하여 설계하였다. 뉴런모스 다운리터럴회로는 제안된 AQC와 QAQ가 4개의 전압 레벨값을 출력과 입력으로 사용하게 하며, 소자의 다중 문턱전압 특성을 갖게한다. 제안된 AQC -QAC 회로는 구조면에서 전전력 소모의 특성을 갖는다.

  • PDF

디지틀 오디오용 그래픽 시스템의 실시간 제어신호 추출을 위한 설계방식 연구 (A Study on Design Schemes of Extracting Control Signals for a CD-G System)

  • 이용석;정화자;김용득
    • 한국통신학회논문지
    • /
    • 제17권10호
    • /
    • pp.1063-1073
    • /
    • 1992
  • 본(本) 논문(論文)은 기존의 디지털 오디오 재생장치(再生裝置)로부터 화면처리용(畵面處理用) 신호(信號)를 추출(抽出)할 수 있는 방법을 제안(提案)하고 이들 억제신호(抑制信號)의 효율적(效率的)인 추출(抽出)을 위한 억제회로(抑制回路)를 설계(設計)하였다. 이 회로(回路)는 상용(常用) 프로세서의 주변(周邊) 논리소자(論理素子)로 구성할 수 있도록 설계(設計)하여 범용화(汎用化) 하였고, 주(主) 프로세서 및 그래픽 억제기(抑制機)와 총합구성(總合構成)하여 CD-G 시스템에서 요구되는 3개 독립적(獨立的) 기능인 신호추출(信號抽出), 추출(抽出)된 신호(信號)의 끼워 맞추기, 추출(抽出)된 신호(信號)로부터 억제명령(抑制命令)을 분석(分析)하여 이에 따른 화면표시(畵面表示) 상태를 측정(測定)한 결과 각 기능(機能)이 실시간(實時間)으로 수행(修行)됨을 확인(確認)하였다.

  • PDF

플라스틱 기판에 펜타센 유기박막트랜지스터를 이용한 집적회로 제작 (Fabrication of Organic IC based on Pentacene TFTs on Plastic Substrate)

  • 허영헌;황성범;송정근
    • 대한전자공학회논문지SD
    • /
    • 제44권11호
    • /
    • pp.9-14
    • /
    • 2007
  • 본 연구에서는 하부전극 구조 펜타센 유기박막트랜지스터를 이용하여 플라스틱 기판에 인버터, 링 발진기, NAND & NOR 논리게이트, 정류기 등 간단한 집적회로를 제작하고 그 특성을 관찰하였다. 제작된 유기박막트랜지스터 소자의 평균 전하이동도는 0.26 $cm^2/V.sec$, 전류점멸비는 $10^5$로 나타났으며 인버터와 NAND, NOR 논리게이트는 입력에 대해 정확한 논리출력값을 출력하였다. 전파 정류기는 1MHz의 AC 입력신호에 대해 정류효과를 나타냈으며 링 발진기는 DC 40V에서 1MHz의 발진특성을 보였다. 이와 같이 유기박막트랜지스터를 이용한 집적회로를 제작하고 특성을 분석함으로써 현재 관심이 되고 있는 초저가 RFID tag, Flexible Display 구동회로 등에 유기박막트랜지스터를 적용할 수 있는 가능성을 확인하였다.

Booth 알고리즘의 승수 비트-쌍 재코딩을 이용한 광곱셈기의 구현에 관한 연구 (A study on implementation of optical high-speed multiplier using multiplier bit-pair recoding derived from Booth algorithm)

  • 조웅호;김종윤;노덕수;김수중
    • 전자공학회논문지D
    • /
    • 제35D권10호
    • /
    • pp.107-115
    • /
    • 1998
  • 피승수와 승수의 부호에 상관없이 빠른 이진곱셈을 수행할 수 있는 효과적인 방법으로서 Booth 알고리즘의 승수 비트-쌍 재코딩 알고리즘을 사용한다. 본 연구에서는 승수 비트-쌍 재코딩 알고리즘을 광특성에 적합하도록 변형 발전시킨 광곱셈 알고리즘과 기호치환 가산기로 구성된 고속의 광곱셈기의 구현을 제안한다. 특히, 기호치환 가산규칙을 듀얼-레일 논리로 부호화해서 이 논리의 보수가 언제나 존재하기 때문에 기호치환 가산기에서 이 논리의 보수가 시프트연산에 의해 쉽게 구할 수 있게 했다. 또한 시프트된 두 영상을 직렬 연결하여 중첩시키므로서 중첩영상을 얻고, 이 중첩영상을 마스크로 보내 기준영상을 인식하는 기호치환 시스템을 구성한다. 따라서 광곱셈기의 수동광소자의 수와 시스템의 크기를 줄여서 일반적인 광시스템과 비교하여 작은 시스템으로 구현한다.

  • PDF

CMOL FPGA 자동 레이아웃 설계 (Automatic Layout Design of CMOL FPGA)

  • 김교선
    • 대한전자공학회논문지SD
    • /
    • 제44권11호
    • /
    • pp.56-64
    • /
    • 2007
  • 본 논문은 CMOS-나노 혼성 소자들 중 실현 가능성이 높은 CMOL 회로 설계 자동화 전용 시스템을 최초로 제안한다. CMOL 아키텍처는 NOR 게이트를 이용하여 조합회로의 구현한다. 이 CMOS-나노 혼성 구조는 논리 함수 및 연결 구조가 동일 나노 소자 하드웨어 자원을 공유하는 특징을 가진 새로운 설계 자동화 문제를 제기한다. CMOL의 물리 설계 자동화를 위해 먼저 CMOL 하드웨어 아키텍처 모델을 개발하고 이 CMOL 구조를 위한 배치 배선 문제에서 CMOL만의 특수한 제약조건을 도출하였으며 배치 알고리즘과 게이트 지정 알고리즘을 루프 형태로 조합하여 해를 구하는 접근 방법을 제안하였다. 제안된 접근 방법을 사용하여 CMOL 나노 전자 아키텍처를 위한 전용 설계 자동화 시스템을 개발하였으며 이 시스템을 이용하여 마이크로프로세서 설계에 실제 사용되는 모듈들을 구현함으로써 그 효용성을 증명하였다.

QCA 기반의 효율적인 PCA 구조 설계 (Design of PCA Architecture Based on Quantum-Dot Cellular Automata)

  • 신상호;이길제;유기영
    • 한국항행학회논문지
    • /
    • 제18권2호
    • /
    • pp.178-184
    • /
    • 2014
  • PCA에 기반을 둔 CMOS 소자 기술은 메모리 혹은 ALU 회로의 구현에 매우 효율적이다. 그러나 CMOS 소자 스케일링 기술의 한계로 인하여 이를 해결할 수 있는 새로운 기술의 필요성이 대두되었고, 양자점 셀룰러 오토마타(QCA; quantum-dot cellular automata)는 이를 해결할 수 있는 기술로 등장했다. 본 논문에서는 QCA에 기반을 둔 효율적인 PCA 구조를 설계한다. 설계하는 PCA 구조에서의 D 플립플롭과 XOR 논리게이트는 기존에 제안되었던 회로를 사용하고, 입력 제어 스위치와 규칙 제어 스위치는 QCA에 기반을 두고 새롭게 설계한다. 설계된 PCA 구조는 QCA디자이너를 이용하여 시뮬레이션을 수행하고, 그 결과를 기존의 것과 비교 및 분석하여 설계된 구조의 효율성을 확인한다.

ISL 게이트에서 측정과 시뮬레이션의 결과 비교 (The Results Comparison of Measurement and Simulations in ISL(Integrated Schottky Logic) Gate)

  • 이용재
    • 한국정보통신학회논문지
    • /
    • 제5권1호
    • /
    • pp.157-165
    • /
    • 2001
  • 집적 쇼트키 논리 게이트에서 전압 스윙을 크게 하기 위해서 백금 실리사이드 쇼트키 접합의 전기직 특성을 분석하였고, 이 접합에서 프로그램으로 특성을 시뮬레이션 하였다. 분석특성 특성을 위한 시뮬레이션 프로그램은 제조 공정용 SUPREM V와 모델링용 Matlab, 소자 구조용의 Medichi 툴이다. 시뮬레이션 특성을 위한 입력 파라미터는 소자 제작 공정의 공정 단계와 동일한 조건으로 하였다. 분석적인 전기적인 특성들은 순방향 바이어스에서 턴-온 전압, 포화 전류, 이상인자이고, 역방향 바이어스에서 항복 전압을 실제 특성과 시뮬레이션 특성 사이의 결과를 보였다. 결과로써 순방향 턴-온 전압, 역방향 항복전압, 장벽 높이는 기판의 증가된 농도의 변화에 따라 감소되었지만, 포화전류와 이상인자는 증가되었다.

  • PDF