• 제목/요약/키워드: 광기기

검색결과 178건 처리시간 0.027초

편광 제어를 이용한 파장 가변 고리형 광 섬유 레이저에서의 파장 가변 메카니즘 (Wavelength tuning mechanism in fiber ring laser tuned by polarization control)

  • 김익상
    • 대한전자공학회논문지SD
    • /
    • 제38권3호
    • /
    • pp.20-20
    • /
    • 2001
  • 광섬유고리에 편광제어를 통해 여러 광경로들에 대해서 손실을 조정함으로써 손실이 작은 광경로에서 발진하게 함으로써 발진 파장을 가변시킬 수 있는 편광제어 파장가변 고리형 광섬유레이저를 구현하였다. 내부 공진편광기를 사용하여 1㎚의 종모드간격으로 발진을 일으킬 수 있었고 편광제어기 및 내부공진편광기를 조절해서 1540㎚에서 1560㎚의 범위에서 파장가변을 시킬 수 있었다. 또한 실험적으로 나타난 발진특성을 광경로와 복굴절손실의 개념을 사용하여 발진출력 특성을 분석함으로써 발진파장을 가변시키는 메카니즘을 추정해 보았다. 여기서 복굴절손실이 같은 광경로들의 종모드들 사이에 보강간섭이 일어나 발진파장을 변화시킬 수 있음을 알 수 있었다.

멀티미디어 SoC 플랫폼의 효율적인 통신을 위한 크로스바 스위치 온칩 버스 설계 (A Crossbar Switch On-chip Bus Design for Efficient Communication of a Multimedia SoC Platform)

  • 허정범;임미선;류광기
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2009년도 춘계학술발표논문집
    • /
    • pp.255-258
    • /
    • 2009
  • 최근 EDA 툴의 기술적인 향상과 반도체 공정의 발달로 IC 설계자들은 RISC 프로세서, DSP 프로세서, 메모리 등 많은 IP가 하나로 집적되는 SoC구조가 가능해졌다. 하지만 기존에 사용되는 대부분의 SoC는 공유버스 구조를 가지고 있어, 병목현상이 발생하는 문제점을 가진다. 이러한 문제점은 SoC 내부의 IP들이 많을수록 SoC 플랫폼의 전체 성능이 저하되어, CPU 자체의 속도보다는 효율적인 통신에 의해 성능이 좌우된다. 본 논문에서는 공유버스의 단점인 병목현상을 줄이고 성능을 향상시키기 위하여 크로스바 스위치버스 구조를 제안한다. OpenRISC 프로세서, VGA/LCD 제어기, AC97 제어기, 디버그 인터페이스, 메모리 인터페이스로 구성되는 SoC 플랫폼의 WISHBONE 온칩 공유버스 구조와 크로스바 스위치 버스 구조의 성능을 비교한 결과, 기존의 공유버스보다 26.58%의 성능이 향상됨을 확인하였다.

  • PDF

위성탑재용 카메라전자 제어기 개발

  • 공종필;김영선;박종억;용상순
    • 천문학회보
    • /
    • 제37권2호
    • /
    • pp.224.1-224.1
    • /
    • 2012
  • 위성에 사용되는 전자광학카메라는 통상 광기계부와 광전자부 그리고 데이터 전송부로 구성된다. 본 논문에서는 광전자부의 일부 유닛인 카메라제어기의 개발내용을 다루었다. 카메라전자 제어기는 위성체로부터의 명령을 기반으로 광전자부의 가장 중요한 역할인 영상촬영을 비롯한 광전자부 전체의 동작제어, 내부의 텔레미트리 송신 그리고 전자광학카메라의 포커싱 등을 수행하게 된다. 논문에서는 먼저 광전자부 전체 블록 내에서, 개발중인 카메라제어기의 구조 및 기능 등에 대해 설명한다. 그리고 전자 제어신호에 의한 영상밴드간의 커플링을 없애기 위한 밴드간에 전기적으로 분리된 인터페이스에 대한 설명 및 초기 부팅과정과 포커싱제어와 관련된 설계내용 및 시험결과를 기술하였다.

  • PDF

H.264/AVC 복호기를 위한 고성능 연산처리 인트라 예측기 설계 (A Design of High Performance Operation Intra Predictor for H.264/AVC Decoder)

  • 김선철;류광기
    • 한국정보통신학회논문지
    • /
    • 제16권11호
    • /
    • pp.2503-2510
    • /
    • 2012
  • 본 논문에서는 H.264/AVC 복호기를 위한 고성능 연산처리 인트라 예측기를 제안한다. 기존의 인트라 예측기는 $4{\times}4$블록에 적용되는 17개의 예측모드를 효율적으로 연산하기 위해 공통 연산기를 사용하였다. 하지만 기존의 공통 연산기는 한 픽셀에 적용되는 연산 수식을 분석하여 설계되었기 때문에, 16개 픽셀의 $4{\times}4$ 블록을 연산하기 위해 4개의 공통 연산기를 사용하며 4 사이클을 소요한다. 본 논문에서는 병렬 연산을 위한 T3(Three Type Transform) 연산기를 제안한다. 제안하는 T3 연산기는 17개의 인트라 예측 모드를 3가지 형태로 나누어, $4{\times}4$ 블록의 16개 픽셀에 적용되는 연산 수식을 한 사이클에 처리한다. 제안하는 인트라 예측기와 기존의 인트라 예측기의 예측 수행 사이클을 각 모드 별로 비교한 결과, 제안하는 인트라 예측기가 평균 58.95%의 향상된 결과를 얻었다.

과학기술위성3호 소형영상분광기 발사모델 환경시험 결과 (Environmental Test Results of a Flight Model of a Compact Imaging Spectrometer for a Microsatellite STSAT-3)

  • 이상준;김정현;이준호;이치원;장태성;강경인
    • 한국광학회지
    • /
    • 제22권4호
    • /
    • pp.184-190
    • /
    • 2011
  • 과학기술위성3호 부탑재체인 소형영상분광기 COMIS(Compact Imaging Spectrometer)는 400 - 1050 nm의 관측 대역에서 분광 관측을 수행하는 영상 분광기이다. COMIS는 2012년 고도 700 km의 원 궤도에서 발사 된 후 27 m의 공간분해능과 2 - 15 nm의 파장 분해능을 갖도록 설계되었다. 본 논문에서는 COMIS 비행 모델의 환경시험 수행결과를 기술한다. 발사 환경인 진동 가진에 의한 영상분광기의 광학적, 구조적인 변화 여부와 우주환경인 열.진공 상태에서의 기능 시험을 수행하여 안정성 및 신뢰성을 검증 받았다. 우주공간에서의 환경으로 일컬어지는 고진공($10^{-5}$ torr이하)과 $-30^{\circ}C{\sim}35^{\circ}C$의 고온 및 저온의 열적 변화 상태를 모사하는 시험에서 정상적인 기능을 보였고, 10 grms의 랜덤 진동 가진 전.후의 고유 진동수는 1% 이내의 변화량을 보였다. 환경시험 전 후로 영상분광기의 변조전달함수(MTF, Modulation Transfer Function) 측정을 하여 광학 성능이 유지됨을 확인하였다. 환경시험을 마친 영상분광기는 현재 과학기술위성3호 본체와의 조립을 진행 중에 있으며 2012년 발사 예정에 있다.

H.264/AVC 복호기를 위한 효율적인 인트라 예측기 하드웨어 구조 (The Hardware Architecture of Efficient Intra Predictor for H.264/AVC Decoder)

  • 김옥;류광기
    • 대한전자공학회논문지SD
    • /
    • 제47권5호
    • /
    • pp.24-30
    • /
    • 2010
  • 본 논문에서는 H.264/AVC에서 압축 성능을 높이기 위해 사용된 기법중 하나인 인트라 예측에 대해 기술하고 인트라 예측 모드 연산을 효율적으로 수행하기 위한 인트라 예측기의 구조를 제안한다. 제안하는 인트라 예측기는 공통 연산기, 전처리 연산기, 인트라 예측 컨트롤러, 내부 메모리, 레지스터 컨트롤러로 구성된다. 공통 연산기와 전처리 연산기를 사용하여 연산량을 줄이고, 내부 메모리와 레지스터를 사용하여 외부 메모리와의 접근을 최소화 하였다. 제안한 인트라 예측기는 Verilog-HDL을 이용하여 설계하였으며, YUV 파일을 부호화 한 테스트 벡터를 이용하여 검증하였다. 설계된 인트라 예측기는 주로 핸드폰과 같은 휴대용 단말기에 사용하는 베이스라인 프로파일에 속하며 영상크기는 $176{\times}144$ 픽셀이다. 제안한 인트라 예측기의 예측 수행 사이클의 비교 분석 결과 기존에 비해 평균 약 60%의 향상된 결과를 얻었다.

고성능 H.264 인코더를 위한 CABAC 하드웨어 설계 (The Hardware Design of CABAC for High Performance H.264 Encoder)

  • 명제진;류광기
    • 한국정보통신학회논문지
    • /
    • 제16권4호
    • /
    • pp.771-777
    • /
    • 2012
  • 본 논문에서는 공통 연산기(Common Operation Unit)를 이용한 CABAC의 이진 산술 부호화기를 제안한다. 제안한 공통 연산기는 모드에 상관없이 하나의 공통 연산기를 이용하여 산술 부호화 및 재정규화를 수행하는 이진 산술 부호화기의 하드웨어 구조를 단순하게 구현할 수 있다. 제안하는 CABAC의 이진 산술 부호화기는 Context RAM, Context Updater, Common Operation Unit, Bit-Gen으로 구성되며 매 클럭당 하나의 심볼이 부호화될 수 있는 4단 파이프라인으로 구성하였다. 제안한 CABAC의 이진 산술 부호화기는 기존 CABAC의 이진 산술 부호화기와 비교하여 게이트 수는 최대 47% 감소하였고, 동작 주파수는 최대 19% 성능이 향상됨을 확인하였다.

묵시적 가중 예측기법을 이용한 저 메모리 대역폭 인터 예측기 설계 (Design of a Low Memory Bandwidth Inter Predictor Using Implicit Weighted Prediction Technique)

  • 김진영;류광기
    • 한국정보통신학회논문지
    • /
    • 제16권12호
    • /
    • pp.2725-2730
    • /
    • 2012
  • 본 논문에서는 H.264/AVC 인코더의 성능 향상을 위해 다중 참조 프레임 기법과 묵시적 가중 예측 기법을 이용하고 낮은 외부 메모리 접근율을 위해 이전 참조 프레임 데이터를 재사용하는 인터 예측기 하드웨어 구조를 제안한다. 참조 소프트웨어JM16.0과 비교하여 참조 프레임 접근율이 약 24%만큼 감소하고 참조 영역 메모리가 약 46%만큼 감소하였다. 통합 구조는 Verilog HDL로 설계되고 Magnachip 0.18um공정으로 합성한 결과 게이트 수는 약 2,061k 이고 91Mhz로 동작한다.

고밀도 비선형 광 저장장치를 위한 새로운 부분응답 최대유사도 신호 검출기 구현 (Implementation of a PRML Detection for Asymmetric High-density Optical Storage System)

  • 이규석;이재진
    • 한국통신학회논문지
    • /
    • 제31권11C호
    • /
    • pp.1052-1057
    • /
    • 2006
  • 본 논문에서는 고밀도 광기록 장치에서 발생하는 디스크 기울임 현상으로 인한 검출 성능 저하를 방지하기 위해서 디스크 기울임 분석기를 갖는 적응 등화 PRML 검출 방법을 VerilogHDL을 이용하여 구현하였다. 디스크 기울임의 분석을 위하여 고정된 패턴으로 일정한 간격마다 반복되는 동기 데이터를 이용하여 분석된 디스크의 기울임 정도를 측정하여 ROM에 저장된 등화기 계수값과 가지 메트릭의 기준값을 갱신한다. 이러한 방법은 지속적으로 계수값을 계산하여 갱신시켜줘야 하는 기존의 적응등화 방법에 비해 간단하게 각각의 계수값을 갱신시킬 수 있다. Hynix $0.35{\mu}m$ STD cell library로 회로를 합성한 결과 35K 정도의 게이트를 필요로 하고 최대동작속도 140MHz의 성능을 보였다.

고성능 HEVC 복호기를 위한 효과적인 Sample Adaptive Offset 하드웨어 설계 (The Hardware Design of Effective Sample Adaptive Offset for High Performance HEVC Decoder)

  • 박승용;이동원;류광기
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2012년도 추계학술발표대회
    • /
    • pp.645-648
    • /
    • 2012
  • 본 논문에서는 고성능 HEVC(High Efficiency Video Coding) 복호기 설계를 위한 효율적인 SAO(Sample Adaptive Offset)의 하드웨어 구조 설계에 대해 기술한다. SAO는 양자화 등의 손실 압축에 의해 발생하는 정보의 손실을 보상하는 기술이다. 하지만 HEVC의 최대 블록 크기인 $64{\times}64$ 단위를 화소 단위 연산을 수행하기 때문에 높은 연산시간 및 연산량이 요구된다. 따라서 본 논문에서 제안하는 SAO 하드웨어 구조는 $8{\times}8$ 단위를 처리하는 연산기로 구성하여 하드웨어 면적을 최소화하였고, 내부레지스터를 이용하여 $64{\times}64$ 블록 크기를 지원한다. 또한 기존 SAO의 top-down 블록분할 구조에서 down-top 블록분할 구조로 설계하여 연산시간 및 연산량을 최소화 하였다. 제안하는 하드웨어 구조는 Verilog HDL로 설계하였으며, TSMC 칩 공정 $0.18{\mu}m$ 셀 라이브러리로 합성한 결과 동작 주파수는 250MHz, 전체 게이트 수는 45.4k 이다.