• Title/Summary/Keyword: 공정버퍼

Search Result 181, Processing Time 0.029 seconds

The Properties of GaN Grown by BVPE Method on the Si(111) Substrate with Pre-deposited Al Layer (Al 박막이 증착 된 Si(111) 기판 위에 HVPE 방법으로 성장한 GaN의 특성)

  • Shin Dae Hyun;Baek Shin Young;Lee Chang Min;Yi Sam Nyung;Kang Nam Lyong;Park Seoung Hwan
    • Journal of the Korean Vacuum Society
    • /
    • v.14 no.4
    • /
    • pp.201-206
    • /
    • 2005
  • In this work, we tried to improve the fabrication process in HVPE (Hydride Vapor Phase Epitaxy) system by using Si(111) substrate with pre-deposited Al layer. PL measurements was done for samples with and without pre-deposited Al on Si and it was also examined the dependence of the optical characteristic properties on AlN buffer thickness for GaN/AIN/Al/Si. A sample with thin Al nucleation layer on Si substrate reveals a better optical property than the other. And it suggests that the thickness for AlN buffer layer with thin Al nucleation layer on Si(111) substrate is most proper about $260{\AA}$ to grow GaN in HVPE system. The surface morphology of GaN clearly shows the hexagonal crystallization. The XRD pattern showed strong peak at GaN{0001} direction.

A 24 GHz I/Q LO Generator for Heartbeat Measurement Radar System (심장박동 측정 레이더를 위한 24GHz I/Q LO 발생기)

  • Yang, Hee-Sung;Lee, Ockgoo;Nam, Ilku
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.53 no.11
    • /
    • pp.66-70
    • /
    • 2016
  • This paper presents an 24 GHz I/Q LO generator for a heartbeat measurement radar system. In order to improve the mismatch performance between I and Q LO signals against process variation, a 24 GHz I/Q LO generator employing a low-pass phase shifter and a high-pass phase shifter composed of inductors and capacitors is proposed. The proposed 24 GHz I/Q LO generator consists of an LO buffer, a low-pass phase shifter and a high-pass phase shifter. It was designed using a 65 nm CMOS technology and draws 8 mA from a 1 V supply voltage. The proposed 24 GHz I/Q LO generator shows a gain of 7.5 dB, a noise figure of 2.3 dB, 0.1 dB gain mismatch and $4.3^{\circ}$ phase mismatch between I and Q-path against process and temperature variations for the operating frequencies from 24.05 GHz to 24.25 GHz.

비진공법을 이용한 CIGS광흡수층의 합성과 특성평가

  • Gwon, Yeong-Eun;Park, Jun-Tae;Im, Gi-Hong;Choe, Hyeon-Gwang;Jeon, Min-Hyeon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.312.1-312.1
    • /
    • 2014
  • Chalcopyrite계 화합물 반도체인 $Cu(InGa)Se_2$ (CIGS)는 직접천이형 에너지 밴드갭과 전파장 영역에 대하여 높은 광흡수계수($1{\times}$[10]^5/cm)를 가지므로 두께 $1{\sim}2{\mu}m$인 박막형태으로 고효율의 태양전지 제조가 가능하다. 또한, 박막공정의 저가 가능성을 나타내면서 전세계적으로 많은 연구와 관심을 받고 있고, 현재 상용화되어 있는 결정질실리콘 태양전지를 대체할만한 재료로 주목 받고 있다. 일반적으로, CIGS박막형 태양전지 구성은는 유리를 기판으로 하여 5개의 단위 박막인 Mo 후면전극, p형 반도체 CIGS 광흡수층, n형 반도체 CdS 버퍼층, doped-ZnO 상부 투명전극, $MgF_2$ 반사방지막으로 이루어진다. 이들 중에서 태양전지의 에너지 변환효율에 결정적인 영향을 미치는 구성된다. CIGS 광흡수층의 제조는 크게 진공법과 비진공방법으로 나뉜다. 현재까지 보고된 문헌에 따르면 CIGS 박막형 태양전지의 경우에 동시증발법으로 20.3%의 에너지 변환효율을 보였지만,는데, 이는 진공장비 특성상 공정단가가 높고 대면적화가 어렵다는 단점을 가진다. 따라서, 비진공법을 이용하여 광흡수층 제작하는 것이 기술적으로 진보할 여지가 크다고 볼 수 있다. 반면 현재 상용화되어 있는 결정질실리콘 태양전지를 대체할만한 방법으로 주목 받고 있는 비진공을 이용한 저가공정은 최근 15.5%의 에너지 변환효율이 보고 되었다. 비진공법에는 전계를 이용한 증착법 및 스프레이법으로 나뉘며, 이들 광흡수층 재료의 화학적 합성은 III족 원소인 In, Ga의 함량비에 따라 광흡수층의 에너지 밴드갭(1.04~1.5 eV) 조절이 가능하다. 따라서, 본 연구에서는 비진공법에 사용되는 CIGS재료의 화학적 합성조건을 변화시켜 III족 원소의 조성비 조절을 시도하였다. CIGS 분말 시료의 입자 형태와 크기를 FE-SEM을 이용하여 관찰하였고, 화합물의 성분비를 EDX 및 XRD 분석을 통해 Ga 함량에 따른 구조적 차이를 비교해 보았다.

  • PDF

소다라임 유리기판상 CIGSe2 박막태양전지용 Mo 박막증착 및 MoSe2/Mo 박막특성 연구 (II)

  • Choe, Seung-Hun;Kim, Jin-Ha;Lee, Jong-Geun;Park, Jung-Jin;Jeong, Myeong-Hyo;Son, Yeong-Ho
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.02a
    • /
    • pp.291-291
    • /
    • 2012
  • 태양광 발전산업에서 현재 주류인 결정 실리콘 태양전지의 변환효율은 꾸준히 향상되고 있으나, 태양전지의 가격이 매년 서서히 하강되고 있는 실정에서 결정질 실리콘 가격의 상승 등으로 부가가치 창출에 어려움이 있으며, 생산 원가를 낮출 수 있는 태양전지 제조기술로는 2세대 태양전지로 불리는 박막형이 현재의 대안이며, 특히 에너지 변환 효율과 생산 원가에서 장점이 있는 것이 CIGS 박막 태양전지로 판단된다. 화합물반도체 베이스인 CIGS 박막태양전지는 연구실에서는 세계적으로 20.3% 높은 효율을 보고하고 있으며, 모듈급에서도 13% 효율로 생산이 시작되고 있다. 국내에서도 연구실 규모뿐만 아니라 대면적(모듈급) CIGS 박막 태양전지 증착용 장비, 제조공정 등의 기술개발이 진행되고 있다. CIGSe2를 광흡수층으로 하는 CIGSe2 박막 태양전지의 구조는 여러 층의 단위박막(하부전극, 광흡수층, 버퍼층, 상부투명전극)을 순차적으로 형성시켜 만든다. 이중에 하부전극은 Mo 재료을 스퍼터링 방법으로 증착하여 주로 사용한다. 하부전극은 0.24 Ohm/cm2 정도의 전기적 특성이 요구되며, 주상조직으로 성장하여야 하며, 고온 안정성 확보를 위하여 기판과의 밀착성이 좋아야하고 또한 레이저 패턴시 기판에서 잘 떨어져야 하는 특성을 동시에 가져야 한다. 그리고 CIGSe2의 광흡수층 제조시 셀렌화 공정에서 100 nm 이하의 MoSe2 두께를 갖도록 해야하며, 이는 CIGSe2 박막태양전지의 Rs 값을 줄여 Ohmic 접촉을 향상시키는데 기여한다. 본 연구에서는 CIGSe2 박막태양전지에서 요구되는 하부 전극 Mo 박막의 제작과 CIGSe2 박막태양전지 전체공정에 적용후의 MoSe2/Mo 박막특성에 대해서 연구결과들을 논하고자 한다. (본 연구는 경북그린에너지프론티어기업발굴육성사업 연구지원금으로 이루어졌음).

  • PDF

소다라임 유리기판상 CIGSe2 박막태양전지용 Mo 박막증착 및 MoSe2/Mo 박막특성 연구

  • Choe, Seung-Hun;Son, Yeong-Ho;Jeong, Myeong-Hyo;Park, Jung-Jin;Lee, Jang-Hui;Kim, In-Su;Hong, Yeong-Ho;Yun, Jong-O
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.08a
    • /
    • pp.364-365
    • /
    • 2011
  • 태양광 발전산업에서 현재 주류인 결정 실리콘 태양전지의 변환효율은 꾸준히 향상되고 있으나, 태양전지의 가격이 매년 서서히 하강되고 있는 실정에서 결정질 실리콘 가격의 상승 등으로 부가가치창출에 어려움이 있으며, 생산 원가를 낮출 수 있는 태양전지 제조기술로는 2세대 태양전지로 불리는 박막형이 현재의 대안이며, 특히 에너지 변환 효율과 생산 원가에서 장점이 있는 것이 CIGS 박막 태양전지로 판단된다. 화합물반도체 베이스인 CIGS 박막태양전지는 연구실에서는 세계적으로 20.3% 높은 효율을 보고하고 있으며, 모듈급에서도 13% 효율로 생산이 시작되고 있다. 국내에서도 연구실 규모 뿐만 아니라 대면적(모듈급) CIGS 박막 태양전지 증착용 장비, 제조공정 등의 기술개발이 진행되고 있다. CIGSe2를 광흡수층으로 하는 CIGSe2 박막 태양전지의 구조는 여러 층의 단위박막(하부전극, 광흡수층, 버퍼층, 상부투명전극)을 순차적으로 형성시켜 만든다. 이중에 하부전극은 Mo 재료을 스퍼터링 방법으로 증착하여 주로 사용한다. 하부전극은 0.24 Ohm /cm2 정도의 전기적 특성이 요구되며, 주상조직으로 성장하여야 하며, 고온 안정성 확보를 위하여 기판과의 밀착성이 좋아야하고 또한 레이저 패턴시 기판에서 잘 떨어져야 하는 특성을 동시에 가져야 한다. 그리고 CIGSe2의 광흡수층 제조시 셀렌화 공정에서 100 nm 이하의 MoSe2 두께를 갖도록 해야하며, 이는 CIGSe2 박막태양전지의 Rs 값을 줄여 Ohmic 접촉을 향상시키는데 기여한다. 본 연구에서는 CIGSe2 박막태양전지에서 요구되는 하부전극 Mo 박막의 제작과 CIGSe2 박막태양전지 전체공정에 적용후의 MoSe2/Mo 박막특성에 대해서 연구결과들을 논하고자 한다.

  • PDF

DTMOS Schmitt Trigger Logic Performance Validation Using Standard CMOS Process for EM Immunity Enhancement (범용 CMOS 공정을 사용한 DTMOS 슈미트 트리거 로직의 구현을 통한 EM Immunity 향상 검증)

  • Park, SangHyeok;Kim, SoYoung
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.27 no.10
    • /
    • pp.917-925
    • /
    • 2016
  • Schmitt Trigger logic is a gate level design method to have hysteresis characteristics to improve noise immunity in digital circuits. Dynamic Threshold voltage MOS(DTMOS) Schmitt trigger circuits can improve noise immunity without adding additional transistors but by controlling substrate bias. The performance of DTMOS Schmitt trigger logic has not been verified yet in standard CMOS process through measurement. In this paper, DTMOS Schmitt trigger logic was implemented and verified using Magna $0.18{\mu}m$ MPW process. DTMOS Schmitt trigger buffer, inverter, NAND, NOR and simple digital logic circuits were made for our verification. Hysteresis characteristics, power consumption, and delay were measured and compared with common CMOS logic gates. EM Immunity enhancement was verified through Direct Power Injection(DPI) noise immunity test method. DTMOS Schmitt trigger logics fabricated using CMOS process showed a significantly improved EM Immunity in 10 M~1 GHz frequency range.

A Study on Improving the Fairness by Dropping Scheme of TCP over ATM (ATM상의 TCP 패킷 폐기정책에 따른 공정성 개선에 관한 연구)

  • Yuk, Dong-Cheol;Park, Seung-Seob
    • The Transactions of the Korea Information Processing Society
    • /
    • v.7 no.11S
    • /
    • pp.3723-3731
    • /
    • 2000
  • Recently, the growth of applications and services over high-speed Internet increase, ATM networks as wide area back-bone has been a major solution. The conventional TCP suite is still the standard protocol used to support upper application on current Internet and uses a window based protocol for flow control in the transport layer. When TCP data uses the UBR service in ATM layer, the control method is also buffer management. If a cell is discarded in ATM layer. one whole packet of TCP will be lost. Which is responsible for most TCP performance degradation and do not offer sufficiently QoS. To solve this problem, Several dropping strategies, such as Tail Drop, EPD, PPO, SPD, FBA, have been proposed to improve the TCP performance over ATM. In this paper, to improve the TCP fairness of end to end, we propose a packet dropping scheme algorithm using two fixed threshold. Under similar condition, we compared our proposed scheme with other dropping strategies. Although the number of VC is increased, simulation results showed that the proposed scheme can allocate more fairly each VC than other schemes.

  • PDF

Network Adaptive Congestion Control Scheme to Improve Bandwidth Occupancy and RTT Fairness in HBDP Networks (HBDP 네트워크에서 대역폭 점유와 RTT 공정성 향상을 위한 네트워크 적응적 혼잡제어 기법)

  • Oh, Junyeol;Chung, Kwangsue
    • Journal of KIISE
    • /
    • v.42 no.9
    • /
    • pp.1162-1174
    • /
    • 2015
  • These days, the networks have exhibited HBDP (High Bandwidth Delay Product) characteristics. The legacy TCP slowly increases the size of the congestion window and drastically decreases the size of a congestion window. The legacy TCP has been found to be unsuitable for HBDP networks. TCP mechanisms for solving the problems of the legacy TCP can be categorized into the loss-based TCP and the delay-based TCP. Most of the TCP mechanisms use the standard slow start phase, which leads to a heavy packet loss event caused by the overshoot. Also, in the case of congestion avoidance, the loss-based TCP has shown problems of wastage in terms of the bandwidth and RTT (Round Trip Time) fairness. The delay-based TCP has shown a slow increase in speed and low occupancy of the bandwidth. In this paper, we propose a new scheme for improving the over shoot, increasing the speed of the bandwidth and overcoming the bandwidth occupancy and RTT fairness issues. By monitoring the buffer condition in the bottleneck link, the proposed scheme does congestion control and solves problems of slow start and congestion avoidance. By evaluating performance, we prove that our proposed scheme offers better performance in HBDP networks compared to the previous TCP mechanisms.

4-Channel 2.5-Gb/s/ch CMOS Optical Receiver Array for Active Optical HDMI Cables (액티브 광케이블용 4-채널 2.5-Gb/s/ch CMOS 광 수신기 어레이)

  • Lee, Jin-Ju;Shin, Ji-Hye;Park, Sung-Min
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.49 no.8
    • /
    • pp.22-26
    • /
    • 2012
  • This paper introduces a 2.5-Gb/s optical receiver implemented in a standard 1P4M 0.18um CMOS technology for the applications of active optical HDMI cables. The optical receiver consists of a differential transimpedance amplifier(TIA), a five-stage differential limiting amplifier(LA), and an output buffer. The TIA exploits the inverter input configuration with a resistive feedback for low noise and power consumption. It is cascaded by an additional differential amplifier and a DC-balanced buffer to facilitate the following LA design. The LA consists of five gain cells, an output buffer, and an offset cancellation circuit. The proposed optical receiver demonstrates $91dB{\Omega}$ transimpedance gain, 1.55 GHz bandwidth even with the large photodiode capacitance of 320 fF, 16 pA/sqrt(Hz) average noise current spectral density within the bandwidth (corresponding to the optical sensitivity of -21.6 dBm for $10^{-12}$ BER), and 40 mW power dissipation from a single 1.8-V supply. Test chips occupy the area of $1.35{\times}2.46mm^2$ including pads. The optically measured eye-diagrams confirms wide and clear eye-openings for 2.5-Gb/s operations.

Preparation of Bio-Chemical Sensor Electrodes by Using Electrical Impedance Properties of Carbon Nanotube Based Bulk Materials (탄소나노튜브 기반 벌크 소재의 전기적 임피던스 특성을 이용한 생화학 센서용 전극 개발 연구)

  • So, Dae-Sup;Huh, Hoon;Kim, Hee-Jin;Lee, Hai-Won;Kang, In-Pil
    • Applied Chemistry for Engineering
    • /
    • v.21 no.5
    • /
    • pp.495-499
    • /
    • 2010
  • To develop chemical and biosensors, this paper studies sensing characteristics of bulk carbon nanotube (CNT) electrodes by means of their electrical impedance properties due to their large surface area and excellence chemical absorptivity. The sensors were fabricated in the form of film and nano web style by using composite process for mass production. The bulk composite electrodes were fabricated with singlewall and multi-wall carbon nanotubes based on host polymers such as Nafion and PAN, using a solution-casting and an electrospinning technique. The resistance and the capacitance of electrodes were measured with LCR meter under the various amounts of buffer solution to study the electrical impedance change properties of them. On the experimental of sensor electrode, impedance characteristics of the composite electrode are affected by its host polymer and nanofiller and its sensing response showed saturated result after applying some amounts of buffer solution for test chemical. Especially, the capacitance values showed drastic changes while the resistance values only changed within few percent range. It is deduced that the ions in the solution penetrated and diffused into the electrodes surface changed the electrical properties of the electrodes much like a doping effect.